电路级静电防护设计技巧与ESD防护方法

相关主题
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

电路级静电防护设计技巧与ESD防护方法

静电放电(E SD)理论研究的已经相当成熟,为了模拟分析静电事件,前人设计了很多静电放电模型。

常见的静电模型有:人体模型(HBM), 带电器件模型,场感应模型,场增强模型,机器模型和电容耦合模型等。

芯片级一般用HBM做测试,而电子产品则用IEC 6 1000-4-2的放电模型做测试。

为对ESD的测试进行统一规范,在工业标准方面,欧共体的I E C 61000-4-2已建立起严格的瞬变冲击抑制标准;电子产品必须符合这—标准之后方能销往欧共体的各个成员国。

因此,大多数生产厂家都把IEC61000-4-2看作是ESD测试的事实标准。

我国的国家标准(GB/T17626.2-1998)等同千I E C 6 1000-4-2。大多是实验室用的静电发生器就是按I E C 6 1000-4-2的标准,分为接触放电和空气放电。

静电发生器的模型如图1, 放电头按接触放电和空气放电分尖头和圆头两种。

U高压屯濂

',欢电头尸

0 敖电回路还佐.

注:团中省略的CJ是存在于发生器与受试设备,接地参考平面以及镌合板之间的分布电容.由千此电容分布在整个发生器上,因此,在该回路中不可能标明.

图1静电放电发生器简图

相关文档
最新文档