08年《数字逻辑与数字系统》期末考试试题(A)
《数字电路与数字逻辑》期末考试及答案

《数字电路与数字逻辑》期末考试试卷考生注意:1.本试卷共有五道大题,满分100分。
2.考试时间90分钟。
3.卷面整洁,字迹工整。
1. 将下列二进制数转为十进制数(1010001)B = ( )D (11.101)B = ( )D 2. 将下列有符号的十进制数转换成相应的二进制数真值、原码、反码和补码 (+254.25)=( )真值 = ( )原码=( )反码 = ( )补码3. 把下列4个不同数制的数(76.125)D 、(27A)H 、(10110)B 、(67)O 按从大到小的次序排列()>( )>( )>( ) 。
4. 对于D 触发器,欲使Q n+1=Q n,输入D=( ),对于T 触发器,欲使Q n+1=Q n,输入T=( )5. 一个512*8位的ROM 芯片,地址线为( )条,数据线为()条。
6. 对32个地址进行译码,需要( )片74138译码器。
7. 存储器起始地址为全0,256K*32的存储系统的最高地址为( )。
8. 将下列各式变换成最简与或式的形式=+B A ( )=+B A A ()=++C B C A AB ())进制。
二、组合电路设计题(每空10分,共20分)1. 用八选一数据选择器74LS151实现逻辑函数AC BC AB C B A L ++=),,( (10分) 2、用74LS138设计一个电路实现函数F = AB+ B C (提示:在74LS138的示意图上直接连线即可)(10分)三、组合电路分析题(共10分) 已知逻辑电路如下图所示,分析该电路的功能。
四、分析题(共24分) 1、分析如下的时序逻辑电路图,画出其状态表和状态图,并画出Q1,Q2的波形图,Q1Q2初态为00。
(14分)2、电路如图所示,要求写出它们的输出函数表达式,化简,并说出它们的逻辑功能。
(10分)五、设计题(共26分)1.用JK 触发器设计一个“111”序列检测器,允许重复,要求用一个输出信号来表示检测结果。
数字逻辑电路答案

首都师范大学2007-2008学年第一学期期末考试试题(答案)考试科目:数字逻辑电路 试卷类别:3卷 考试时间:110 分钟信息工程学院 ______________系 级 班姓名 学号 毛一、选择题(每小题2分,共20分)1. 八进制(273)8中,它的第三位数2 的位权为___B___。
A .(128)10B .(64)10C .(256)10D .(8)102. 已知逻辑表达式,与它功能相等的函数表达式_____B____。
A .B . C.D .3. 数字系统中,采用____C____可以将减法运算转化为加法运算。
C B C A AB F ++=AB F =C AB F +=C A AB F +=C B AB F +=A . 原码B .ASCII 码C . 补码D . BCD 码4.对于如图所示波形,其反映的逻辑关系是___B_____。
A .与关系B . 异或关系C .同或关系D .无法判断5. 连续异或1985个1的结果是____B_____。
A .0B .1C .不确定D .逻辑概念错误6. 与逻辑函数 功能相等的表达式为___C_____。
A .B .C .D C B A F = D .D C B A F ++=7.下列所给三态门中,能实现C=0时,F=AB ;C=1时,F 为高阻态的逻辑功能的是____A______。
D C B A F +++=D C B A F +++=D C B A F +++=A & A&8. 如图所示电路,若输入CP 脉冲的频率为100KHZ ,则输出Q 的频率为_____D_____。
A . 500KHzB .200KHzC . 100KHzD .50KHz9.下列器件中,属于时序部件的是_____A_____。
A.计数器B.译码器C.加法器D.多路选择器10.下图是共阴极七段LED数码管显示译码器框图,若要显示字符“5”,则译码器输出a~g应为____C______。
《数字逻辑》期末考试A卷参考答案

《数字逻辑》期末考试 A 卷参考答案、判断题:下面描述正确的打’/,错误的打‘X’(每小题1分,共10 分)1、为了表示104个信息,需7位二进制编码[V ]2、BCD码能表示0至15之间的任意整数[X ]3、余3码是有权码[X ]4、2421码是无权码[X ]5、二值数字逻辑中变量只能取值6、计算机主机与鼠标是并行通信7、计算机主机与键盘是串行通信8、占空比等于脉冲宽度除于周期0和1,且表示数的大小[X ][X ][V ][V ]9、上升时间和下降时间越长,器件速度越慢[V ]10、卡诺图可用来化简任意个变量的逻辑表达式[X ]、写出图中电路的逻辑函数表达式。
(每小题5分,共10分)1、F=A B2、F= AB CD2分,共20分)1、在图示电路中.能实现逻辑功能F = ATH 的电路是 A °TTL 电路(A) F = ABCD(B) F = AH ・ CD -(C) F= A + B + C + D(D) F = A + B • C + D (E) F= A BCD4 . 己知F 二ABC + CD ■可以肯定使F = 0的情况是 _°(A) A=0, BC= 1; (B) B= 1 , C= 1 } (C) AB= 1, CD=Q.(D) BC= 1 , D= 15、逻辑函数A B+BCD+A C+ B C 可化简为A,B,C,D 。
(A) AB + AC + BC (B) AB + C (A4-B)(C) AB + CABA — O ?=11 QA |— I1 F •-&1 Q AB L Il —(B)悬0----空。
—A — &Bo —Co- &BA3 •满足如图所示电路的输岀函数F 的表达式为丄3B 1 o — VOF(D) AB +C (E) 19.图示电路中,当各触发器的状态为C 时.再输入一个CP 脉冲,融发器的 状态为QiQ 严0 0。
《数字逻辑》期末考试A卷参考答案

《数字逻辑》期末考试A卷参考答案《数字逻辑》期末考试A卷参考答案一、判断题:下面描述正确的打‘√’,错误的打‘×’(每小题1分,共10分)1、为了表示104个信息,需7位二进制编码[√]2、BCD码能表示0至15之间的任意整数[×]3、余3码是有权码[×]4、2421码是无权码[×]5、二值数字逻辑中变量只能取值0和1,且表示数的大小[×]6、计算机主机与鼠标是并行通信[×]7、计算机主机与键盘是串行通信[√]8、占空比等于脉冲宽度除于周期[√]9、上升时间和下降时间越长,器件速度越慢[√]10、卡诺图可用来化简任意个变量的逻辑表达式[×]二、写出图中电路的逻辑函数表达式。
(每小题5分,共10分)1、F=A B四、填空题(每空1分,共20分)1、一个触发器可表示__1__位二进制码,三个触发器串接起来,可表示__3__ 位二进制数。
2、欲表示十进制的十个数码,需要__4__个触发器。
3、寄存器中,与触发器相配合的控制电路通常由_门电路_(选择提示:门电路、触发器、晶体二极管)构成。
4、一个五位的二进制加法计数器,由00000状态开始,问经过75个输入脉冲后,此计数器的状态为__01011_。
5、四位移位寄存器可以寄存四位数码,若将这些数码全部从串行输出端输出,需经过__3__个时钟周期。
6、_RS_触发器存在输入约束条件,_主从JK_触发器会出现一次翻转现象。
7、负跳沿触发翻转的主从JK触发器的输入信号应该在CP为_低电平_时加入,在CP为_高电平_时输入信号要求稳定不变。
8、正跳沿触发翻转的D触发器的输入信号在CP _上升沿_前一瞬间加入。
9、由与非门组成的基本RS触发器当输入R=0,S=0时,同向输出端Q=__1__,反向输出端Q=__1__,当_R、S同时由0变1_时,输出不定状态。
10、T触发器是由_JK_触发器的数据输入端短接而成。
08年《数字逻辑与数字系统》期末考试试题(A)

北京邮电大学2008——2009学年第一学期《数字逻辑与数字系统》期末考试试题(A )考试注意事项一、学生参加考试须带学生证或学院证明,未带者不准进入考场。
学生必须按照监考教师指定座位就坐。
二、书本、参考资料、书包等物品一律放到考场指定位置。
三、学生不得另行携带、使用稿纸,要遵守《北京邮电大学考场规则》,有考场违纪或作弊行为者,按相应规定严肃处理。
四、学生必须将答题内容做在试题答卷上,做在草稿纸上一律无效。
五、学生的姓名、班级、学号、班内序号等信息由教材中心统一印制。
考试 课程 数字逻辑与数字系统 考试时间 2009年1月13日 题号 一 二 三 四 五 六 七 八 总分满分 10 20 10 10 10 12 14 14 得分 阅卷 教师一、选择题(每小题1分,共10分。
)1. )D C B (B )B A (A F ++++==( )A .B B . A+BC . 1D .AB2.同步时序电路和异步时序电路比较,其差异在于后者( ) A . 没有稳定状态 B . 没有统一的时钟脉冲控制 C . 输入数据是异步的 D . 输出数据是异步的 3.(10000011)8421BCD 的二进制码为( )。
A .( 10000011)2B .(10100100)2C . (1010011)2D . (11001011)24. 74LS85为四位二进制数据比较器。
如果只进行4位数据比较,那么三个级联输入端a<b 、a>b 、a=b 应为( )。
A . a<b 接地,a>b 接地,a=b 接地B . a<b 接高电平,a>b 接高电平,a=b 接高电平C . a<b 接高电平,a>b 接高电平,a=b 接地5. N 个触发器可以构成能寄存( )位二进制数码的寄存器。
A. NB. 2NC. 2ND. N 26.时序电路中对于自启动能力的描述是( )。
A . 无效状态自动进入有效循环,称为具有自启动能力。
《数字逻辑》——期末复习题及答案

《数字逻辑》——期末复习题及答案中国⽯油⼤学(北京)远程教育学院《数字逻辑》期末复习题⼀、单项选择题1. TTL 门电路输⼊端悬空时,应视为( )A. ⾼电平B. 低电平C. 不定D. ⾼阻2. 最⼩项D C B A 的逻辑相邻项是()A .ABCDB .D BC A C .CD AB D .BCD A3. 全加器中向⾼位的进位1+i C 为( )A. i i i C B A ⊕⊕B.i i i i i C B A B A )(⊕+C.i i i C B A ++D.i i i B C A )(⊕4. ⼀⽚⼗六选⼀数据选择器,它应有()位地址输⼊变量A. 4B. 5C. 10D. 165. 欲对78个信息以⼆进制代码表⽰,则最少需要()位⼆进制码A. 4B. 7C. 78D. 106. ⼗进制数25⽤8421BCD 码表⽰为()A.10 101B.0010 0101C.100101D.101017. 常⽤的BCD 码有()A:奇偶校验码 B:格雷码 C:8421码 D:ASCII 码8. 已知Y A AB AB =++,下列结果中正确的是()A:Y=A B:Y=B C:Y=A+B D: Y A B =+9. 下列说法不正确的是()A:同⼀个逻辑函数的不同描述⽅法之间可相互转换B:任何⼀个逻辑函数都可以化成最⼩项之和的标准形式C:具有逻辑相邻性的两个最⼩项都可以合并为⼀项D:任⼀逻辑函数的最简与或式形式是唯⼀的10. 逻辑函数的真值表如下表所⽰,其最简与或式是()A: ABC ABC ABC ++ B: ABC ABC ABC ++ C: BC AB + D: BC AC +11.以下不是逻辑代数重要规则的是( ) 。
A. 代⼊规则B. 反演规则C. 对偶规则D. 加法规则12.已知函数E)D (C B A F +?+=的反函数应该是( ) 。
A. [])E (D C B A F +?+?= B. [])E D (C B A F +?+?= C. [])E (D C B A F +?+?=D. [])E D (C B A F +?+?=13.组合逻辑电路⼀般由()组合⽽成。
数字逻辑试卷及答案

计算机学院 第二学期《数字逻辑》 期未考试试卷 A 卷学号 班级 姓名 成绩一、填空(每空1分,共14分)1、(21.5)10=( )2=( )8=( )162、若0.1101x =-,则[]x 补=( )3、十进制数809对应的8421BCD 码是( )4、若采用奇校验,当信息位为10011时,校验位应是( )5、数字逻辑电路分为( )和( )两大类6、电平异步时序逻辑电路的描述工具有( )、( )、( )7、函数()()F A B C D =+⋅+的反函数是( )8、与非门扇出系数N O 的含义是( )9、若要消除函数(,,)F A B C AB AC =+对应的逻辑电路可能存在的险象,则应增加的冗余项是( )二、选择题(每空2分,共16分)从下列各题的四个答案中,选出一个正确答案,并将其代号填入括号内1、数字系统采用( )可以将减法运算转化为加法运算A .原码B .余3码C .Gray 码D .补码2、欲使J-K 触发器在CP 脉冲作用下的次态与现态相反,JK 的取值应为( ) A .00 B .01 C .10 D .113、对完全确定原始状态表中的6个状态,A 、B 、C 、D 、E 、F 进行比简,若有(A ,B ),(D 、E )等效,则最简状态表中只有( )个状态A .2B .4C .5D .6 4、下列集成电路芯片中,( )属于组合逻辑电路 A .计数器74290 B .寄存器74194 C .三一八译码器74138 D .集成定时器5G555 5、设计一个20进制同步计数器,至少需要( )个触发器 A .4 B .5 C .6 D .20 6、用5G555构成的多谐振荡器有( )A .两个稳态B .两个暂稳态C .一个稳态,一个暂稳态D .既没有稳态,也没有暂稳态 7、可编程逻辑阵列PLA 的与、或陈列是( )A .与阵列可编程、或阵列可编程B .与阵列不可编程、或阵列可编程C .与阵列可编程、或阵列不可编程D .与阵列不可编程、或阵列不可编程 8、最大项和最小项的关系是( )A .i i m M =B .i i m M =C .1i i m M ⋅=D .无关系 三、逻辑函数化简(6分)把(,,,)(0,1,5,14,15)(4,7,10,11,12)F A B C D m d =∑+∑化成最简与—或式 四、分析题(每小题12分,共24分)1、分析图1所示组合逻辑电路① 写出输出函数表达式 ② 列出真值表 ③ 说明电路功能2、分析图2所示脉冲异步时序逻辑电路① 写出输出函数和激励函数表达式 ② 列出次态真值表,作出状态表和状态图 ③ 说明电路功能④ 设初态2100y y =,作出x 输入4个异步脉冲后的状态y 2y 1和输出z 的波形图。
数字逻辑期末考试试卷(含答案)

2007-2008学年第一学期期末考试试题(答案)考试科目:数字逻辑 试卷类别:3卷 考试时间:110 分钟计算机学院 ______________系级 班姓名学号毛题号一二三四总分得分 一、选择题(每小题2分,共20分)1. 八进制(273)8中,它的第三位数2 的位权为___B___。
A .(128)10B .(64)10C .(256)10D .(8)102. 已知逻辑表达式B C A AB F ++=,与它功能相等的函数表达式_____B____。
A .AB F = B .C AB F += C .C A AB F +=D . CB AB F +=3. 数字系统中,采用____C____可以将减法运算转化为加法运算。
A . 原码B .ASCII 码C . 补码D . BCD 码4.对于如图所示波形,其反映的逻辑关系是___B_____。
A .与关系B . 异或关系C .同或关系D .无法判断得分评卷人5. 连续异或1985个1的结果是____B_____。
A .0B .1C .不确定D .逻辑概念错误6. 与逻辑函数D C B A F +++= 功能相等的表达式为___C_____。
A . D CB A F +++= B . DC B A F +++=C .D .D C B A F =DC B A F ++=7.下列所给三态门中,能实现C=0时,F=;C=1时,F 为高阻态的AB 逻辑功能的是____A______。
8. 如图所示电路,若输入CP 脉冲的频率为100KHZ ,则输出Q 的频率为_____D_____。
A . 500KHzB .200KHzC . 100KHzD .50KHz9.下列器件中,属于时序部件的是_____A_____。
A . 计数器B . 译码器C . 加法器D .多路选择器10.下图是共阴极七段LED 数码管显示译码器框图,若要显示字符“5”,则译码器输出a ~g 应为____C______。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
北京邮电大学2008——2009学年第一学期
《数字逻辑与数字系统》期末考试试题(A )
考试注意事项
一、学生参加考试须带学生证或学院证明,未带者不准进入考场。
学生必须按照监考教师指定座位就坐。
二、书本、参考资料、书包等物品一律放到考场指定位置。
三、学生不得另行携带、使用稿纸,要遵守《北京邮电大学考场规则》,有考场违纪或作弊行为者,按相应规定严肃处理。
四、学生必须将答题内容做在试题答卷上,做在草稿纸上一律无效。
五、学生的姓名、班级、学号、班内序号等信息由教材中心统一印制。
考试 课程 数字逻辑与数字系统 考试时间 2009年1月13日 题号 一 二 三 四 五 六 七 八 总分
满分 10 20 10 10 10 12 14 14 得分 阅卷 教师
一、选择题(每小题1分,共10分。
)
1. )D C B (B )B A (A F ++++==( )
A .
B B . A+B
C . 1
D .AB
2.同步时序电路和异步时序电路比较,其差异在于后者( ) A . 没有稳定状态 B . 没有统一的时钟脉冲控制 C . 输入数据是异步的 D . 输出数据是异步的 3.(10000011)8421BCD 的二进制码为( )。
A .( 10000011)2
B .(10100100)2
C . (1010011)2
D . (11001011)2
4. 74LS85为四位二进制数据比较器。
如果只进行4位数据比较,那么三个级联输入端a<b 、a>b 、a=b 应为( )。
A . a<b 接地,a>b 接地,a=b 接地
B . a<b 接高电平,a>b 接高电平,a=b 接高电平
C . a<b 接高电平,a>b 接高电平,a=b 接地
5. N 个触发器可以构成能寄存( )位二进制数码的寄存器。
A. N
B. 2N
C. 2N
D. N 2
6.时序电路中对于自启动能力的描述是( )。
A . 无效状态自动进入有效循环,称为具有自启动能力。
B . 无效状态在时钟脉冲作用下进入有效循环,称为具有自启动能力。
C . 有效状态在时钟脉冲作用下进入有效循环,称为具有自启动能力。
D . 有效状态自动进入有效循环,称为具有自启动能力。
7.数字系统的设计需要用到ASM 图,它是设计( )的重要工具。
A . 运算器 B . 寄存器 C .控制器 D . 存储器
8.四位超前进位加法器74LS283提高了工作速度,原因在于( )。
A . 各位的进位是快速传递的 B . 它是四位串行进位加法器 C . 内部具有四个全加器 D . 各位的进位是同时形成的
9. ispLSI 系列器件是( )的高密度PLD 产品。
A . 基于与或阵列结构
B . 基于或阵列结构
C . 基于全译码结构
D . 基于可编程数字开关
10. 设计一个存储器,其地址线有14条(A 0~A 13)、数据线有D 0~D 7。
现有芯片32K ×8 、8K ×2、14K ×4、16K ×4。
确定正确方案为( )。
A . 14K ×4 二片
B . 8K ×2 八片
C . 32K ×8 一片
D . 16K ×4 四片
二、填空题(每小题2分,共20分)
1. 三态门的三种状态是指___________、__________、___________。
2.欲使JK 触发器按Q n+1=n Q 工作,应使输入J= ( )、 K=( )。
3. 与最小项D C B A 相邻的最小项有_____个,是___________________________。
4. 数据传输中接收及发送方约定采用偶校验。
接收方收到这样一组数据(111001010)2
(最后一位为监督码元),数据是___________(正确/错误)的。
5. 由发光二极管组成的七段数码显示器,当采用共阳极接法时,
a b e
c
f g
6.一个由74LS138构成的逻辑电路如 图1所示,函数F 的最小项表达式 为______________________________________。
7. 可编程、可擦除ROM 有两种芯片,
一种是EPROM ,另一种是__________________。
8. 可编程逻辑阵列PLA 的内部结构是,
与阵列______________、或阵列____________。
9.VHDL 语言编程中结构体的三种描述方式分别为________________、
_______________、___________________。
10.在数字系统中___________________提供信息传输功能。
三、组合逻辑分析(10分)
可控函数发生器如图2所示,其中C 1、C 2
为控制端,A 和B 为输入变量,F 为输出变量。
1. 写出输出函数F(A,B,C 1,C 2)的逻辑表达式;
2. 当C 1、C 2的取值如表4,写出F 与A 、B 的逻辑关系填入表4中。
表4
C1 C2 F=f (A,B)
0 0 0 1 1 0 1 1
“
四、时序电路分析(10分)
十进制同步计数器
74LS162改变模值的连接电 路如图3。
CO 是进位输出信 号,当Q D Q C Q B Q A =1001时,
CO=1。
回答如下问题:
1. 图3构成模几计数器?
2. 状态变化过程是什么?
3. 图3采用了中规模集成计数器 构成任意进制计数器的什么方法? (复位法、预置法)
设计一个能判断某同学是否结业的逻辑电路,参加四门考试,规定如下:☆政治及格得1分不及格得0分
☆理化及格得2分不及格得0分
☆英语及格得3分不及格得0分
☆数学及格得4分不及格得0分
若总得分为6分以上(包括6分)就可结业。
要求:
1.定义输入和输出逻辑变量;
2.列出真值表;
3.根据卡诺图写出输出最简“与或”表达式;
4.用适当门电路设计该电路。
设计一个1011序列检测器(序列不重叠),X为输入信号,Z为输出信号。
1.画状态转移图;
2.确定最少用几个D触发器;
3.写状态转移表;
4.写状态方程、激励方程、输出方程。
七、硬件描述语言设计(14分)
采用VHDL语言设计一个计数监视电路图4所示
8421BCD码十进制计数器处于计数状态,当其计数
能被2整除时,该监视电路输出1,否则输出0。
写出完整的设计源程序。
图4
八、小型控制器设计(14分)
某数字系统的ASM图如图5所示,设计多路选择器型控制器电路。
1.列出状态转移真值表;Array
2.写出多路选择器MUX的
输入表达式;
3.写出控制命令Z1、
Z2、Z3的表达式;
4.画出控制电路图。
图5。