电工电子综合实验
电子电工综合实验(II)
实验报告
——数字计时器设计
班级:
学号:
:
指导老师;
一、实验目的
1.掌握常见集成电路实现单元电路的设计过程。
2.了解各单元再次组合新单元的方法。
二、实验要求
实现00′00″到59′59″的可整点报时的数字计时器。
三、实验容
1.设计实现信号源的单元电路。
2.设计实现00’00”-59’59”计时器单元电路。
3.设计实现快速校分单元电路。含防抖动电路(开关k1,频率F2,校分时秒计时器停止)
4.加入任意时刻复位单元电路(开关K2)
5.设计实现整点报时单元电路(产生59’53”,59’55”,59’57”,三低音频率F3,59’59”高音频率F4)
四、实验器件
1、集成电路:
NE555 1片(多谐振荡)
CD4040 1片(分频)
CD4518 2片(8421BCD码十进制计数器)
CD4511 4片(译码器)
74LS00 3片(与非门)
74LS20 1片(4输入与非门)
74LS21 2片(4输入与门)
74LS74 1片(D触发器)
2、电阻:
1KΩ1只
3KΩ1只
150Ω4只
3、电容:
0.047uf 1只
4、共阴极双字屏显示器两块。
五.元器件引脚图及功能表
1.NE555 1片(多谐振荡):
(1)引脚布局图:
图1 NE555引脚布局图
(2)逻辑功能表:
(引脚
4 )
表1 NE555逻辑功能表
2.CD4040 1片(分频):
(1)引脚布局图:
图2 CD4040引脚布局图
(2)逻辑功能说明:
CD4040是一种常用的12分频集成电路。当在输入端输入某一频率的方波信号时,其12个输出端的输出信号分别为该输入信号频率的2-1~2-12,在电路中利用其与NE555组合构成脉冲发生电路。其部结构图如图4所示。
引脚图如图3所示,其中V
DD 为电源输入端,V
SS
为接地端,CP端为输入端CR为
清零端,Q
1~Q
12
为输出端,其输出信号频率分别为输入信号频率的2-1~2-12。
3.CD4518 2片(8421BCD码十进制计数器):
(1)引脚布局图:
图3 CD4518引脚布局图(2)逻辑功能表:
表2 CD4518逻辑功能表4.CD4511 四片(译码器):
(1)引脚布局图:
图4 CD4511引脚布局图(2)逻辑功能表: