第6章自测练习及习题解答

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

自测练习(6.1)

1.4位寄存器需要()个触发器组成。

2.图6-1中,在CP()时刻,输入数据被存储在寄存器中,其存储时间为()。3.在图6-4中,右移操作表示数据从()(FF0,FF3)移向(FF0,FF3)。

4.在图6-7中,当/

SHIFT LOAD为()电平时,寄存器执行并行数据输入操作;5.74LS194的5种工作模式分别为()。

6.74LS194中,清零操作为()(同步,异步)方式,它与控制信号S1、S1()(有关,无关)。

7.74LS194中,需要()个脉冲可并行输入4位数据。

8.74LS194使用()(上边沿,下边沿)触发。

9.为了将一个字节数据串行移位到移位寄存器中,必须要()个时钟脉冲。

10.一组数据10110101串行移位(首先输入最右边的位)到一个8位并行输出移位寄存器中,其初始状态为11100100,在两个时钟脉冲之后,该寄存器中的数据为:

(a)01011110 (b)10110101 (c)01111001 (d)00101101

1.4

2.上升沿,1个CP周期

3.FF0,FF3

4.低

5.异步清零,右移,左移,保持,并行置数

6.异步,无关

7.1

8.上边沿

9.8

10.(c)01111001

自测练习(6.2)

1.为了构成64进制计数器,需要()个触发器。

2.2n进制计数器也称为()位二进制计数器。

3.1位二进制计数器的电路为()。

4.使用4个触发器进行级联而构成二进制计数器时,可以对从0到()的二进制数进行计数。

5.如题5图中,()为4进制加法计数器;()为4进制减法计数器。

题5图(a)Q0 Q1

CP

题5图(b )

6.一个模7的计数器有( )个计数状态,它所需要的最小触发器个数为( )。 7.计数器的模是( )。

(a )触发器的个数(b )计数状态的最大可能个数(b )实际计数状态的个数 8.4位二进制计数器的最大模是( )。

(a )16 (b )32 (c )4 (d )8

9.模13计数器的开始计数状态为0000,则它的最后计数状态是( )。

1.6 2.n

3.触发器 4.15 5.(a ),(b ) 6.7,3 7.(c ) 8.(b ) 9.1100

自测练习(6.3)

1.与异步计数器不同,同步计数器中的所有触发器在( )(相同,不同)时钟脉冲的作用下同时翻转。

2.在考虑触发器传输延迟的情况下,同步计数器中各Q 输出端相对于时钟脉冲的延迟时间( )(相同,不同)。

3.在考虑触发器传输延迟的情况下,异步计数器中各Q 输出端相对于时钟脉冲的延迟时间( )(相同,不同)。

4.采用边沿JK 触发器构成同步22进制加法计数器的电路为( )。

5.采用边沿JK 触发器构成同步22

进制减法计数器的电路为( )。

6.采用边沿JK 触发器构成同步2n 进制加法计数器,需要( )个触发器,第一个触发器FF0的输入信号为( ),最后一个触发器FF(n-1) 的输入信号为( )。 7.采用边沿JK 触发器构成同步3进制加法计数器的电路为( )。 8.23进制加法计数器的最大二进制计数是( )。 9.参看图6-21所示计数器,触发器FF2为( )(最高位,最低位)触发器,第2个时钟脉冲后的二进制计数是( )。

CP

10.参看图6-23所示计数器,其计数范围为( ),它的各输出波形为( )。

1. 相同 2. 相同 3. 不相同 4.

5.

6.n ,J=K=1,J =K =Q 0Q 1Q 2Q n-2 7.略 8.111

9.最高位,010

10.000-100,输出波形略。

自测练习(6.4)

1.74LS161是( )(同步,异步)( )(二,十六)进制加计数器。 2.74LS161的清零端是( )(高电平,低电平)有效,是( )(同步,异步)清零。 3.74LS161的置数端是( )(高电平,低电平)有效,是( )(同步,异步)置数。 4.异步清零时与时钟脉冲( )(有关,无关);同步置数时与时钟脉冲( )(有关,无关)。

5.74LS161的进位信号RCO 为一个( )(正,负)脉冲;在( )条件下产生进位信

号。

6.在( )条件下,74LS161的输出状态保持不变。

(a )CLR=1 (b )LD=1 (c )ET=0 EP=0 (d )ET·EP=0 7.74LS161进行正常计数时,每来一个时钟脉冲( )(上升沿,下降沿),输出状态加计

Q 0

Q 1 CP

CP

数一次。

8.74LS161进行正常计数时,相对于时钟脉冲而言,其输出Q0是()分频输出,Q1是()分频输出,Q2是()分频输出,输出Q3是()分频输出,进位信号RCO是()分频输出。

9.74LS192是()(同步,异步)()(二,十)进制可逆计数器。

10.74LS192的清零端是()(高电平,低电平)有效,是()(同步,异步)清零。11.当74LS192连接成加法计数器时,CP D、CP U的接法是()。

(a)CP U=1 CP D=1 (b)CP U=1 CP D=CP

(c)CP U=CP CP D=1 (d)CP U=CP CP D=0

12.对于74LS93,将计数脉冲从CP A输入,Q A连接到CP B时,()(Q A,Q D,Q C,Q B)是最高位;()(Q A,Q D,Q C,Q B)是最低位。

13.对于74LS90,将计数脉冲从CP A输入,Q A连接到CP B时,构成()(8421BCD码,5421BCD码)十进制加计数器。这时,()(Q A,Q D,Q C,Q B)是最高位;()(Q A,Q D,Q C,Q B)是最低位。

14.对于74LS90,将计数脉冲从CP B输入,Q D连接到CP A时,构成()(8421BCD码,5421BCD码)十进制加计数器。这时,()(Q A,Q D,Q C,Q B)是最高位;()(Q A,Q D,Q C,Q B)是最低位。

15.74LS90构成8421BCD码的十进制加计数器时,()可作为进位信号;它构成5421BCD 码的十进制加计数器时,()可作为进位信号。

16.74LS90的异步清零输入端R0(1)、R0(2)是()(高电平,低电平)有效。

17.74LS90的异步置9输入端S9(1)、S9(2) 是()(高电平,低电平)有效。

18.74LS90进行正常计数时,每来一个时钟脉冲()(上升沿,下降沿),输出状态加计数一次。

19.74LS90进行8421BCD码加计数时,相对于时钟脉冲而言,其输出Q A是()分频输出,Q B是()分频输出,Q C是()分频输出,输出Q D是()分频输出。20.采用两片74LS161,按照异步方式构成多进制计数器时,如果将低位片的进位信号RCO 直接连接到高位片的时钟脉冲输入端,这样构成的是()进制计数器。

21.两片74LS161构成的计数器的最大模是(),如果它的某计数状态为56,其对应的代码为()。

22.两片74LS90构成的计数器的最大模是(),如果它的某计数状态为56,其对应的代码为()。

23.在数字钟电路中,24进制计数器()(可以,不可以)由4进制和6进制计数器串接构成。

24.在数字钟电路中,60进制计数器()(可以,不可以)由6进制和10进制计数器串接构成。

1.同步,十六

2.低电平,异步

3.低电平,同步

相关文档
最新文档