原理图六十进制计数器设计

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

实验名称:基于FPGA的原理图六十进制计数器设计

1.实验目的:

熟悉使用Quartus II的原理图输入方法设计简单组合电路。

把握利用EDA软件进行原理图输入方式的电子线路设计的详细流程。

2实验内容:

完成六十进制加法计数器的设计,包括原理图输入,编译,综合,适配,仿真,实验板上的硬件测试。选择模式5,数码管8和7显示数字进制,指示灯8接进位。

3. 实验方案(程序设计说明)

频率计的核心元件之一是含有时钟使能及进位扩展输出的十进制计数器。在原理图的绘制过程中应特别注意图形设计规则中信号标号和总线的表达方式。为了测试六十进制计数器的功能,可以将counter60设置成工程,工程名和顶层文件名都取为counter60。

4. 实验步骤或程序(经调试后正确的源程序)

见附件A

5.程序运行结果

6.出现的问题及解决方法

附件A

实验步骤或程序:

实验原理图:

1 / 2

管脚设置:

---精心整理,希望对您有所帮助

相关文档
最新文档