数字电路实验报告四

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

数字电路实验报告四 Document serial number【UU89WT-UU98YT-UU8CB-UUUT-UUT108】

实验三译码器和数据选择器

姓名:

学号:

专业:

一、实验目的

1、熟悉并掌握RS、D、JK触发器的构成,工作原理和功能测试方法。

2、学会正确使用触发器集成芯片。

3、了解不同逻辑功能触发器FF相互转换的方法。

二、实验仪器及器材

74LS00 二输入端四“与非”门 1片

74LS74 双D触发器 1片

74LS112 双JK触发器 1片

三、实验内容

1、基本RS触发器(RS—FF)功能测试

两个TTL与非门首尾相接构成的基本RS—FF的电路图如图所示。

(1)、按下面的顺序在S—d、R—d端加信号:S—d=0 R—d=1

S—d=0 R—d=1

S—d=0 R—d=1

S—d=0 R—d=1

观察并记录FF的Q、Q—端的状态,将结果填入表中,并说明在上述各种状态下,FF执行的是什么功能

S —

d R —

d Q Q —

d 逻辑功能 0 1 1 0 置1(置位) 1 1 1 0 保持(记忆) 1 0 0 1 置0(复位、清零) 1

1

0 1

保持(记忆)

(2)、S —

d 端接低电平,R —

d 端加脉冲。 (3)、S —

d 端接高电平,R —

d 端加脉冲。 (4)、连接S —

d 、R —

d ,并加脉冲。

记录并观察(2)、(3)、(4)三种情况下,Q 、Q —

端的状态。从中你能

否总结出基本RS —FF 的Q 或Q —

端的状态改变和输入S —

d 、R —

d 的关系。 所得的实验结果如下:

(5)当S —

d 、R —

d 都接低电平时,观察Q 、Q —

端的状态。当S —

d 、R —

d 同时由低电平跳为高电平时,注意观察Q 、Q —

端的状态,重复3~5次看Q 、Q —

端的状态是否相同,以正确理解“不定”状态的含义。 重复多次后Q 、Q —

端的状态不相同 2、维持阻塞型D —FF 功能测试

双D 型正边沿维持阻塞型触发器74LS74的逻辑符号如图所示。图中S —

d 、R —

d 端为异步置1端、置0端(或称异步置位、复位端)。CP 为时钟脉冲端。 试按下面的步骤做实验:

(2

(3

(4

R

Q

R

Q

R —

d S

Q

00

1001001

(1)、分别在S—d、R—d端加低电平,观察并记录Q、Q—端的状态。

(2)、令S—d、R—d端为高电平,D端分别加高、低电平,用单脉冲作为CP,观察并记录当CP为L、↑、H、↓时,Q端状态的变化。

(3)、当S—d=R—d=H、CP=0(或CP=1),改变D端信号,观察Q端信号,观察Q 端的状态是否变化

整理上述的实验数据,将结果填入表中。

(4)、令S—d=R—d=H,将D和Q—端相连,CP加连续脉冲,在图中记录Q相对于CP 的波形。表

图:D-FF 及JK-FF 、D-T |、 J K-T |的Q 、Q —

相对的波形 3、负边沿JK 触发器功能测试

双JK 边沿触发器74LS112的逻辑符号如图所示。 (1)、自拟实验步骤,测试其功能,并将结果填入编中。 实验步骤:

ⅰ将74LS112双JK 触发器的1J 、1K 、1S —

d 、1R —

d 接入不同电平开关,1CP 接脉冲信号,1Q —

和1Q 接电平显示。 ⅱ按表输入信号,并将并将结果填入编中。

CP

1 0 1 1 1 0 0 0 0 0 0

0 1 1 1 1 Q

Q

Q

Q

D-FF 输

JK-FF

D-T | 输

JK-T \ 输

(2)、若令J=K=1时,CP端加连续脉冲,用双踪示波器观察Q-CP波形,并记录在图中。JK-FF这个Q-CP波形和D-FF的D和Q—端相连时观察到的Q端的波形相比较(即第2中的第(4)不实验结果),有何异同

同:输出的频率相同,输出信号都是在脉冲信号边沿改变。

异:D触发器时在上升沿改变输出状态,JK触发器时在下降沿改变输出状态。

4、触发器功能转换

(1)、将D-FF和JK-FF转换成T/触发器,列出表达式,画出实验电路图。

T/触发器状态方程:Q n+1 = Q——n

D触发器状态方程:Q n+1 = D

JK触发器状态方程::Q n+1 =J Q——n + K——Q n

所以D→T/:令D = Q n JK→T/:令J = 1,K = 1

实验原理电路图:

其中D→T/用74LS74(双D触发器)

JK→T/用74LS112(双JK触发器)

74LS74(双D 触发器和74LS112(双JK 触发器)对应的引脚如下: 实验步骤:

ⅰ根据实验原理电路图接线

ⅱ根据下面表格输入数据,记录输出显示

(2)、接入连续脉冲,观察各触发器CP 及Q 端波形图,比较两者关系。 波形图如图所示,可以看出两者都满足了T /触发器状态方程:Q n+1 = Q ——

n 但是D 触发器时在CP 上升沿改变输出状态,JK 触发器时在CP 下降沿改变输出状态。

五、实验总结

基本RS 触发器特点:由两个与非门交叉耦合构成,具有记忆功能;S —

d=1,R —

d=0时,无论触发器原来处于什么状态,其次态一定为0(清0)。S —

d=0,R —d=1时,无论触发器原来处于什么状态,其次态一定为1(置1)。S —

d=1,R —

d=1时,

D →T /

JK →

相关文档
最新文档