8255a简介

合集下载

并行输入_输出接口芯片8255A

并行输入_输出接口芯片8255A

MOV AX,DATA MOV DS,AX MOV ES,AX MOV CX,COUNT LEA DI,BUFFER CLD CHECK1:IN AL,46H TEST AL,00000100B JZ CHECK1 IN AL,45H CMP AL,0DH JZ DONE STOSB MOV BL,AL CHECK2:IN AL,46H TEST AL,00000010B JNZ CHECK2
40个引脚,双列直插式
PA3 PA2 PA1 PA0 RD CS GND A1 A0 PC7 PC6 PC5 PC4 PC3 PC2 PC1 PC0 PB0 PB1 PB2
8255A
PA4 PA5 PA6 PA7 WR RESET D0 D1 D2 D3 D4 D5 D6 D7 Vcc PB7 PB6 PB5 PB4 PB3
WR OBF
送往外设数据 数据写入端口
D7~D0

当INTE=1时
PA7~PA0 INTEA PC6 PC6 PC7 与门 PC3 ACKA OBFA
WR
ACK

INTRA
① CPU输出数据 ② CPU发出WR: (1) 数据写到 8255A的端口 (2) 使OBF有效,表示输出端口满, 可作为外设的选通信号,通知外设取数据。 (3)清除中断请求信号INTR ③ 外设接受到数据后,发出ACK信号: (1) ACK的下降沿使OBF变高, (2) 当INTE=1, ACK的上升沿使INTR变高, 发出中断请求,请求CPU输出新的数据。
注意:
• INTE的状态可利用C口的位控方式来设置:
– 输入:
• A口的INTE:写入PC4 • B口的INTE:写入PC2
– 输出:

D8.1并行接口芯片8255A

D8.1并行接口芯片8255A

5. A口外设数据线PA7~PA0(双向) B口外设数据线PB7~PB0(双向) C口外设数据线PC7~PC0(双向)
8.1.3 8255A的工作方式
1. 方式0——基本输入输出方式 特点:适用于PA口、PB口和PC口作输入/输出端口, 2. 方式1——选通输入/输出方式(应答式输入/输出) 特点:适用于PA口和PB口作输入/输出端口,PC口 主要作为联络线;
( 其他)
××××× 芯片禁止,数据线高阻
(说明:由于A4A3A2未用,8255A共有32个地 址,即060H~07FH,其中060H~063H为基本 地址,其余为影像地址)
2. 读写控制信号RD,WR 3. 复位信号RESET——当RESET=1(有效)时, 8255A复位,内部寄存器被清除,三个端口自动置 为输入方式; 4. 数据线D7~D0——双向、三态,用于8255A与 CPU之间的数据传送;
PC7
8.1.5 8255A应用举例 例1. 用8255A作为打印机的接口,工作于方式0, CPU用查询方式将BUFF缓冲区中的100个字符送打 印机打印。
D7~D0 判断是否忙 AB CPU
DB
译 码
PA7~PA0 8255A 驱动 CS初始化 PC6 PC2 A1 A0
打印机 STB BUSY
D7 ~ D0
DB
用于 输出 用于 输入
A口
输出设备 OBFA ACKA 输入设备 IBFA STBA
AB CPU
译 码
8255A CS PC7 PC6 A1 PC5 A0 PC4 PC3 INTRA
8.l.4 8255A的控制字(必须记住!) 1. 方式选择控制字—用于决定8255A三个端口的工作方式
PC6/PC2——响应信号ACKA/ACKB,低电平 有效;外设在OBF=0(缓冲器满)的条件下,用 ACK=0表示将数据取走,同时由8255内部逻辑 使OBF=1(示空),在中断允许(INTE=1) 时,使INTR=1产生中断请求。 PC3/PC0——中断请求信号输出INTRA/INTRB

微机原理 可编程接口芯片8255A及应用

微机原理  可编程接口芯片8255A及应用
33
第七章
参考程序片断: MOV AL, 10010000B ; 控制字 OUT 0F6H, AL ; 写入控制字 LP: IN AL, 0F0H ; 从A口读入开关状态 OUT 0F2H, AL ; B口控制LED,指示开关状态 CALL DELAY1S JMP LP
思考:
若地址大于FFH,则程序应该怎么改?
dp g f e d c b a
g
d
b
c
DP
g f e d c b a 1
阴 极
0
1
1
0
1
36
1
0
第七章
十六进制数共阴极的七段显示码表
十六进制数字
0 1 2 3 4 5 6
七段显示码
3FH 06H 5BH 4FH 66H 6DH 7DH
十六进制数字
8 9 A b C d E
七段显示码
7FH 6FH 77H 7CH 39H 5EH 79H
内部逻辑 6
端口C (低4位)
B 组B 端口
PC3~PC0
(8位)
PB7~PB0
CPU接口
外设接口
第七章
8255A与系统的连接示意图
7
第七章
3、各部分功能简介
数据端口
A、B、C:可用来和外设传送信息;每
个端口8位,通过编程设定其为输入口或输出口;
工作方式 0 1 8255数据端口功能表 B口 A口 C口
教材第九章内容
第七章
可编程外围接口芯片8255A及其应用
7.1 8255A的工作原理
一、8255A的结构和功能
二、8255A的控制字及初始化编程 三、8255A工作方式和C口状态字

可编程外围接口芯片8255A及其应用

可编程外围接口芯片8255A及其应用

方式2的方式控制字
D7 D6 D5 D4 D3 D2 D1 D0 1 1
端口A 方式
B组方式
0=方式0 1=方式1
PC2~PC0 1=输入 0=输出
端口B 1=输入 0=输出
方式2的控制信号
PC3 PA7 ~PA0
INTE1 INTE2 WR INTRA
PC7 PC6
PC4 PC5
OBFA ACKA STBA IBFA
二、 8255A的控制字
8255A控制字分为两类。


芯片各端口的方式选择控制字,它可以 使8255A的3个数据端口工作在不同的工作 方式。 C端口置位/复位控制字,它可以使C端口 中的任何一条口线进行置位或复位,而不 影响其他各位的状态。
1.方式控制字
2. 端口C置1/0控制字
D7 D6 D5 D4 D3 D2 D1 D0 0 000 001 010 011 100 101 110 111 PC0 PC1 PC2 PC3 PC4 PC5 PC6 PC7 1=置1 0=置0
输出缓冲区满信号 外设收到数据,发响应信号 外设准备好数据,发选通信号 8255A收到数据,向外设 发输入缓冲区满信号
RD
PC2~PC0
I O
方式2时序
WR
OBFA INTRA ACKA STBA 3 tSIB IBFA 8 7 输入有效 输出数据 输出有效 输入数据 4 tSIT 5 6 1 2 tWOB tWIT tAOB
X
X
X
X
X
INTEB
IBFB
INTRB
2)方式1输出
① OBF(Output Buffer Full)输出缓冲器满信号, 低电平有效,输出。当它为低电平时,表示CPU 已将数据写到8255A的指定输出端口,即数据已 被输出锁存器锁存,并出现在端口数据线 PA7~PA0或PB7~PB0上,通知外设可将数据取 走。 ② ACK(Acknowledge):外设的应答信号,低 电平有效,由外设送给8255A。当它为低电平时, 表示CPU输出到8255A的A口或B口的数据已被外 设接受。

8255a有哪几种工作方式-8251a的工作方式及工作原理

8255a有哪几种工作方式-8251a的工作方式及工作原理

8255a有哪几种工作方式?8251a的工作方式及工作原理8255概述8255芯片是Intel公司生产的可编程并行I/O接口芯片,有3个8位并行I/O口。

具有3个通道3种工作方式的可编程并行接口芯片(40引脚)。

其各口功能可由软件选择,使用灵活,通用性强。

8255可作为单片机与多种外设连接时的中间接口电路。

8255芯片特性(1)一个并行输入、输出的LSI芯片,多功能的I/O器件,可作为CPU总线与外围的接口。

(2)具有24个可编程设置的I/O口,即3组8位的I/O口为PA口,PB口和PC口。

它们又可分为两组12位的I/O口,A组包括A口及C口(高4位,PC4~PC7),B组包括B 口及C口(低4位,PC0~PC3)。

A组可设置为基本的I/O口,闪控(STROBE)的I/O闪控式,双向I/O3种模式;B组只能设置为基本I/O或闪控式I/O两种模式,而这些操作模式完全由控制寄存器的控制字决定。

8255A引脚图及功能8255共有40个引脚,采用双列直插式封装,各引脚功能如下:D0--D7:三态双向数据线,与单片机数据总线连接,用来传送数据信息。

CS:片选信号线,低电平有效,表示芯片被选中。

RD:读出信号线,低电平有效,控制数据的读出。

WR:写入信号线,低电平有效,控制数据的写入。

Vcc:+5V电源。

PA0--PA7:A口输入/输出线。

PB0--PB7:B口输入/输出线。

PC0--PC7:C口输入/输出线。

RESET:复位信号线。

A1、A0:地址线,用来选择8255内部端口。

8255a有哪几种工作方式8255A有三种工作方式:方式0、方式1和方式2。

1、方式0方式0为基本的输入/输出方式,传送数据时不需要联络信号。

A口、B口和C。

第二章 可编程并行接口芯片8255A

第二章 可编程并行接口芯片8255A
其他引脚可分为与 CPU 连接和与外设连接的引脚。 (1)与 CPU 连接的引脚 D7~D0:双向、三态数据线,和 CPU 系统数据总线相连。
CS :片选信号,输入、低电平有效。当 CS 为高电平时,数据总线缓冲器处于高阻状态(数据总线缓
冲器与系统数据总线脱开)。当 CS 有效时(低电平),CPU 可以对 8255A 某端口进行读/写操作。 A1 和 A0:端口地址选择信号,输入。8255A 内部有 3 个输入/输出数据端口和 1 个控制端口共 4 个
D7~D0
RD
WR
CS
WR
PA7~PA0


RD



A1
8255A

PB7~PB0
外 设
A0 CS
图 2 8255A 的引脚和逻辑图
PC7~PC0
8255A 各个端口读/写操作的选择由 CS 、 RD 、 WR 、A1 和 A0 配合实现,见表 1 所示。注意:控
制端口只能写不能读。
表 1 8255A 读写操作及端口选择
图 3 方式控制字的一般格式
(2)C 口按位置位/复位控制字 C 口按位置位/复位控制字的作用是:使 C 口中的某一位为 1(置位)或 0(复位);或在 A 口、B 口采用
中断方式时,通过向 C 口的指定位置位,允许 8255A 的中断信号发出。 C 口按位置位/复位控制字各位含义如图 4 所示。D7=0,表明控制字是 C 口按位置位/复位控制字。 特别需要注意的是,尽管该控制字是对 C 口进行操作,但必须写入控制寄存器(控制端口),而不是写
DB 11101111B,11011111B,10111111B,01111111B
ENDS
SEGMENT STACK

第8章 并行接口8255A第二节

第8章 并行接口8255A第二节

当A1A0=11时
选择控制端口
表8.1 8255A的读写操作控制
§8.2 并行接口8255A
8.2.3 8255A的控制字及来自工作方式8255A共有两个控制字:即工作方式控 制字和对C口置位/复位控制字。
1. 控制字
(1)工作方式控制字: 控制字和各位的含义如图所示。
D7
D6 D5
D4 D3
D2 D1 D 0
过8255A把数据送给打印机接口的数据引脚
DATA 0 ~ DATA 7 ,同时送出一个数据选通信号 STROBE 给打印机。打印机收到该信号后,把 数据锁存到内部缓冲区,同时在BUSY信号线上 发出忙信号。待打印机处理好输入数据时,打
印机撤消忙信号,同时向主机送出一个响应信
号 ACK 。主机根据 BUSY 信号或信号 ACK 决定
通道 A
D7 A0 A1
CS RD WR
27
PA7 PB0
RESE T
9 8 6 5 35 36
8255 APPI

. . .
通道 B
电 源 线
VCC GND
CPU接口
25 14 15 16 17 13 12 11 10
PB7 PC0
. . .
通道 C
PC7 外设接口
8255A引脚定义
§8.2 并行接口8255A
§8.2 并行接口8255A
② 方式1选通输出
当端口 A 或端口 B 为方式 1 输出时,各
指定PC的3条线作为8255A与外设及CPU之 间应答信号。下图为方式1选通输出操作的 内部结构图。
方式1输出控制字格式
方式1输出端口A
PA7~0
方式1输出端口B

微机6并行接口芯片8255A

微机6并行接口芯片8255A


方式1:选通输入/输出方式


方式2:双向选通传送方式

1. 工作方式0
3个端口均可工作在方式0
A口、B口、C口高4位和C口低4位互相独立,
各端口之间没有必然的联系,可以有16种输
入/输出方式组合
可工作于无条件传送方式和条件传送方式
2. 工作方式1
当端口A工作在方式1并作为输出端口时,端 口C的PC7作为输出缓冲器满信号 OBFA输出 端 , PC6 作 为 外 设 接 收 数 据 后 的 响 应 信 号 ACKA输入端, PC3作为中断请求信号INTRA 输出端; 端口B工作在方式1并作为输出端口时,端口 C的PC1作为输出缓冲器满信号 OBFB输出端, PC2 作为外设接收数据后的响应信号 ACKA 输入端, PC3作为中断请求信号INTRB输出端;
选择被操作的端口
A1
A0
选中端口 端口 A 端口 B 端口 C 控制端口 D
0 0 1 1
0 1 0 1
8255A的芯片引脚信号
8255A与外设的连接信号

PA7~PA0 A组控制信号 PB7~PB0 B组控制信号 PC7~PC0 C组控制信号
Hale Waihona Puke 8255A与CPU的连接信号
RESET信号 D0~D7
目 的
数据的各位同时由源到达目的地 →

多根数据线 → 距离短、远程费用高
并行通信适于短距离、高速通信
串行通信
将数据的各位按时间顺序依次在一根传输线上传输。 01101010
源 TD
RD 目 的
数据的各位依次由源到达目的地 → 慢 数据线少 → 远程, 费用低
串行通信适于长距离、中低速通信
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

第九章并行通信接口与8255A【回顾】微机系统结构及控制信号的名称和作用。

【本讲重点】I/O接口概述,CPU与I/O接口,I/O接口与系统的连接。

8255A芯片的使用。

9.1 CPU与外设之间的数据传输一.CPU与I/O接口接口电路按功能可分为两类:①使微处理器正常工作所需要的辅助电路:时钟信号或中断请求等;②输入/输出接口电路:CPU与外部设备信息的传送(接收、发送)。

最常用的外部设备:如键盘、显示装置、打印机、磁盘机等都是通过输入/输出接口和总线相连的,完成检测和控制的仪表装置也属于外部设备之列,也是通过接口电路和主机相连。

1.为什么要用接口电路:需要分析一下外部设备的输入/输出操作和存储器读/写操作的不同之处:存储器都是用来保存信息的,功能单一,传送方式单一(一次必定是传送1个字节或者1个字),品种很有限(只有只读类型和可读/可写类型),存取速度基本上和CPU的工作速度匹配.。

外部设备的功能多种多样的(输入设备,输出设备,输入设备/输出设备),信息多样(数字式的,模拟式的),信息传输的方式(并行的,串行的),外设的工作速度通常比CPU的速度低得多,而且各种外设的工作速度互不相同,这也要求通过接口电路对输入/输出过程起一个缓冲和联络的作用。

注:接口电路完成相应的信号转换、速度匹配、数据缓冲等功能2.接口的功能(8种):⑴寻址能力:对送来的片选信号进行识别。

⑵输入/输出功能:根据读/写信号决定当前进行的是输入操作还是输出操作。

⑶数据转换功能:并行数据向串行数据的转换或串行数据向并行数据的转换。

⑷联络功能:就绪信号,忙信号等。

⑸中断管理:发出中斯请求信号、接收中断响应信号、发送中断类型码的功能。

并具有优先级管理功能。

⑹复位:接收复位信号,从而使接口本身以及所连的外设进行重新启动。

⑺可编程:用软件来决定其工作方式,用软件来设置有关的控制信号。

⑻错误检测:一类是传输错误。

另—类是覆盖错误。

注:一些接口还可根据具体情况设置其它的检测信息。

二.I/O接口与系统的连接1.CPU与I/O设备之间的信号(三类)(1) 数据信息包括三种形式:数字量、模拟量、开关量(2)状态信息是外设通过接口往CPU传送的如:“准备好”(READY)信号、“忙”(BUSY)信号(3)控制信息是CPU通过接口传送给外设的如:外设的启动信号、停止信号就是常见的控制信息2.接口部件的I/O端口:⑴数据端口、⑵控制端口、⑶状态端口CPU和外设进行数据传输时,各类信息在接口中进入不同的寄存器,一般称这些寄存器为I/O端口,每个端口有一个端口地址。

用于对来自CPU和内存的数据或者送往CPU 和内存的数据起缓冲作用的,这些端口叫数据端口。

用来存放外部设备或者接口部件本身的状态,称为状态端口。

用来存放CPU发出的命令,以便控制接口和设备的动作,这类端口叫控制端口。

如下图注:⑴输入还是输出,所用到的地址总是对端口而言的,不是对接口部件而言的。

⑵为了节省地址空间,将数据输入端口和数据输出端口对应同一个端口地址。

同样,状态端口和控制端口也常用同一个端口地址。

⑶CPU对外设的输入/输出操作就归结为对接口芯片各端口的读/写操作。

3.接口与系统的连接.接口电路位于CPU与外设之间,从结构上看,可以把一个接口分为两个部分,⑴用来和I/O设备相连;⑵用来和系统总线相连,这部分接口电路结构类似,连在同一总线上。

下图是一个典型的I/O接口和外部电路的连接图:联络信号:读/写信号,以便决定数据传输方向。

地址译码器,片选信号:地址译码器除了接收地址信号外,还用来区分I/0地址空间和内存地址空间的信号(M/IO)用于译码过程。

注:⑴一个接口通常有若干个寄存器可读/写,⑵一般用1-2位低位地址结合读/写信号来实现对接口内部寄存器的寻址。

4.输入输出的寻址方式CPU对外设的寻址方式通常有两种:(1) 存储器对应输入输出方式每一个外设端口占有存储器的一个地址。

优点:CPU对外设的操作可使用全部的存储器操作指令,寻址方式多,使用方便灵活,且可寻址的外设数量多。

缺点:由于外设占用了存储单元的地址,使内存的容量减小,同时,程序的可读性下降。

(2) 端口寻址的输入输出方式CPU有专门的输入输出指令(IN,OUT),通过这些指令中的地址来区分不同的外设。

优点:容易掌握,编出的程序可读性好。

缺点:可寻址的范围较小,还必须有相应的控制线(M/IO)来区分是寻址内存还是外设。

9.2 可编程并行接口芯片8255A一.并行通信与接口并行通信就是把一个字符的各位同时用几根线进行传输。

传输速度快,信息率高。

电缆要多,随着传输距离的增加,电缆的开销会成为突出的问题,所以,并行通信用在传输速率要求较高,而传输距离较短的场合。

Intel 8255A是一个通用的可编程的并行接口芯片,它有三个并行I/O口,又可通过编程设置多种工作方式,价格低廉,使用方便,可以直接与Intel系列的芯片连接使用,在中小系统中有着广泛的应用。

二.8255A的编程结构9-18255A由以下几部分组成:见图1.三个数据端口A,B,C这三个端口均可看作是I/O口,但它们的结构和功能也稍有不同。

·A口:是一个独立的8位I/O口,它的内部有对数据输入/输出的锁存功能。

·B口:也是一个独立的8位I/O口,仅对输出数据的锁存功能。

·C口:可以看作是一个独立的8位I/O口;也可以看作是两个独立的4位I/O口。

也是仅对输出数据进行锁存。

2.A组和B组的控制电路这是两组根据CPU命令控制8255A工作方式的电路,这些控制电路内部设有控制寄存器,可以根据CPU送来的编程命令来控制8255A的工作方式,也可以根据编程命令来对C 口的指定位进行置/复位的操作。

A组控制电路用来控制A口及C口的高4位;B组控制电路用来控制B口及C口的低4位。

3.数据总线缓冲器8位的双向的三态缓冲器。

作为8255A与系统总线连接的界面,输入/输出的数据,CPU 的编程命令以及外设通过8255A传送的工作状态等信息,都是通过它来传输的。

4.读/写控制逻辑读/写控制逻辑电路负责管理8255A的数据传输过程。

它接收片选信号CS及系统读信号RD、写信号WR、复位信号RESET,还有来自系统地址总线的口地址选择信号A0和A1。

三.8255A的引脚功能8255A的引脚信号可以分为两组:一组是面向CPU的信号,一组是面向外设的信号。

1.面向CPU的引脚信号及功能·D0-D7:8位,双向,三态数据线,用来与系统数据总线相连;·RESET:复位信号,高电平有效,输入,用来清除8255A的内部寄存器,并置A口,B口,C口均为输入方式;·CS:片选,输入,用来决定芯片是否被选中;·RD:读信号,输入,控制8255A将数据或状态信息送给CPU;·WR:写信号,输入,控制CPU将数据或控制信息送到8255A;·A1,A O:内部口地址的选择,输入。

这两个引脚上的信号组合决定对8255A内部的哪一个口或寄存器进行操作。

8255A内部共有4个端口:A口,B口,C口和控制口,两个引脚的信号组合选中端口见下表。

CS,RD,WR,A1,A0这几个信号的组合决定了8255A的所有具体操作,表7-1 8255A的操作功能表2.面向外设的引脚信号及功能• PA0~PA7:A组数据信号,用来连接外设;• PB0~PB7:B组数据信号,用来连接外设;• PC0~PC7:C组数据信号,用来连接外设或者作为控制信号。

四.8255A的工作方式8255A有三种工作方式,用户可以通过编程来设置。

方式0 简单输入/输出――查询方式;A,B,C三个端口均可。

方式1 选通输入/输出――中断方式;A ,B,两个端口均可。

方式2 双向输入/输出――中断方式。

只有A端口才有。

工作方式的选择可通过向控制端口写入控制字来实现。

在不同的工作方式下,8255A三个输入/输出端口的排列示意图如上图所示。

1.方式0方式0是一种简单的输入/输出方式,没有规定固定的应答联络信号,可用A,B,C三个口的任一位充当查询信号,其余I/O口仍可作为独立的端口和外设相连。

方式0的应用场合有两种:一种是同步传送;一种是查询传送。

2.方式1方式1是一种选通I/O方式,A口和B口仍作为两个独立的8位I/O数据通道,可单独连接外设,通过编程分别设置它们为输入或输出。

而C口则要有6位(分成两个3位)分别作为A口和B口的应答联络线,其余2位仍可工作在方式0,可通过编程设置为输入或输出。

(1) 方式1的输入组态和应答信号的功能图9-2给出了8255A的A口和B口方式1的输入组态。

图9-2 方式1输入组态C口的PC3-PC5用作A口的应答联络线,PC0-PC2则作用B口的应答联络线,余下的PC6~PC7则可作为方式0使用。

应答联络线的功能如下:·STB:选通输入。

用来将外设输入的数据打入8255A的输入缓冲器。

·IBF:输入缓冲器满。

作为STB的回答信号,。

·INTR:中断请求信号。

INTR置位的条件是STB为高且IBF为高且INTE为高。

·INTE:中断允许。

对A口来讲,是由PC4置位来实现,对B口来讲,则是由PC0置位来实现。

事先将其置位。

A口B口STB:PC4 PC2IBF:PC5 PC1INTR:PC3 PC0INTE:PC4置1 PC2置1(2) 方式1的输出组态和应答信号功能图9-3 方式1的输出组态C口的PC3、PC6、PC7用作A口的应答联络线,PC0-PC2则作用B口的应答联络线,余下的PC4~PC5则可作为方式0使用。

应答联络线的功能如下:·OBF:输出缓冲器满。

当CPU已将要输出的数据送入8255A时有效,用来通知外设可以从8255A取数。

·ACK:响应信号。

作为对OBF的响应信号,表示外设已将数据从8255A的输出缓冲器中取走。

·INTR:中断请求信号。

INTR置位的条件是ACK为高且OBF为高且INTE为高。

·INTE:中断允许。

对A口来讲,由PC6的置位来实现,对B口仍是由PC2的置位来实现。

A口B口OBF:PC6 PC2ACK:PC7 PC1INTR:PC3 PC0INTE:PC6置1 PC2置13.方式2方式2为双向选通I/O方式,只有A口才有此方式。

这时,C口有5根线用作A 口的应答联络信号,其余3根线可用作方式0,也可用作B口方式1的应答联络线。

方式2:就是方式1的输入与输出方式的组合,各应答信号的功能也相同。

而C口余下的PC0~PC2正好可以充当B 口方式1的应答线,若B口不用或工作于方式0,则这三条线也可工作于方式0。

相关文档
最新文档