合工大数电期末试卷

合工大数电期末试卷
合工大数电期末试卷

一、选择:(每题3分,共计30分)

1、表示任意两位无符号十进制数需要 二进制数。

A .6

B .7

C .8

D .9 2、标准或-与式是由 构成的逻辑表达式。

A .与项相或 B. 最小项相或 C. 最大项相与 D.或项相与 3、从JK 触发器是 。

A. 在CP 的上升沿触发

B. 在CP 的下降沿触发

C. 在CP = 1的稳态下触发

D. 与CP 无关

4、R 、S 是RS 触发器的输入端,则约束条件为 。

A. RS = 0

B. R + S = 0

C. RS = 1

D. R + S = 1

5、触发器的现态为0,在CP 作用后仍然保持0状态,那么激励函

数的值应该是 。 A. J = 1, K = 1 B. J = 0, K = 0 C. J = 0, K = d D. J = 1, K = d

6、同步计数器是指 的计数器。 A. 由同类型触发器

B. 各触发器的时钟端连接在一起,统一由时钟控制

C. 可以用前一级触发器的输出作为后一级触发器的时钟

D. 可以用后一级触发器的输出作为前一级触发器的时钟

7、下列触发器中,不能实现1

n Q = n

Q 的是 。

A. JK 触发器

B. D 触发器

C. T 触发器

D. RS 触发器

8、4位二进制加法计数器正常工作时,从0000开始计数,经过1000个输入计数脉冲之后,计数器的状态应该是 。

A. 1000

B. 0100

C. 0010

D. 0001

9、可以用来实现并/串和串/并转换的器件是 。 A. 计数器 B. 移位寄存器 C. 存储器 D. 序列信号检测器

10、设计一个四位二进制码的奇偶位发生器(假定采用偶检验码), 需要 个异或门。

A .2 B. 3 C. 4 D. 5

二、填空:(每题2分,共10分)

1、(48)10 =(_________)16 =(______________)2 。

2、集成触发器三种结构: 、 的和 。

3. 函数

的反函数

= 。

4、时序逻辑电路的功能表示方法有: 、 、和 。

5、N 级环形计数器的计数长度是 ,N 级扭环计数器的计数长度是 。

三、 函数化简与证明(共20分)

1、用卡诺图化简逻辑函数

F(A ,B ,C ,D)=∑m(2,3,9,11,12)+∑d(5,6,7,8, 10,13) 求出最简“与-或”表达式和最简“或-与”表达式。(7分) 2、

(用代数法)。(6分) 3、证明:如果

,且

则A = B 。(7分)

四、分析与设计:(共40分)

1、设计一个“001/010”序列检测器。该电路有一个输入x 和一个输出Z ,当随机输入信号中出现“001”或者“010”时,输出Z 为1,平时输出Z 为0。

典型的输入、输出序列如下: x : 1 0 0 1 0 1 0 0 1 1 Z : 0 0 0 1 0 0 1 0 0 0 请给出该Mealy 电路的原始状态图和原始状态表。(10分)

2、 设计一个巴克码信号发生器,要求自动产生周期性的1110010的信号序列,要求用D 触发器和逻

辑门来实现。(15分)

3、设计1110序列检测器的状态转换图,并求出最简状态转换表。(15分)

一、选择题(共20分)

1. 下列表达式中,正确的是 。 A. C B A ABC ??=

B. B C A C B B A +=+

C.

))((C B B A AC AB ++=+ D. C A C A A +=+

2. 函数F(A,B,C,D)的卡诺图如图1则其最简与-或表达式F = 。A. D C A D BC D C B ++

B. D B

C. D C A D C B D C B ++

D. D B +3. 图2A. F(A,B,C) = Σm (2,4,5)

C. F(A,B,C) = Σm (2,6,7) 4. 时序逻辑电路中一定包含 电路。A. 加法器

B.比较器

C. 数据选择器

D. 触发器

5. 与最小项D C AB 逻辑相邻的最小项是 。 A. D C B A

B. BCD A

C. D BC A

D. D ABC

6. 一个模10计数器至少需要 个触发器组成。 A. 2

B. 3

C.4

D. 9

7. 4K ×8位RAM 芯片,其地址线 条,数据线 条。 A. 12,4

B. 12, 8

C. 14,8

D. 10,16

8. 从编程功能讲,GAL 的与阵列 ,或阵列 。 A.可编程,固定

B. 固定,可编程

C. 可编程,可编程

D. 固定,固定

9. 在ispLSI 器件中,实现基本逻辑功能的单元是 。 A. 全局布线区

B. 通用逻辑块

C. 时钟设置网络

D. 输入输出块

10. 若一块线路板上装有n 块ISP 器件,则对它们安排 套接口进行编程。 A. 2

B. n+1

C. n

D.1

二、填空题(共25分)

1.(17.6)10=( )2 ,(24.1)8=( )2。

2. 用卡诺图判断下列两个函数的关系是 。

AB C B C A C B A F ++=),,(1 B A C B C A C B A F ++=),,(2

3. 门电路的输入、输出高电平赋值为 ,低电平赋值为 ,这种

体制称为正逻辑体制。

4. 加法器按照进位链的组成不同分为 加法器和 加法器。

5. 4路数据选择器构成的逻辑电路如图3所示,F 的逻辑表达式是 。

Y

F

D C 1C A A 01

3

D 20

D 1D 0B

A 图3

6. 在CP 脉冲作用下,具有图4(a )所示功能的触发器是 触发器,

具有图4(b )所示功能的触发器是 触发器。

7. 使用寄存器存储数据时,先建立 信号,后建立 信号。

8. 如图5所示的三态门,当使能端G 为

时,输出A B 。 图5

9. 时序电路的状态图如图6所示,则该电路是模 计数器,电路是否能

X=1

XY=0图4(b )

XY=Φ1 B

10. 时序电路使用正边沿D 触发器,已知CP 及输入D 的波形如图7所示,

则在6个CP 脉冲的作用下Q 端的值分别是 。

11. 时序逻辑电路的输出不仅与 状态有关,还与 的状

态有关。

12. DRAM 存储元由于有漏电流现象存在,所以要定期进行 。 13. 格雷码的优点是 。

14. 对函数B A C A B A C B A F ++=),,(而言,若输入只有原变量而无反变量,则

=),,(C B A F 。

15. ISP 逻辑器件有ispLSI 、 、和ispGDS 三大类。

16. 如图8所示的逻辑部件,其中各方框中均使用模X 的计数器做X 次分频

器,则①处的频率是 ,②处的频率是 。

17. 某时序逻辑电路有S0~S3四个状态,则采用计数器法对其进行状态编码的结果

是 。

三、应用题(共30分)

1.评奖委员会由A 、B 、C 三人组成,其表决权如下:若A 赞成,则其余两人 只要有一人赞成可获奖;若A 不赞成,则其余两人都赞成才可获奖。 ⑴ 列出“获奖决议通过”的真值表;⑵ 写出最小项逻辑表达式; ⑶ 画出用二输入逻辑门实现的逻辑电路图; ⑷ 画出用74LS138实现的逻辑电路图。

2.采用正边沿D 触发器设计一个同步四进制加法计数器。

⑴ 列出状态转移表;⑵ 写出激励方程表达式;(3)画出逻辑电路图。

四、分析题(共25分)

1.图9是由两片74LS163(同步模16加法计数器,同步复位,同步预置)级联 组成的计数器,分析:

⑴ 两个芯片的计数模值各为多少?各采用了哪种变模方式? ⑵ 整个计数器的模是多少?该电路采用了哪种级联方式?

1

1

CP

1

9

2.下列程序是3:8译码器的ABEL-HDL源文件,请指出其中的错误并改正。

MODULE ENCODER

TITLE …3:8 ENCODER?

DECLARA TIONS

“INPUT

EN,I2,I1,I0 PIN ISTYPE …COM?;

“OUTPUT

Y7,Y6,Y5,Y4,Y3,Y2,Y1,Y0 PIN ISTYPE …REG? ;

EQUATIONS([EN,I2,I1,I0]->Y)

[0,X,X,X]->[1,1,1,1,1,1,1,1]

[1,0,0,0]->[1,1,1,1,1,1,1,0];

[1,0,0,1]->[1,1,1,1,1,1,0,1];

[1,0,1,0]->[1,1,1,1,1,0,1,1];

[1,0,1,1]->[1,1,1,1,0,1,1,1];

[1,1,0,0]->[1,1,1,0,1,1,1,1];

[1,1,0,1]->[1,1,0,1,1,1,1,1];

[1,1,1,0]->[1,0,1,1,1,1,1,1];

[1,1,1,1]->[0,1,1,1,1,1,1,1];

《数字电路》期末模拟试题及答案

. 一、填空题 1. PN 结具有单向导电性。正向偏置时,多子以扩散运动为主,形成正向电流;反向 偏置时,少子漂移运动,形成反向饱电流。 2. 双极型晶体三极管输出特性曲线的三个工作区是放大区、截止区、饱和区。 3. 已知三态与非门输出表达式C AB F ?=,则该三态门当控制信号C 为高电平时, 输出为高阻态。 4. 十进制数211转换成二进制数是(11010011)2;十六进制数是(D3)16。 5. 将若干片中规模集成电路计数器串联后,总的计数容量为每片计数容量的乘积。 6. 若用触发器组成某十一进制加法计数器,需要四个触发器,有五个无效状态。 7. 同步RS 触发器的特性方程为n 1n Q R S Q +=+;约束方程为RS=0 。 8. 下图所示电路中,Y 1 =B A Y 1= 2Y 3 =AB Y 3= 二、选择题 1. 下列函数中,是最小项表达式形式的是____c _____。 A. Y=A+BC B. Y=ABC+ACD C. C B A C B A Y +?= D. BC A C B A Y +?= 2. 要实现n 1n Q Q =+,JK 触发器的J 、K 取值应为__d ___。 A . J=0,K=0 B. J=0,K=1 C. J=1,K=0 D. J=1,K=1 3.数值[375]10与下列哪个数相等_b __。 A . [111011101]2 B. [567]8 C. [11101110]BCD D. [1F5]16 4.属于组合逻辑电路的是_____b ______ A . 触发器 B. 全加器 C. 移位寄存器 D. 计数器 5.M 进制计数器状态转换的特点是:设定初态后,每来_c __个计数脉冲CP ,计数器重 新 B 2 B V CC Y 1

安徽建筑大学数电期末考试(试卷A).doc

总分—=四五六七八 阅卷 复核 安徽建筑大学试卷(A卷)第1页共4页 (2013—2014学年第2学期)适用年级专业:电气、自动化、测控专业 考试课程:数字电子技术基础A 班级:学号: __________________________ 姓名: 一、填空题:(每空1分,共20 注 . 学 生 不 得 在 草 稿 纸 上 答 题, 答 题 不 得 超 出 框 体1 .十进制数3. 625的二进制数和8421 BCD码分别为() () 2.三态门输出的三种状态分别为:()、()和(). 3.主从型JK触发器的特性方程. 4.用4个触发器可以存储()位二进制数. 5.逻辑函数Y = + C的两种标准形式分别为()、 和 (). 6.将2015个“1”异或起来得到的结果是()? 是脉冲的整形电路。 8.JK 触发器、当JK二10, Q*=(),JK二11 旦Q二0,则Q*= () 9.二进制负整数-1011011,反码表示为()补码表示为( ) 10.对500个符号进行二进制编码,则至少需要()位二进制数。 11.SR触发器的特性方程为(),( )。 12.如用OV表示逻辑1, -1OV表示逻辑0,这属于()逻 辑。 二、选择题:(每题2分,共20分) :Q _ 勺 CP Q - Q I I AB C D ()2单稳态触发器的输出脉冲的宽度取决于() A.触发脉冲的宽度 B.触发脉冲的幅度 C.电路本身的电容、电阻的参数 D.电源电压的数值 ()3.下图所示施密特触发器电路中,它的回差电压等于多少 A、2v B、5v C、4v D、3v ,I ----------- ZV 8 4 s—— 6 2 555 3 (1) 1 5 -L 1+4V ()4.请判断以下哪个电路不是时序逻辑电路: A、计数器 B、寄存器 C、数据比较器 D、触发器 ()5.某电路的输入波形Ui和输出波形赤如下图所示,贝IJ

安徽大学期末试卷安徽大学数字电子技术考试试题A2010(定稿).doc

安徽大学2009—2010学年第二学期 《数字电子技术》考试试卷(A 卷) (闭卷 时间120分钟) 一、填空题(每空1分,共15分) 1、十进制数73.75的二进制数为__1001_001________,8421BCD 码为_01110011,01110101___________________ 2、当TTL 与非门的输入端悬空时相当于输入为 电平。 3、在数字电路中,不论哪一种逻辑门电路,其中的关键器件是MOS 管或BJT ,它们均可以作为_________器件。 4、时序逻辑电路在CP 脉冲作用下,由无效状态自动回到有效序列称为电路具有 _________。 5、TTL 反相器的输入级由BJT 构成,输出级采用推拉式结构,其目的是为了________________和增强带负载的能力。 6、当七段显示译码器的输出为高电平有效时,应选用共_____极数码管。 7、用4个触发器可以存储________位二进制数。 8、如果对键盘上108个符号进行二进制编码,则至少要______位二进制数码。 9、时序逻辑电路分为同步时序和_____________两大类。 10、几个集电极开路与非门(OC 门)输出端直接相连,配加负载电阻后实现_______功能。 11、表达式C B C B A F +=能否产生竞争冒险 (可能/不可能)。 12、表达式C AB F +=,用与非门实现的表达式是 。 13、一个四位串行数据,输入四位移位寄存器,时钟脉冲频率为1kHz ,经过 ms 可转换为4位并行数据输出。 14、多谐振荡器有 个稳定状态。 院/系 年级 专业 姓名 学号 答 题 勿 超 装 订 线 ------------------------------装----------------------------------- ----------订----------------------------------------线----------------------------------------

数字电子技术期末试题库

【数字电子技术】【试题库】 一、填空题 1.电子电路中的信号可分为两大类,即模拟信号和。 2.数字信号是时间上和上都不连续的信号。 3.十进制数176转换成二进制数为。 4.二进制数11010011转换成十进制数为。 5.所谓二-十进制编码,就是用若干位二进制码元按一定的规律排列起来表示十进制数的过程,也称为码。 6.目前,国际最通用的处理字母、专用符号和文字的二进制代码就是美国标准信息交换码,即码。 ?+?=。 7.二进制数的逻辑运算0111 8. 二进制数的逻辑运算11=。 ⊕=。 9. 二进制数的逻辑运算11 +?=。 10.利用逻辑代数公式,对右式进行化简,A A B ++?=。 11.利用逻辑代数公式,对右式进行化简,A B A B 12.逻辑代数的三条重要规则分别是代入规则、反演规则和。 13.由n个逻辑变量组成的不同最小项个数为个。 14.由n个变量组成的“与或”逻辑表达式,若其中每一项均是关于n个逻辑变量的最小项,则称这一表达式为。 15.利用卡诺图求解最简逻辑表达式时,需要画方格圈,其中有三条要求:将2n个值为1的方格划为一个方格圈,方格圈的数量应(越少/越多)越好,方格圈所含的方格数应(越少/越多)越好。 16.三极管作为开关元件,通常工作在截止区和。 17.集成门电路主要有TTL门电路和。 18.三态门电路的输出有高电平、低电平和共3种状态。 19.TTL集成门电路是由半导体构成的,由于它工作速度快,带负载和抗干扰能力强,因而在数字电路中应该广泛。 20.根据逻辑功能的不同特点,数字逻辑电路可以分为两大类:组合逻辑电路和。 21.在组合逻辑电路中,当输入信号改变状态时,输出端可能出现干扰脉冲,从而导致逻辑电路产生错误输出的现象,称为。 22.触发器有两种稳定状态,即0状态和。 23.RS触发器由两个门电路首尾相连构成。 24.为了避免基本RS触发器输出存在不确定的情况,对其输入端设置了相应的约束条件是。

安徽建筑大学数电期末考试(试卷A)

安 徽 建 筑 大学 试 卷( A 卷) 第 1 页 共 6 页 ( 2014—2015学年第2 学期 ) 适用年级专业:电气、自动化、测控专业 注 :学 生 不 得 在 草 稿 纸 上 答 题,答 题 不 得 超 出 框

( )3.下图所示施密特触发器电路中,它的回差电压等于多少 A.2v B.5v C.4v D.3v ( )4.请判断以下哪个电路不是时序逻辑电路: A.计数器 B.寄存器 C.数据比较器 D.触发器 ( )5.某电路的输入波形 Ui 和输出波形Uo 如下图所示,则该电路为: A.施密特触发器 B.反相器 C.单稳态触发器 D.JK 触发器 ( )6.已知逻辑函数 C B C A AB Y '+'+= 与其相等的函数为: A.AB B. C A AB '+ C.C B AB '+ D.C AB + ( )7.下列触发器中上升沿触发的是( )。 A.主从RS 触发器; B.JK 触发器; C.T 触发器; D.D 触发器 ( )8.下列几种A/D 转换器中,转换速度最快的是。 A.并行A/D 转换器 B.计数型A/D 转换器 C.逐次渐进型A/D 转换器 D.双积分A/D 转换器 ( )9.单稳态触发器的输出脉冲的宽度取决于( ) A .触发脉冲的宽度 B .触发脉冲的幅度 C .电路本身的电容、电阻的参数 D .电源电压的数值 ( )10. 指出下列电路中能够把串行数据变成并行数据的电路是( )。 A .JK 触发器 B .3/8线译码器 C .移位寄存器 D .十进制计数器 三、逻辑函数化简及形式变换:(共15分,每题5分) 1.(代数法化简为最简与或式)CD ACD ABC C A F +++'='1 2.(卡诺图法化简逻辑函数) υ

安徽大学数字电路试卷与答案06~07A

安徽大学20 06 —20 07 学年第 2 学期 《 脉冲与数字电路 》考试试题参考答案及评分标准(A) 一、单项选择题(每小题2分,共8分) 二、填空题(每小空分,共6分) 三、分析题(第1小题6分,第2小题10分,第3小题 10分,第4小题15分,共41分) 1. 解:555定时器构成的施密特触发器。 (2分) (6分) 2. 解:置入的数据322310,,1,0D Q D Q D D ====,1LD Q =。 (3分) 由此列出状态转移表。 (8分) 电路实现模9的计数分频。 (10分) 3. 解:(1)当0k =时,0(03)i i i B k B B i ⊕=⊕==,0i C = 一组数是3210A A A A ,另一组数是3210B B B B ,电路实现两组数的加法功能。 (4分) (2)当1k =时,1(0 3)i i i B k B B i ⊕=⊕== ,1i C = (6分) 一组数是3210A A A A ,另一组数是3210B B B B 取反加1,电路实现两组数的减法功能。 (10分) 4.解:驱动方程 132********,1 ,1,1 n n n n n J Q Q K J Q K Q Q J K ====== (3分) 状态转移方程和输出方程 输入 S 闭合 S 断开 A C V 1 V 2 V 1 V 2 0 0 0 0 1 1 1

11321[]n n n n Q Q Q Q CP +=?↓ 1212312[]n n n n n n Q Q Q Q Q Q CP +=+?↓ (7分) 1332[]n n Q Q Q +=?↓ 2 3n n Z Q Q = (11分) 状态转移表 电路为模7异步计数器,具有自启动功能。 (15分) 四、设计题(第1小题10分,第2小题15分,第3小题20分,共45分) 1. 解:CT74160是十进制计数器,共有10个计数状态。实现模8计数要跳过2个状态,因此数据输入端 接0010,满值输出取反作为置入控制信号LD 。(5分) (10分) 2. 解:状态转移表 (2分) 状态转移方程和输出方程

《数字电路》期末模拟试题及答案

- 1 - 一、填空题 1. PN 结具有单向导电性。正向偏置时,多子以扩散运动为主,形成正向电流;反向 偏置时,少子漂移运动,形成反向饱电流。 2. 双极型晶体三极管输出特性曲线的三个工作区是放大区、截止区、饱和区。 3. 已知三态与非门输出表达式C AB F ?=,则该三态门当控制信号C 为高电平时, 输出为高阻态。 4. 十进制数211转换成二进制数是(11010011)2;十六进制数是(D3)16。 5. 将若干片中规模集成电路计数器串联后,总的计数容量为每片计数容量的乘积。 6. 若用触发器组成某十一进制加法计数器,需要四个触发器,有五个无效状态。 7. 同步RS 触发器的特性方程为n 1n Q R S Q +=+;约束方程为RS=0 。 8. 下图所示电路中,Y 1 =B A Y 1=;Y 2 = ;Y 3 =AB Y 3= 二、选择题 1. 下列函数中,是最小项表达式形式的是____ c _____。 A. Y=A+BC B. Y=ABC+ACD C. C B A C B A Y +?= D. BC A C B A Y +?= 2. 要实现n 1n Q Q =+,JK 触发器的J 、K 取值应为__d ___。 A . J=0,K=0 B. J=0,K=1 C. J=1,K=0 D. J=1,K=1 3.数值[375]10与下列哪个数相等_b __。 A . [111011101]2 B. [567]8 C. [11101110]BCD D. [1F5]16 4.属于组合逻辑电路的是_____b ______ A . 触发器 B. 全加器 C. 移位寄存器 D. 计数器 5.M 进制计数器状态转换的特点是:设定初态后,每来_c __个计数脉冲CP ,计数器重 新 B 2 B V CC Y 1

数字电子技术基础期末考试试卷及答案

数字电子技术基础期末考试试卷及答案 Document serial number【KKGB-LBS98YT-BS8CB-BSUT-BST108】

数字电子技术基础试题(一) 一、填空题 : (每空1分,共10分) 1. 10 = ( ) 2 = ( ) 16 。 2 . 逻辑函数L = + A+ B+ C +D = 1 。 3 . 三态门输出的三种状态分别为:、和。 4 . 主从型JK触发器的特性方程= 。 5 . 用4个触发器可以存储位二进制数。 6 . 存储容量为4K×8位的RAM存储器,其地址线为 12 条、数据线为 8 条。 二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 ) 1.设下图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:(C )图。 2.下列几种TTL电路中,输出端可实现线与功能的电路是( D)。 A、或非门 B、与非门 C、异或门 D、OC门

3.对CMOS与非门电路,其多余输入端正确的处理方法是(D )。 A、通过大电阻接地(>Ω) B、悬空 C、通过小电阻接地(<1KΩ) B、 D、通过电阻接V CC 4.图2所示电路为由555定时器构成的(A )。 A、施密特触发器 B、多谐振荡器 C、单稳态触发器 D、T触发器 5.请判断以下哪个电路不是时序逻辑电路(C )。 A、计数器 B、寄存器 C、译码器 D、触发器 6.下列几种A/D转换器中,转换速度最快的是(A )。 A、并行A/D转换器 B、计数型A/D转换器 C、逐次渐进型A/D转换器 B、 D、双积分A/D转换器 7.某电路的输入波形 u I 和输出波形 u O 如下图所示,则该电路为( C)。 A、施密特触发器 B、反相器 C、单稳态触发器 D、JK触发器 8.要将方波脉冲的周期扩展10倍,可采用(C )。

数电期末试卷及答案(共4套)汇编

XX大学信息院《数字电子技术基础》 期终考试试题(110分钟)(第一套) 一、填空题:(每空1分,共15分) 1.逻辑函数Y AB C =+的两种标准形式分别为 ()、()。 2.将2004个“1”异或起来得到的结果是()。 3.半导体存储器的结构主要包含三个部分,分别是()、()、()。 4.8位D/A转换器当输入数字量10000000为5v。若只有最低位为高电平,则输出电压为()v;当输入为10001000,则输出电压为()v。5.就逐次逼近型和双积分型两种A/D转换器而言,()的抗干扰能力强,()的转换速度快。 6.由555定时器构成的三种电路中,()和()是脉冲的整形电路。 7.与PAL相比,GAL器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。 二、根据要求作题:(共15分) 1.将逻辑函数P=AB+AC写成“与或非”表达式,并用“集电极开路与非门” 来实现。 2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、 B、C的P、Q波形。

三、分析图3所示电路:(10分) 1)试写出8选1数据选择器的输出函数式; 2)画出A2、A1、A0从000~111连续变化时,Y的波形图; 3)说明电路的逻辑功能。 四、设计“一位十进制数”的四舍五入电路(采用8421BCD码)。要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。(15分) 五、已知电路及CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。(8分)

安徽大学离散数学(上)试卷及参考答案

安徽大学20 09 — 20 10 学年第 1 学期 《 离散数学 》考试试卷(A 卷) (时间120分钟) 院/系 专业 姓名 学号 一、单项选择题(每小题2分,共20分) 1. 设:P 天没下雪,:Q 我去镇上,则命题“天正在下雪,我没去镇上”可符号化为( ) A.Q P ?→?; B. P Q ?→?; C.Q P ?∧; D. Q P ?∧?。 2.下列命题是重言式的是( ) A.)()(P Q Q P →∧→; B. )()(Q P P Q P ???∧; C. )(Q P Q P →→∧; D. Q P R Q P ∧?∧?∨→))((。 3. 设解释R 如下:论域D 为实数集,0=a ,y x y x f -=),(,y x y x f <=),(。下列公式在R 下为真的是( ) A.))),(),,((),((z y f z x f A y x A z y x →???; B.)),,((a x a f xA ?; C.)),,((x y x f yA x ??; D.))),,((),((a a x f A y x A y x →??。 4. 对任意集合,,A B C ,下列结论正确的是( ) A. C A C B B A ???∧?][; B. C A C B B A ∈??∧∈][; C. C A C B B A ???∧∈][; D. C A C B B A ∈?∈∧?][。 5. 关于},,{c b a X =到}3,2,1{=Y 的函数{,1,,1,,3}f a b c =<><><>,下列结论不正确的是( ) A 、1 ({3}){}f c -=; B 、1(3)f c -=; C 、 ({}){3}f c =; D 、()3f c =。 6. 设I 为整数集合,则I 上的二元关系}4|||,{=-><=y x y x R 具有( ) A.自反性和对称性; B.反自反性和对称性; C.反自反性和传递性; D.反对称性和传递性。 7. 设R 为非空集合A 上的关系R 的逆关系,则下列结论不成立的是( ) A.若R 为偏序,则R 为偏序; B.若R 为拟序,则R 为拟序; C.若R 为线序,则R 为线序; D.若R 为良序,则R 为良序。

数电期末模拟题及答案

《数字电子技术》模拟题一 一、单项选择题(2×10分) 1.下列等式成立的是( ) A 、 A ⊕1=A B 、 A ⊙0=A C 、A+AB=A D 、A+AB=B 2.函数F=(A+B+C+D)(A+B+C+D)(A+C+D)的标准与或表达式是( ) A 、F=∑m(1,3,4,7,12) B 、F=∑m(0,4,7,12) C 、F=∑m(0,4,7,5,6,8,9,10,12,13,14,15) D 、F=∑m(1,2,3,5,6,8,9,10,11,13,14,15) 3.属于时序逻辑电路的是( )。 A 、寄存器 B 、ROM C 、加法器 D 、编码器 4.同步时序电路和异步时序电路比较,其差异在于后者( ) A 、没有触发器 B 、没有统一的时钟脉冲控制 C 、没有稳定状态 D 、输出只与内部状态有关,与输入无关 5.将容量为256×4的RAM 扩展成1K ×8的RAM ,需( )片256×4的RAM 。 A 、 16 B 、2 C 、4 D 、8 6.在下图所示电路中,能完成01=+n Q 逻辑功能的电路有( ) 。 A 、 B 、 C 、 D 、 7.函数F=A C+AB+B C ,无冒险的组合为( )。 A 、 B=C=1 B 、 A=0,B=0 C 、 A=1,C=0 D 、 B=C=O 8.存储器RAM 在运行时具有( )。 A 、读功能 B 、写功能 C 、读/写功能 D 、 无读/写功能 9.触发器的状态转换图如下,则它是: ( ) A 、T 触发器 B 、RS 触发器 C 、JK 触发器 D 、D 触发器 10.将三角波变换为矩形波,需选用 ( ) A 、多谐振荡器 B 、施密特触发器 C 、双稳态触发器 D 、单稳态触发器 二、判断题(1×10分) ( )1、在二进制与十六进制的转换中,有下列关系: (1001110111110001)B =(9DF1)H ( )2、8421码和8421BCD 码都是四位二进制代码。 ( )3、二进制数1001和二进制代码1001都表示十进制数9。 ( )4、TTL 与非门输入采用多发射极三极管,其目的是提高电路的开关速度。 ( )5、OC 与非门的输出端可以并联运行,实现“线与”关系,即L=L 1+L 2 ( )6、CMOS 门电路中输入端悬空作逻辑0使用。 ( )7、数字电路中最基本的运算电路是加法器。 ( )8、要改变触发器的状态,必须有CP 脉冲的配合。

安徽大学数电试卷

安徽大学2008—2009学年第二学期 《数字电子技术》考试试卷(A 卷) (闭卷 时间120分钟) 一、填空题(每空2分,共20分) 1、CMOS 逻辑门电路是目前应用最广泛的逻辑门电路。其优点是集成度高,_________________,扇出数大,噪声容限亦大,开关速度较高。 2、TTL 反相器的输入级由BJT 构成,输出级采用推拉式结构,其目的是为了________________和增强带负载的能力。 3、在数字电路中,不论哪一种逻辑门电路,其中的关键器件是MOS 管或BJT ,它们均可以作为___________器件。 4、逻辑门电路的主要技术参数有输入和输出高、低电平的最大值或最小值,传输延迟时间,功耗,________________,扇入数和扇出数。 5、锁存器和触发器都是具有存储功能的逻辑电路,是构成时序电路的基本单元,每个锁存器或触发器都能存储_______位二值信息。 6、触发器是对时钟脉冲____________敏感的电路。 7、当一个逻辑门的两个输入端的信号同时向相反方向变化,而变化的时间有差异的现象称为竞争,由竞争而可能产生输出干扰的现象称为___________。 8、在逻辑体制中有正、负逻辑的规定,正负逻辑可以等效变换,对于正逻辑的“与非”功能,变换成负逻辑相当于“______________”功能。 9、时序逻辑电路分为同步时序和_____________两大类。 10、同步时序电路的设计,首先根据逻辑功能的需求,导出原始状态图或原始状态表,有必要时需进行_______________,继而对状态进行编码,然后根据状态表导出激励方程组和输出方程组,最后画出逻辑图完成设计任务。 院/系 年级 专业 姓名 学号 答 题 勿 超 装 订 线 ------------------------------装------------------------------------ ---------订----------------------------------------线----------------------------------------

安徽大学2010-2011-2数电期末试题_B (2)

安徽大学20 10 —20 11 学年第 二 学期 《脉冲与数字电路》考试试卷( B 卷) (闭卷 时间120分钟) 考场登记表序号 1. 2. 3. 4. 5. 6. 7. ) 特性。 A. 延时和定时 B. 计数与寄存 C. 整形与变换 D. 滞后特性 二、填空题(每题2分,共10分) 1. Y AB A C =+,Y 的最小项表达式为 Y = 。 2. 逻辑函数F A B CD =++的反函数F = 。 院/系 年级 专业 姓名 学号 答 题 勿 超 装 订 线 ------------------------------装---------------------------------------------订----------------------------------------线----------------------------------------

3. 对于逻辑函数F AB AC BC =++,为了化简,利用逻辑代数的基本定理,可表示为F AB AC =+,但这可能引起 现象,因为在11B C ==,时,化简前逻辑函数的值恒为1,但化简后逻辑函数的值为A A +。 4. 一个5位二进制加法计数器,由00000开始,经过201个输入脉冲后,此计数器的状态为 。 5. 要构成32k×16位的RAM ,需要8片8k×8的RAM 芯片,并需有__________根地址线。 1. 2. (F

四、分析题(每题10分,共30分) 1. 写出下图所示电路中灯L 与开关A 、B 、C 的与或逻辑表达式。(设开关合上状态为1,断开状态为0;灯亮状态为1,灯灭状态为0). L 院/系 年级 专业 姓名 学号 答 题 勿 超 装 订 线 ------------------------------装---------------------------------------------订----------------------------------------线----------------------------------------

数电期末试卷

天津理工大学考试试卷 2013~2014学年度第一学期 《高频电子线路》 期末考试 答案 课程代码: 0562010 试卷编号: 5-A 命题日期: 2013 年 11 月 5 日 答题时限: 120 分钟 考试形式:闭卷笔试 得分统计表: 大题号 总分 一 二 三 四 五 一、单项选择题(从4个备选答案中选择最适合的一项,每小题1分,共10分) 得分 1. 下图所示抽头式并联谐振回路中,接入系数为p ,则把电容C1折合到LC 回路两端后的值为 A 。 A 12C p B 11 2C p C 1pC D 11C p 2. 某丙类高频功率放大器原工作于在欠压状态,现欲调整使它工作在临界状态,可采用办法 B 。 A CC V 增加、 bm V 减小、 p R 减小

B C C V 减小、bm V 增加、p R 增加 C CC V 减小、 bm V 减小、p R 减小 D CC V 增加、 bm V 增加、 p R 增加 3. 给一个振荡器附加AFC 系统,是为了 D 。 A 尽量保持输出电平恒定; B 使振荡器的输出与参考信号完全同步(同频同相); C 使振荡器输出的频率与参考信号频率相等,但初相位相对于参考信号初相位有一定的剩余误差; D 使振荡频率比不加时稳定。 4. 为了保证调幅波的包络能够较好地反映调制信号, C 。 A 集电极被调功率放大器和基极被调功率放大器都应工作在欠压状态 B 它们都应工作在过压状态 C 集电极被调功率放大器应工作在过压状态,另一个则应工作在欠压状态 D 基极被调功率放大器应工作在过压状态,另一个则应工作在欠压状态 5. 下面属于非线性元件特性的是 C 。 A 只有直流电阻,且阻值随静态工作点的改变而改变 B 只有动态电阻,且阻值随静态工作点的改变而改变 C 具有频率变换的作用 D 满足叠加原理 6. 某一调谐放大器,假设输入信号的频率为2MHz 、5MHz 、10MHz ,12MHz ,当谐振回路的谐振频率为10MHz 时,频率为 C 的信号在输出信号中最强。 A 2MHz B 5MHz C 10MHz D 12MHz 7. 若调制信号的频率范围为n F F -1时,用来进行标准调幅,则形成已调波的带宽为 A 。 A n F 2 B ()12F F n - C 12F D ()n f F m 12+ 8. 多级单调谐回路谐振放大器与单级单调谐回路放大器比较,叙述正确的是 C 。

数字电子技术期末考试试题含答案

《数字电子技术》考试试卷(第一套) 课程号2904025035 考试时间100分钟 适用专业年级(方向):应用物理、电信科技2010级 考试方式及要求:闭卷笔试 (注:集成电路CD4532、74HC138、74HC151的功能见附表) 一、填空题(共28分) 1、(2 分)(5E.8)H =(94.5 )D=( 10010100.0101 )8421BCD。 2、(2 分)逻辑函数L =亠-:「-:+ A+ B+ C +D = ( 1 )。 3、(2 分)由传输门构成的电路如下图所示,当A=0时,输出L= B 4、(2分)三态门可能输出的三种状态是低电平、高电平和高阻态_。

西南石油大学试卷第2页共13页5、(3分)A/D转换器一般要经过_采样_、保持、量化和_编码—这4 个步骤,A/D转换器的转换速度主要取决于转换类型。对双积分型A/D 1 i 转换器、并行比较型A/D转换器和逐次比较型A/D转换器的相对速度进| 行比较,转换速度最快的是―并行比较型A/D转换器__。I 6、(2分)集成优先编码器CD4532 (功能表见后)正常接电源和地,且| 待编码信号输入端I o =I2 = I6 = I7 = 1,输入使能端EI = 1,其余输入端为0,其输出丫2丫1丫0为111 。I 7、(3分)集成数据选择器74HC151构成的电路如下图所示,则其输I 出I ___ I Y= A B C ABC ABC。(注:不需化简) 丫 1 0 T E 丫 A —S2 74HC151 B —S1 S0 D 0 D1 D2 D 3 D4 D5 D6 D7 0 — JLU 1 ------i J ------- ?--------------------- 8、(3分)某PLA电路如下图所示,其输出逻辑函数表达式X= | ABC AB C ABC 。 ABC X Y 9、(2分)某单极性输出的8位D/A转换器正常工作,当输入数字量为

北京理工大学数电期末试卷(含答案)

课程编号:ELC06011 北京理工大学2010-2011学年第二学期 2009级数字电子技术基础B 期末试题A 卷 注:试题答案必须书写在答题纸上,在试题和草稿纸上答题无效。 班级 学号 姓名 成绩 一、(20分)填空 1.在如下门电路中,哪些输出端能够直接互连 bcde 。若输出端不能互连,为什么? 输出都呈现低阻抗,如果相连,如果一个门工作在高电平, 一个门工作在低电平,会使两个门内部形成过电流而损坏器件67 a ) 普通TTL 门电路;b )普通CMOS 门电路;c )OC 门;d )三态输出门; e )OD 门。 2.一个4位D/A 转换器的分辨率为 1/15 1/(2^n-1) ,若参考电压V REF = 6V ,当输入码为0110时,输出电压为 6/16*(8*0+4*1+2*1+1*0)=2 V 。 3.存储容量为2K ×8位的随机存储器,地址线为 11(2的几次方就是十几根) 根,数据线为 8 根;若用1K ×4位的RAM 来实现上述存储容量,需要 4 片。 4.A/D 转换器一般需要经过采样、保持、 量化 、 编码 4个过程。 5.单稳态触发器输出脉冲的频率取决于 ,输出脉冲的宽度取决于 。 6.施密特触发器有 2 个稳定状态,单稳态触发器有 1 个稳定状态,多谐振荡器 0 个稳定状态。 7.ROM 设计的组合逻辑电路如图T1所示,写出逻辑函数0Y 和1Y 的表达式。 0Y = ∑(m1,m2,m6) ,1Y = ∑(m0,m1,m5) 。

A B 0Y 1 Y C 图T1 二、(10分) 将下列各式化简为最简与或式,方法不限。 1.CD D AC ABC C A F 1+++ = 2.CD B BCD A C B A D C AB F 2+++=,约束条件: 答案略 三、(10分) 已知图T3中(a ) (b )(c )为TTL 门电路,(d )(e )为CMOS 门电路,分别写出各电路的输出状态(0或1或高阻)或输出表达式。 V 1 Y A B C D 2 V 3 Y V 0 (a ) 高电平 VL 代表低电平(b )cmos ,ABCD (c )高阻 4 Y A B 1 5 Y IH V (d ) CMOS 高阻 (e )高电平 图T3 四、(10分)

数字电路期末试题及答案(绝密)

《数字电子技术基础》期终考试试题(110分钟)一、填空题:(每空1分,共15分) 1.逻辑函数Y A B C =+的两种标准形式分别为 ()、()。 2.将2004个“1”异或起来得到的结果是()。 3.半导体存储器的结构主要包含三个部分,分别是()、()、()。 4.8位D/A转换器当输入数字量10000000为5v。若只有最低位为高电平,则输出电压为()v;当输入为10001000,则输出电压为()v。5.就逐次逼近型和双积分型两种A/D转换器而言,()的抗干扰能力强,()的转换速度快。 6.由555定时器构成的三种电路中,()和()是脉冲的整形电路。 7.与PAL相比,GAL器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。 二、根据要求作题:(共15分) 1.将逻辑函数P=AB+AC写成“与或非”表达式,并用“集电极开路与非门” 来实现。 2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、 B、C的P、Q波形。

三、分析图3所示电路:(10分) 1)试写出8选1数据选择器的输出函数式; 2)画出A2、A1、A0从000~111连续变化时,Y的波形图; 3)说明电路的逻辑功能。 四、设计“一位十进制数”的四舍五入电路(采用8421BCD码)。要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。(15分) 五、已知电路及CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。(8分)

安徽大学数字电路期末考试试题二

安徽大学数字电路期末考试试题二 一、填空题(30分每空2分) 1.二极管内含PN结,PN结在导电性能上最大特点是____________________________________________________. 2.TTL电路和CMOS电路相比较明显的特点是,工作速度上___________________________________________________,功耗上_________________________________________。 3.A/D转换是将模拟信号转换为数字信号,转换过程有_____________,_______________,_________________,__________. 4.要表达一个逻辑函数通常有_______________,_____________,________________,__________,_______________等常见的方法。 5.组合逻辑电路中容易产生竞争冒险,消除竞争冒险的方法有_________________,___________________,___________________。 二.画图题(10分) 1.画出如图所示理想二极管电路的输出电压波形(4分)

0 t 0 t 2.6分) u o t u o

三.计算题(10分) 1.将下列各数转换为二进制数 (48)10=()2 , (79)10=()2 (102)10=()2 2.将下列各数转换为十进制数 (11011001)2=()10,(1011011)2=()10 四.化间下列函数(15分) 1.Y=AB+ABD+A C+BC 2.Y(A,B,C,D)=∑m(2,3,6,7,14,15,11,10)+∑d(0,1) 3.Y=(A+B+C)(A+B+C)+C 五.设计分析题(35分) 1.分析下面电路的逻辑功。能要求写出驱动方程(3分)、状态方程(3分)、填写状态转换表(4分、)画状态转换图(2分)、功能总 结(1分)

数字电子技术基础期末试题及答案

数字电子技术基础期末 试题及答案 Company number:【WTUT-WT88Y-W8BBGB-BWYTT-19998】

一、填空题:(每空1分,共16分) 1.逻辑函数有四种表示方法,它们分别是(真值表)、( 逻辑图 )、( 逻辑表达式 )和( 卡诺图 )。 2.将2004个“1”异或起来得到的结果是( 0 )。 3.目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是( TTL )电路和( CMOS )电路。 4.施密特触发器有( 两 )个稳定状态.,多谐振荡器有( 0 )个稳定状态。 5.已知Intel2114是1K* 4位的RAM 集成电路芯片,它有地址线( 10 )条,数据线( 4 )条。 6.已知被转换的信号的上限截止频率为10kHz ,则A/D 转换器的采样频率应高于( 20 )kHz ;完成一次转换所用的时间应小于( 50 )。 7.GAL 器件的全称是( 通用阵列逻辑 ),与PAL 相比,它的输出电路是通过编程设定其( 输出逻辑宏单元 )的工作模式来实现的,而且由于采用了( E 2CMOS )的工艺结构,可以重复编程,使用更为方便灵活。 二、根据要求作题:(共16分) 1. 试画出用反相器和集电极开路与非门实现逻辑函数 C B AB Y +=。 解:1. 2、图1、2中电路由TTL 门电路构成,图3由 CMOS 门电路构 成,试分别写出F1、F2、F3的表 达式。 F C F B A F = =+=321; ;解:.2. 三、已知电路及输入波形如图4(a )(b )所示,其中FF1是D 锁存器,FF2是维持-阻塞D 触发器,根据CP 和D 的输入波形画出Q1和Q2的输出波形。设触发器的初始状态均为0。 (8分) 解: R +

数电期末试卷及复习资料

《数字电路》试卷 姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________ 本试卷共 6 页,满分100 分;考试时间:90 分钟;考试方式:闭卷 题 号 一 二 三 四(1) 四(2) 四(3) 四(4) 总 分 得 分 1. 有一数码10010011,作为自然二进制数时,它相当于十进制数(147 ),作为8421BCD 码时, 它相当于十进制数( 93 )。 2.三态门电路的输出有高电平、低电平和(高电阻 )3种状态。 3.TTL 与非门多余的输入端应接( 高电平或悬空 )。 4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接( 高)电平。 5. 已知某函数??? ??+??? ??++=D C AB D C A B F ,该函数的反函数F =( )。 6. 如果对键盘上108个符号进行二进制编码,则至少要( 7 )位二进制数码。 7. 典型的TTL 与非门电路使用的电路为电源电压为( 5 )V ,其输出高电平为( 3.6 )V ,输出低电平为(0.35 )V , CMOS 电路的电源电压为( 3-18 ) V 。 8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为( 10111111) 。 9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。该ROM 有( 11)根地址线,有( 16)根数据读出线。 10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( 100 )位。 11. 下图所示电路中, Y 1=( );Y 2 =( ;Y 3 =( )。 12. 某计数器的输出波形如图1所示,该计数器是( 5 )进制计数器。 13.驱动共阳极七段数码管的译码器的输出电平为( 低 )有效。 二、单项选择题(本大题共15小题,每小题2分,共30分) (在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。错选、多选或未选均无分。) 1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( A ) 。 A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7) C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7) 2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ??的值 是( C )。 A .111 B. 010 C. 000 D. 101 3.十六路数据选择器的地址输入(选择控制)端有( C )个。 A .16 B.2 C.4 D.8 4. 有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是( A )。 A. 1011--0110--1100--1000--0000 B. 1011--0101--0010--0001--0000 C. 1011--1100--1101--1110--1111 D. 1011--1010--1001--1000--0111 5.已知74LS138译码器的输入三个使能端(E 1=1, E 2A = E 2B =0)时,地址码A 2A 1A 0=011,则输出 Y 7 ~Y 0是( C ) 。 A. 11111101 B. 10111111 C. 11110111 D. 11111111 6. 一只四输入端或非门,使其输出为1的输入变量取值组合有( A )种。 A .15 B .8 C .7 D .1 7. 随机存取存储器具有( A )功能。 A.读/写 B.无读/写 C.只读 D.只写 8.N 个触发器可以构成最大计数长度(进制数)为(D )的计数器。 A.N B.2N C.N 2 D.2N 9.某计数器的状态转换图如下, 其计数的容量为( B ) A . 八 B. 五 C. 四 D. 三 A B Y 1 Y 2 Y 3 000 001 010 011 100 101 110 111

相关文档
最新文档