网络设备中常见术语含义及故障分析

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

电子知识

网络设备(24) ----CRCError:

----含义:指示在数据传输中有坏帧出现。坏帧将被丢弃,并通过高层协议而重传。

----原因:通常因电缆或网络硬件错误、环境噪音造成。如网卡硬件错误,劣质电缆。

----解决方法:更换网络硬件或避开周围的环境干扰源。

----ShortFrame:

----含义:说明设备端口有小于最小的帧长(64byte)的帧被接收并且该帧有错误。

----原因:由于受到噪音干扰、电缆错误及落硬件错误。如果经常发生,须应予以解决。

----解决方法:更换网络硬件或避开周围的环境干扰源。

----Fragment:

----含义:具有坏帧或CRC错误的小于64byte的数据包。

----原因:网络负担过重,起多是因网络冲突造成。

----解决方法:网络负担过重而造成网络冲突,应该采用交换设备或分割网段。

----Alignment:

----含义:被接收的帧有重组错误。帧重组错误是大于64byte的有CRC错误的帧且在长度上不是整数位(帧的位数不能被8整除)。

----原因:多是因电缆或收发器错误或是由于连接的速率不匹配。

----解决方法:有帧重组错误,其将被丢弃而重传,这样将严重影响网络性能,所以应该予以重视。更换收发器或收

发器电缆,调节网线两端设备的速率。

----RuntFrame:

----含义:小于最小帧长度(64byte)并且具有正常FCS的帧。

----原因:多是由于网络冲突造成。当网络冲突消失后其也消失。

----解决方法:如果有该类型的数据帧不断出现,应该采取措施减轻网络负担。

----LongFrame:

----含义:指大于1518byte而小于6000byte的帧。连续多的长帧影响网络性能,并且可能导致网络传输中断。

----原因:工作站传输长帧是由于硬件或软件错误造成。与之相近还有“VeryLongs(也叫giants)”,其表示有大于6000字节的帧出现。造成的原因与之类似。

----解决方法:应该从网络中把该坏节点移走。

----Jabber:

----Jabber是一个有CRC错误的长帧(大于1518byte而小于6000byte)或是数据包重组错误。

----原因:它可能导致网络丢包。多是由于工作站有硬件或软件错误。

----解决方法:应该认真检查工作站或把其从网上去走。如果该适配器在其它计算机上工作正常,则应该检查:连接节点电缆是否过长;是否全双工通信方式与交换机之间不匹配。当Jabber灯亮时,收发器具有自动阻止数据传输以减轻网络流量负担。

----Collision:

----含义:数据包在网络传输中发生冲突。

More: 数码万年历More:s2csfa2

----原因:由于数据包在介质中并发传输而导致,通常是由于网段拥塞所造成。解决方法:HUB应该更换成交换机或把网络设备移到其它网段,使得通信负载平衡。

IBIS模型是一种基于V/I曲线对I/O BUFFER快速准确建模方法,是反映芯片驱动和接收电气特性一种国际标准,它提供一种标准文件格式来记录如驱动源输出阻抗、上升/下降时间及输入负载等参数,非常适合做振荡和串扰等高频效应计算与仿真。

IBIS本身只是一种文件格式,它说明在一标准IBIS文件中如何记录一个芯片驱动器和接收器不同参数,但并不说明这些被记录参数如何使用,这些参数需要由使用IBIS模型仿真工具来读取。欲使用IBIS进行实际仿真,需要先完成四件工作:获取有关芯片驱动器和接收器原始信息源;获取一种将原始数据转换为IBIS格式方法;提供用于仿真可被计算机识别布局布线信息;提供一种能够读取IBIS和布局布线格式并能够进行分析计算软件工具。

IBIS模型优点可以概括为:在I/O非线性方面能够提供准确模型,同时考虑了封装寄生参数与ESD结构;提供比结构化方法更快仿真速度;可用于系统板级或多板信号完整性分析仿真。可用IBIS模型分析信号完整性问题包括:串扰、反射、振荡、上冲、下冲、不匹配阻抗、传输线分析、拓扑结构分析。IBIS尤其能够对高速振荡和串扰进行准确精细仿真,它可用于检测最坏情况上升时间条件下信号行为及一些用物理测试无法解决情况;模型可以免费从半导体厂商处获取,用户无需对模型付额外开销;兼容工业界广泛仿真平台。

IBIS模型核由一个包含电流、电压和时序方面信息列表组成。IBIS模型仿真速度比SPICE快很多,而精度只是稍有下降。

非会聚是SPICE模型和仿真器一个问题,而在IBIS仿真中消除了这个问题。实际上,所有EDA供应商现在都支持IBIS模型,并且它们都很简便易用。大多数器件IBIS模型均可从互联网上免费获得。可以在同一个板上仿真几个不同厂商推出器件。

IBIS模型是一种基于V/I曲线对I/O BUFFER快速准确建模方法,是反映芯片驱动和接收电气特性一种国际标准,它提供一种标准文件格式来记录如驱动源输出阻抗、上升/下降时间及输入负载等参数,非常适合做振荡和串扰等高频效应计算与仿真。

IBIS本身只是一种文件格式,它说明在一标准IBIS文件中如何记录一个芯片驱动器和接收器不同参数,但并不说明这些被记录参数如何使用,这些参数需要由使用IBIS模型仿真工具来读取。欲使用IBIS进行实际仿真,需要先完成四件工作:获取有关芯片驱动器和接收器原始信息源;获取一种将原始数据转换为IBIS格式方法;提供用于仿真可被计算机识别布局布线信息;提供一种能够读取IBIS和布局布线格式并能够进行分析计算软件工具。

IBIS模型优点可以概括为:在I/O非线性方面能够提供准确模型,同时考虑了封装寄生参数与ESD结构;提供比结构化方法更快仿真速度;可用于系统板级或多板信号完整性分析仿真。可用IBIS模型分析信号完整性问题包括:串扰、反射、振荡、上冲、下冲、不匹配阻抗、传输线分析、拓扑结构分析。IBIS尤其能够对高速振荡和串扰进行准确精细仿真,它可用于检测最坏情况上升时间条件下信号行为及一些用物理测试无法解决情况;模型可以免费从半导体厂商处获取,用户无需对模型付额外开销;兼容工业界广泛仿真平台。

IBIS模型核由一个包含电流、电压和时序方面信息列表组

相关文档
最新文档