数字逻辑模拟题
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
《数字逻辑》模拟题
一、单项选择
1、PROM 和PA L 的结构是( )。
A .PROM 的与阵列固定
B . PROM 或阵列不可编程
C .PAL 与阵列全译码
D . PAL 的与阵列可编程,ROM 或阵列不可编程
2、设图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是( )。
3、下列各函数等式中无冒险现象的函数式有( )。
A .
B A A
C C B F ++= B .B A BC C A F ++= C .B A B A BC C A F +++=
D .C A B A BC B A AC C B F +++++=
E .B A B A AC C B
F +++= 4、二进制码10101010所对应的格雷码为( )。
A .10111100
B . 11111001
C .00110101
D .11111111
5、凡在数值上或时间上不连续变化的信号,例如只有高低电平的矩形波脉冲信号,称为( )。
A .直流信号
B .模拟信号
C .数字信号
D .交流信号
6、半导体存储器( )的内容在掉电后会丢失。
A .MROM
B .RAM
C .EPROM
D .
E 2 PROM
7、边沿式D 触发器是一种( )稳态电路。
A .无
B .单
C .双
D .多
8、某移位寄存器的时钟脉冲频率为100KH Z ,欲将存放在该寄存器中的数左移8位,完成该操作需要
( )时间。
A .10μS
B .80μS
C .100μS
D .800ms
二、填空题
1、8-3线优先编码器,输入、输出均为低电平有效。若输入01234567I I I I I I I I 为11010010,且7I 的优先
级别最高、0I 的优先级别最低,则输出012Y Y Y 为________。
2、=D 35.625)(( )H 码)(8421BCD =
3、已知N 的补码是1.01101011,则N 的原码是 ,N 的反码是 ,N 的真值是 。
4、T 触发器具有 和 两种逻辑功能。
5、TTL 或非门多余输入端应 ,三态门的输出除了有高、低电平外,还有一种输出状态叫 态。
6、存储容量为2048×8的RAM 的地址线为 条,数据线为 条。
7、奇偶校验码算法简单、实现容易,但它只能检验出代码中的(奇或偶)数个二进制位出错。设
在偶校验的情况下,若信息位为1010110,则其校验位为
。
8、钟控RS 触发器的状态方程为 。 三、判断题:正确打√,错误的打×。
1、GAL 的型号虽然很少,但却能取代大多数PAL 芯片。( )
2、在同步时序电路的设计中,若最简状态表中的状态数为2N ,而又是用N 级触发器来实现其电路,则不需检查电路的自启动性。( )
3、若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等。( )
4、一般TTL 门电路的输出端可以直接相连,实现线与。( )
5、组合逻辑电路中产生竞争冒险的主要原因是输入信号受到尖峰干扰。( )
6、同步触发器存在空翻现象,而边沿触发器和主从触发器克服了空翻。( ) 四、分析计算题
1.用公式法将逻辑函数()()C B B A F ⊗+⊕=化简为最简的与或非表达式。
2、PROM 实现的组合逻辑函数如下图所示,分析电路功能,写出组合逻辑函数F 1和F 2的最大项之积形式。
3、请用译码器和与非门实现逻辑函数C AB C B B A C B A F ++=),,(。
4、图示D/A 转换器。已知R=10K Ω,V V REF 8-=;当某位数为0,开关接地,为1时,开关接运放反相端。试求(1)V O 的输出范围;(2)当d 3d 2d 1d 0=1011时,V O =?
5、试分析计数器电路,画出电路的状态转换图,并说明电路是多少进制的计数器。
1
1
1000
6、如图所示各门电路均为 74 系列 TTL 电路,分别指出电路的输出状态(高电平、低电平或高阻态)
V O
7、已知某同步时序电路的状态如图所示。要求①试作出该电路的状态转移表。②若用JK触发器实现电路,试写出该电路的驱动方程和输出方程。
0/0
0/0
1
X/Y
11 10
00 01
/
1
0/1
1/0
1/0
1/0
/0
1
2
Q
Q
状态图
8、写出输出Y1~Y4的逻辑表达式。
9、试写成图中输出Y 与输入1A 、2A 、1B 、2B 、1C 、2C 、1D 、2D 之间的逻辑关系式,并计算外接电阻L R 取值的允许范围。已知DD V =5V ,74HC03输出高电平时漏电流的最大值为()A
I OH μ5max =,低电平
输出电流最大值为
()mA
I OL 2.5max =,此时的输出低电平为
()V
V OH 33.0m ax =。负载门每个输入端的高、
低电平输入电流最大值为A μ1±。要求满足
V
V OH 4.4≥,
V
V OL 33.0≤。
五、作图题
主从JK 触发器CP 、D R 、D S 、J 、K 端的电压波形如图所示,试画出主Q 、Q 对应的电压波形。
六、某组合逻辑电路有四个输入端(A 、B 、C 、D )和一个输出端Y ,输出与输入关系如下表所示。请分别用两种器件:①与非门;②八选一的数据选择器来③PROM 设计这个组合逻辑电路。A 、B 、C 、D 输入的原、反变量均提供。
C D Y
0 0 B A ⋅
1
B A ⊕