《数字电路基础》期末考试试卷附答案

《数字电路基础》期末考试试卷附答案

一、选择题(3分×10=30分)

1.数字信号的特点是( )

A .在时间上和幅值上都是连续的

B .在时间上是离散的,在幅值上是连续的

C .在时间上是连续的,在幅值上是离散的

D .在时间上和幅值上都是不连续的

2.将十六进制数(FD)16转换为二进制数的结果是( )

A .(11011111)2

B .(11111101)2

C .(11111011)2

D .(11111100)2

3.-0101的原码、反码和补码分别为( )

A .10101,11010,11011

B .00101,11010,11011

C .10101,11010,11010

D .00101,01010,11011

4.逻辑函数式C AB AB )('+化简后的最简与或表达式为( )

A .BC A +

B .A

C .C AB +')(

D .C AB +

5.逻辑函数)()(''+'+=E D C B A F 的反函数为 ( )

A . ))(('+''+E D C

B A B . ))(('''+E D

C B A

C . ))((''+'+'E

D C B A D . ))(('''+'

E D C B A

6.为实现将JK 触发器转换为D 触发器,应使( )。

A . D K D J '==,

B . D K D J ='=,

C .

D K J == D .D K J '==

7.一个4位移位寄存器原来的状态为0000,如果串行输入始终为1,则经过4个移位脉冲后寄存器的内容为( )。

A . 0001

B . 0111

C . 1110

D . 1111

8.石英晶体振荡器的主要优点是( )

A .电路简单

B .频率稳定度高

C .振荡频率高

D .振荡频率低

9.可以用来自动产生矩形波信号的是( )

A. 施密特触发器

B. T 触发器

C. 单稳态触发器

D. 多谐振荡器

10.与非门...

构成的SR 锁存器,使输出为“0”态的D S '、D R '端输入为:( ) A .0='='D D

R S B .0='D S ,1='D R C .1='D S ,0='D R D .1='='D D R S

二、填空题(2分×15=30分)

1、 JK 触发器的特性方程为 。

2、 常用的逻辑函数表示方法有 、 、 、 、 和 等。

3、 半导体存储器从存、取功能上分为 和 。

4、 (10010111)2 = ( )16 = ( )10。

5、 根据逻辑功能的不同特点,可以把数字电路分成两大类,一类叫做 ,

另一类叫做 。

6、 和 是衡量A/D 转换器和D/A 转换器性能优劣的主

要标志。

三、逻辑函数化简(共2小题,每小题10分,共20分)

1、D D C C A B A Y +''+'+'=(用代数法化简)

2、356710(,,,)(,,,,)Y A B C D m m m m m =∑,给定约束条件为 012480m m m m m ++++=。(用卡诺图化简)(5分)

四、已知边沿触发方式JK 触发器各输入端的电压波形如图2示,试画出Q 、Q '端对应的电压波形。(20分)

图2

数字电路基础参考答案:

一、单选

1. D

2. B

3. A

4. D

5. C

6. A

7. D

8. B

9. D

10. C

二、填空题

1. n n n Q K Q J Q +=+1

2. 逻辑真值表、逻辑函数式、逻辑图、卡诺图、波形图、硬件描述语言

3. 随机存储器、只读存储器

4. 97 151

5. 组合逻辑电路、时序逻辑电路

6. 转换精度、转换速度

三、逻辑函数化简

1. 【解】 Y AB AC C D A B C D =+++=+++

2. 【解】 Y A BD =+

CD AB

00 01 11 10

00 ⨯ ⨯ 1 ⨯

01 ⨯ 1 1 1

11 0 0 0 0

10 ⨯ 0 0 1

四、【解】

数字电路基础试题及答案

数字电路基础试题及答案 一、单选题 1.下列关于数字电路和模拟电路的叙述中,正确的是 A、处理数字信号的电路称为模拟电路 B、处理模拟信号的电路称为数字电路 C、数字电路和模拟电路的分析方法相同 D、数字电路中工作的三极管不是工作在饱和区,就是截止区【正确答案】:D 2.二进制数11010转换为十进制数为 A、32 B、21 C、26 D、33 【正确答案】:C https://www.360docs.net/doc/db19195196.html,4011是 A、四2输入或非门 B、四2输入与非门 C、四2输入与门 D、四2输入或门 【正确答案】:B https://www.360docs.net/doc/db19195196.html,4001是

A、四2输入或非门 B、四2输入与非门 C、四2输入与门 D、四2输入或门 【正确答案】:A 5.逻辑功能为“有0出1,有1出0”的门电路是 A、与门 B、或门 C、非门 D、与或门 【正确答案】:C 6.TTL集成门电路的输入端需通过( )与正电源短接。 A、电阻 B、电容 C、电感 D、负电源 【正确答案】:A https://www.360docs.net/doc/db19195196.html,4001和CC4011都是采用的14引脚( )封装双列直插式。 A、塑 B、金 C、纸 D、硅胶

【正确答案】:A 8.在数字信号中,高电平用逻辑1表示,低电平用逻辑0表示,称为 A、正逻辑 B、1逻辑 C、负逻辑 D、0逻辑 【正确答案】:A 9.十进制数码18用8421BCD码表示为 A、10010 B、100010 C、00011000 D、01110111 【正确答案】:C 10.已知逻辑函数,与其相等的函数为 A、 B、 C、 D、 【正确答案】:D 11.8421BCD码0001 0100表示的十进制数码为 A、12 B、14

(完整版)北航数字电路期末试题及答案

北航数字电路期末试题及答案 1

2 数字电子技术基础(A 卷) 一. 解答下列问题(共40分,每小题5分) 1. 十进制数 X = 117,其ASCII 码表示为: 。 在 8位机器中,[X]补 = ,[-X]补 = 。 2. 已知逻辑函数:()F A C BC A B CD =+++,直接用反演规则写出其反函数和对偶函数。 3. 用卡诺图化简逻辑函数∑∑+=)15,1013,8,2,1()14,12,7,6,0(44d m F 4. 用OC 门驱动发光二极管电路如图,若V F =2V ,I F =20mA ,试完善电路并计算电阻R=? 5. 画出图示电路的输出波形 A B C Y Y A B C & E n

3 6. 主-从JK 触发器,已知CP 、J 、K 信号波形如图示,画出输出波形(初始状态为0)。 7. 分析函数 F AB ABC =+ 所组成的电路存在何种险象。 8. 图示电路中触发器: 建立时间 t su = 20ns , 保持时间 t h = 5ns , 传输迟延时间t pdcp-Q,/Q = 30ns , 门G 迟延t pd G = 10ns , 时钟脉冲F max = ? 二. 逻辑函数 (,,)F A B C ABC BC AC =++(本题共14分,每小题7分) 1. 用3-8译码器及适当门电路实现。

2.用“四选一”数据选择器及适当门电路实现。 三.分析下列电路所实现的逻辑功能(本题共16分,每小题8分) 1.由2-5-10进制异步计数器构成的电路。 2.由74LS163构成计数器电路。 4

四. 某同步时序系统的原始状态表如图示(本题15分) 1. 用隐含表法化简; 2. 自然序编码; 3. 用JK 触发器及适当门设计电路; 4. 检查是否可以自启动。 数字电子技术基础(A 卷) 一、填空题(本大题共22分) 1、(本小题3分)十进制数 126,对应8421BCD 码 ,二进制数 ,十六进制 数 。 2、(本小题2分)二进制负整数 –1011011,补码表示为 ;反码表示为 。 3、(本小题4分)逻辑函数BD AD B A D A F +++=))((的反演式为 ;对偶式为 。 4、(本小题2分)三输入端TTL 与非门如图所示,图中A 点的电位为 F 点的电位为 。 5、(本小题3F= 。 6、(本小题3分)由集成异步计数器74LS290构成图示电路,该电路实现的是 进制计数器。 F

数字电子技术基础试题及答案一

数字电子技术基础试题 及答案一 TTA standardization office【TTA 5AB- TTAK 08- TTA 2C】

数字电子技术基础期末考试试卷 1. 时序逻辑电路一般由 和 两分组成。 2. 十进制数(56)10转换为二进制数为 和十六进制数为 。 3. 串行进位加法器的缺点是 ,想速度高时应采用 加法器。 4. 多谐振荡器是一种波形 电路,它没有稳态,只有两个 。 5. 用6个D 触发器设计一个计数器,则该计数器的最大模值M= 。 1.写出函数F (A,B,C,D) =A B C D E ++++的反函数。 2.证明逻辑函数式相等:()()BC D D B C AD B B D ++++=+ 3.已知逻辑函数F= ∑(3,5,8,9,10,12)+∑d(0,1,2) (1)化简该函数为最简与或式: (2)画出用两级与非门实现的最简与或式电路图: 4.555定时器构成的多谐振动器图1所示,已知R1=1K Ω,R2=Ω,C=μF 。试求脉冲宽度 T ,振荡频率f 和占空 比q 。 图 1 5.某地址译码电路如图2所示,当输入地址变量A7-A0的状态分别为什么状态 时,1Y 、6Y 分别才为低电平(被译中)。 ………………………密……………………封…………………………装…………………订………………………线……………………… 学院 专业(班级) 姓名 学号 ……

6.触发器电路就输入信号的波形如图3所示,试分别写出D触发器的Q和Q1的表达式,并画出其波形。 图 D= Q n+1= Q1= 7. 已知电路如图4所示,试写出: ①驱动方程; ②状态方程; ③输出方程; ④状态表; ⑤电路功能。图4 1.设计一个三变量偶检验逻辑电路。当三变量A、B、C输入组合中的“1”的个数为偶数时F=1,否则F=0。选用8选1数选器或门电路实现该逻辑电路。 要求: (1)列出该电路F(A,B,C)的真值表和表达式; (2)画出逻辑电路图。 A B C F 2.试用74161、3-8译码器和少量门电路,实现图5所示波形VO1、VO2,其中CP为输入波形。要求: (1)列出计数器状态与V01、 V02的真值表;

(完整版)数字电路试题及参考答案

《数字电路》试卷及答案 一、【单项选择题】 ( 本大题共20 小题,每题 2 分,共40 分) 在每题列出的四个选 项中只有一个选项是切合题目要求的,请将正确选项前的字母填在答题卷相应题号处。 1、关于钟控 RS触发器,若要求其输出“ 0”状态不变,则输入的RS信号应为( A)。 [A] RS=X0[B] RS=0X[C] RS=X1[D] RS=1X 2、以下各电路中,( B)能够产生脉冲准时。 [A]多谐振荡器[B]单稳态触发器 [C]施密特触发器[D]石英晶体多谐振荡器 3、以下逻辑电路中为时序逻辑电路的是(C)。 [A]变量译码器[B]加法器[C]数码存放器[D]数据选择器 4、同步时序电路和异步时序电路比较,其差别在于后者(B)。 [A]没有触发器[B]没有一致的时钟脉冲控制 [C]没有稳固状态[D]输出只与内部状态相关 5、当用专用输出构造的PAL设计时序逻辑电路时,一定还要具备有(A)。 [A]触发器[B]晶体管[C] MOS 管[D]电容 6、能将输出端直接相接达成线与的电路有(C)。 [A] TTL 与门[B]或门[C]三态门[D]三极管非门 7、 TTL 与非门的剩余脚悬空等效于(A)。 [A] 1[B] 0[C] Vcc[D] Vee 8、以下哪一条不是除去竟争冒险的举措(B)。 [A]接入滤波电路[B]利用触发器[C]加当选通脉冲[D]改正逻辑设计 9、主从触发器的触发方式是(D)。 [A] CP=1[B] CP上涨沿[C] CP 降落沿[D]分两次办理 10、组合型 PLA 是由( A)组成。 [A]与门阵列和或门阵列[B]一个计数器 [C]一个或阵列[D]一个存放器 11、以下四个数中,最大的数是(B)。 [A] (AF) 16[B] (001010000010)8421BCD [C] (10100000) 2[D] (198) 10 12、触发器有两个稳态,储存8 位二进制信息要(B)个触发器。 [A] 2[B] 8[C] 16[D] 32 13、以下门电路属于双极型的是(A)。 [A] OC 门[B] PMOS[C] NMOS[D] CMOS 14、用异步 I/O 输出构造的 PAL 设计逻辑电路,它们相当于(A)。 [A]组合逻辑电路[B]时序逻辑电路 [C]储存器[D]数模变换器

数字电路期末试题及答案(绝密)

《数字电子技术基础》期终考试试题(110分钟)一、填空题:(每空1分,共15分) 1.逻辑函数Y A B C =+的两种标准形式分别为 ()、()。 2.将2004个“1”异或起来得到的结果是()。 3.半导体存储器的结构主要包含三个部分,分别是()、()、()。 4.8位D/A转换器当输入数字量10000000为5v。若只有最低位为高电平,则输出电压为()v;当输入为10001000,则输出电压为()v。5.就逐次逼近型和双积分型两种A/D转换器而言,()的抗干扰能力强,()的转换速度快。 6.由555定时器构成的三种电路中,()和()是脉冲的整形电路。 7.与PAL相比,GAL器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。 二、根据要求作题:(共15分) 1.将逻辑函数P=AB+AC写成“与或非”表达式,并用“集电极开路与非门” 来实现。 2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、 B、C的P、Q波形。

三、分析图3所示电路:(10分) 1)试写出8选1数据选择器的输出函数式; 2)画出A2、A1、A0从000~111连续变化时,Y的波形图; 3)说明电路的逻辑功能。 四、设计“一位十进制数”的四舍五入电路(采用8421BCD码)。要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。(15分) 五、已知电路及CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。(8分)

数字电子技术基础期末考试试卷及答案7

数字电路期末试题 一、填空题 : (每空1分,共10分) 1. (30.25) 10 = ( ) 2 = ( ) 16 。 2 . 逻辑函数L = + A+ B+ C +D = 1 。 3 . 三态门输出的三种状态分别为:、和。 4 . 主从型JK触发器的特性方程= 。 5 . 用4个触发器可以存储位二进制数。 6 . 存储容量为4K×8位的RAM存储器,其地址线为 12 条、数据线为 8 条。 二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 ) 1.设下图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下, 输出电压波形恒为0的是:(C )图。 2.下列几种TTL电路中,输出端可实现线与功能的电路是( D)。 A、或非门 B、与非门 C、异或门 D、OC门 3.对CMOS与非门电路,其多余输入端正确的处理方法是(D )。

A、通过大电阻接地(>1.5KΩ) B、悬空 C、通过小电阻接地(<1KΩ) B、 D、通过电阻接V CC 4.图2所示电路为由555定时器构成的(A )。 A、施密特触发器 B、多谐振荡器 C、单稳态触发器 D、T触发器 5.请判断以下哪个电路不是时序逻辑电路(C )。 A、计数器 B、寄存器 C、译码器 D、触发器 6.下列几种A/D转换器中,转换速度最快的是(A )。 A、并行A/D转换器 B、计数型A/D转换器 C、逐次渐进型A/D转换器 B、 D、双积分A/D转换器 7.某电路的输入波形 u I 和输出波形 u O 如下图所示,则该电路为( C)。 A、施密特触发器 B、反相器 C、单稳态触发器 D、JK触发器 8.要将方波脉冲的周期扩展10倍,可采用(C )。 A、10级施密特触发器 B、10位二进制计数器 C、十进制计数器 B、D、10位D/A转换器 9、已知逻辑函数与其相等的函数为( D)。 A、 B、 C、 D、 10、一个数据选择器的地址输入端有3个时,最多可以有( C)个数据信号输出。 A、4 B、6 C、8 D、16 三、逻辑函数化简(每题5分,共10分) 1、用代数法化简为最简与或式

数字电路期末试卷(含答案哦)

《数字电路》试卷 一、填空题(每空1分,共20分) 1. 有一数码10010011,作为自然二进制数时,它相当于十进制数( ),作为8421BCD 码时,它相当于十进制数( )。 2.三态门电路的输出有高电平、低电平和( )3种状态。 3.TTL 与非门多余的输入端应接( )。 4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接( )电平。 5. 已知某函数??? ??+??? ??++=D C AB D C A B F ,该函数的反函数F = ( )。 6. 如果对键盘上108个符号进行二进制编码,则至少要( )位二进制数码。 7. 典型的TTL 与非门电路使用的电路为电源电压为( )V ,其输出高电平为( )V ,输出低电平为( )V , CMOS 电路的电源电压为( ) V 。 8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为( ) 。 9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。该ROM 有( )根地址线,有( )根数据读出线。 10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( )位。 11. 下图所示电路中, Y 1=( );Y 2 =( );Y 3 =( )。 12. 某计数器的输出波形如图1所示,该计数器是( )进制计数器。 A B Y 1 Y 2 Y 3

13.驱动共阳极七段数码管的译码器的输出电平为( )有效。 二、单项选择题(本大题共15小题,每小题2分,共30分) (在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。错选、多选或未选均无分。) 1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( ) 。 A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7) C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7) 2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ??的值是( )。 A .111 B. 010 C. 000 D. 101 3.十六路数据选择器的地址输入(选择控制)端有( )个。 A .16 B.2 C.4 D.8 4. 有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是( )。 A. 1011--0110--1100--1000--0000 B. 1011--0101--0010--0001--0000 C. 1011--1100--1101--1110--1111 D. 1011--1010--1001--1000--0111 5.已知74LS138译码器的输入三个使能端(E 1=1, E 2A = E 2B =0)时,地址码A 2A 1A 0=011,则输出 Y 7 ~Y 0是( ) 。 A. 11111101 B. 10111111 C. 11110111 D. 11111111 6. 一只四输入端或非门,使其输出为1的输入变量取值组合有( )种。 A .15 B .8 C .7 D .1 7. 随机存取存储器具有( )功能。 A.读/写 B.无读/写 C.只读 D.只写 8.N 个触发器可以构成最大计数长度(进制数)为( )的计数器。 A.N B.2N C.N 2 D.2N 9.某计数器的状态转换图如下, 其计数的容量为( ) A . 八 B. 五 C. 四 D. 三 10.已知某触发的特性表如下(A 、B 为触发器的输入)其输出信号的逻辑表达式为( )。 A B Q n+1 说明 000 001 010 011 100 101 110 111

(完整版)数字电子技术基础试题及答案(1)

数字电子技术基础期末考试试卷 一、填空题 1. 时序逻辑电路一般由 和 两分组成。 2. 十进制数(56)10转换为二进制数为 和十六进制数为 。 3. 串行进位加法器的缺点是 ,想速度高时应采用 加法器。 4. 多谐振荡器是一种波形 电路,它没有稳态,只有两个 。 5. 用6个D 触发器设计一个计数器,则该计数器的最大模值M= 。 二、化简、证明、分析综合题: 1.写出函数F (A,B,C,D) =A B C D E ++++的反函数。 2.证明逻辑函数式相等:()()BC D D B C AD B B D ++++=+ 3.已知逻辑函数F= ∑(3,5,8,9,10,12)+∑d(0,1,2) (1)化简该函数为最简与或式: (2)画出用两级与非门实现的最简与或式电路图: 4.555定时器构成的多谐振动器图1所示,已知R 1=1K Ω,R 2=8.2K Ω,C=0.1μF 。试求脉冲宽度T ,振荡频率f 和占空比q 。 图1 5.某地址译码电路如图2所示,当输入地址变量A7-A0的状态分别为什么状态 时,1Y 、6Y 分别才为低电平(被译中)。 图2 ………………………密……………………封…………………………装…………………订………………………线……………………… 系别 专业(班级) 姓名 学号 ……线………………………

6.触发器电路就输入信号的波形如图3所示,试分别写出D触发器的Q和Q1的表达式,并画出其波形。 图3 D= Q n+1= Q1= 7. 已知电路如图4所示,试写出: ①驱动方程; ②状态方程; ③输出方程; ④状态表; ⑤电路功能。图4 三、设计题:(每10分,共20分) 1.设计一个三变量偶检验逻辑电路。当三变量A、B、C输入组合中的“1”的个数为偶数时F=1,否则F=0。选用8选1数选器或门电路实现该逻辑电路。 要求: (1)列出该电路F(A,B,C)的真值表和表达式; (2)画出逻辑电路图。 2.试用74161、3-8译码器和少量门电路,实现图5所示波形VO1、VO2,其中CP为输入波形。要求:

《数字电路基础》期末考试试卷附答案

《数字电路基础》期末考试试卷附答案 一、选择题(3分×10=30分) 1.数字信号的特点是( ) A .在时间上和幅值上都是连续的 B .在时间上是离散的,在幅值上是连续的 C .在时间上是连续的,在幅值上是离散的 D .在时间上和幅值上都是不连续的 2.将十六进制数(FD)16转换为二进制数的结果是( ) A .(11011111)2 B .(11111101)2 C .(11111011)2 D .(11111100)2 3.-0101的原码、反码和补码分别为( ) A .10101,11010,11011 B .00101,11010,11011 C .10101,11010,11010 D .00101,01010,11011 4.逻辑函数式C AB AB )('+化简后的最简与或表达式为( ) A .BC A + B .A C .C AB +')( D .C AB + 5.逻辑函数)()(''+'+=E D C B A F 的反函数为 ( ) A . ))(('+''+E D C B A B . ))(('''+E D C B A C . ))((''+'+'E D C B A D . ))(('''+' E D C B A 6.为实现将JK 触发器转换为D 触发器,应使( )。 A . D K D J '==, B . D K D J ='=, C . D K J == D .D K J '== 7.一个4位移位寄存器原来的状态为0000,如果串行输入始终为1,则经过4个移位脉冲后寄存器的内容为( )。 A . 0001 B . 0111 C . 1110 D . 1111 8.石英晶体振荡器的主要优点是( ) A .电路简单 B .频率稳定度高

完整版数字电路基础考试题附参考答案

数字电子技术-考试复习题 一、单项选择题 1. (195)H 表示( D ) 0 (a )二进制数 (b )十进制数 I 八进制数 (d )十六进制数 2. 在TTL 门电路中,能实现“线与”的 门电路是( B ) (a )与非门 (b )集电极开路门 (c )或非门 (d )或非门 3. 用不同数制的数字来表示2007,位数 最少的是 _______ 0 (a )十六进制数 (c ) 为 ____ 0 (a) 10100 01100 (d) 12. (a) 15. (d ) 12 (b) 10010 11000 13. (C ) (275) O (c) (c ) (b )十进制数 (c )八进制数 (d )二进制数 4. 十进制数36转换为十六进制数, 为 _______ 。 (a ) 26 22 (d ) 20 (b) 24 )D , 结果 (c) (a) 275 (d) 2200 (b) 629 (c ) 2750 13. 三态门的第三态是 (a )低电平 (b )咼电平 (c )咼阻 (d )任意电平 14. 具有8个触发器的二进制异步计数器 (a) 131 ( b) 103 最多可能有 种状态。 (c) 87 (d) 13 (a) 8 (b) 128 (c) 256 6. A/D 转换输出的二进制代码位数越多, (d) 512 其转换精度( ) 15.“或非” 逻辑运算结果为“ 0”的条件 (a ) 越高 (b )越低 (c) 是该或项的变量 。 不变 (d )无法确定 (a) 全部输入“0” (b) 全 7.下列逻辑表示式正确的是( ) 部输入“1” (a) A B AB 1 (b) (c) 任一个输入“0” (d) 任 A A B A B 一个输入“ T (d ) (c) AB AB AB AB 5. 8421BCD 码10000111表示的十进制 数是 。 AB A B 8. 下列电路中,属于时序逻辑电路的是 (). (a ) 数据选择器 (b )编码器 (c ) 计数器 (d )译码器 9. 由8位寄存器组成的扭环移位寄存器 可以构成 .进制计数器。 (c ) 16 (d ) 无法确定 10. 555 集成定时器构成的单稳态触发 器, 其暂态时间t W e _ (a) 0.7RC (b) RC 1.1RC (d) 1.4RC (a) 4 (b ) 8 (c ) 11.十进制数24转换为二进制数,结果 16 .当TTL 门电路输入端对地接电阻 R=10k 时,相当于此端 ___________ 。 (a )接逻辑“ 1” (b )接逻辑“ 0” 接0.4V 电压(d )逻辑不定 17. 若干个三态逻辑门的输出端连接在一 起,能实现的逻辑功能是 _______ 。 (a )线与 (b )无法确定(C )数据 驱动(d )分时传送数据 18. 一个3输入表决电路,只有3个输入 都为0,输出才为1,则该电路的逻辑关系 是 (c ) o (a )与 非 (d )与非 19.如要将一个最大幅度为5.1V 的模拟信 号转换为数字信号,要求输入每变化 20mV , 输出信号的最低位(LSB )发生变化,应选用 位 ADC 。 (b)或 (c)或

电子技术应用实验(数字电路基础实验)_电子科技大学中国大学mooc课后章节答案期末考试题库2023年

电子技术应用实验1(数字电路基础实验)_电子科技大学中国大学mooc课后章节答案期末考试题库2023年 1.电源电压为5V的TTL门电路的阈值电压最接近以下哪个值? 参考答案: 1V 2.电源电压为5V的CMOS门电路的阈值电压大约为多少? 参考答案: 2.5V 3.用芯片74LS00(4个2输入与非门)实现反相器,未使用的引脚应该如何 处理? 参考答案: 接另一个输入引脚_直接悬空_接5V电源 4.在测量电源电压Vcc时,实验箱上指示灯亮,用万用表测量电源电压为5V, 但示波器测出为0V,原因可能是示波器探头耦合方式未设置为()。 参考答案: 直流 5.在Verilog语言中assign语句是? 参考答案: 连续赋值语句

6.关于Verilog语言中的always语句不正确的是? 参考答案: 只有wire类型数据可以在这个语句中被赋值 7.Vivado中仿真文件的后缀为? 参考答案: .v 8.74LS163工作于计数状态,CP为2KHzTTL信号。若用四个发光二极管去 看74LS163的四个输出端,四个发光二极管看起来。 参考答案: 常亮 9.示波器探头衰减开关置为时,输入阻抗更大。 参考答案: 10X档 10.示波器探头设置中,在探头比为10х时的输入电容比探头比为1X时大。 参考答案: 错误 11.用双踪示波器同时测试频率不同、周期成整数倍的两个时序波形时,当某信 号显示不同步时可能需要。 参考答案: 调节触发释抑时间_重新选择示波器的触发源_调节示波器的触发电平位置

12.用示波器只观察信号中的交流成分时,输入耦合应选择。 参考答案: 交流耦合 13.若CD4511输入为4位二进制码1011,其驱动的七段显示器显示是 参考答案: 无显示 14.74LS00用作反相器使用时,下列哪种连接方法正确? 参考答案: 一个输入端接信号,另一个输入端接高电平_一个输入端接信号,另一个输入端悬空_两个输入端并接信号 15.用示波器测量某点的直流电压值,示波器需要做以下哪些设置? 参考答案: 通道探头的设置和探头上的开关设置相对应_输入耦合方式为直流_对应通道的0V标志在屏幕上_能够在屏幕上看到该直流信号 16.在测试74X139的逻辑功能实验中,当G'、A1、A0分别接0、1、0时,哪 个端口的输出有效()。 参考答案: Y2

数字电路基础知识考核试题及答案

数字电路基础考核试题 一、选择题 1. 二进制数10101转换为十进制数后为()[单选题] * 2. 逻辑函数式D+D,简化后结果是()[单选题] * 3. 一位十六进制数可以用二进制数来表示,需要二进制的位数是()[单选题] * 4. 当决定某个事件的全部条件都具备时,这件事才会发生。这种关系称为()[单选题]

5. 010*********的8421码为()[单选题] * 6. 4位二进制数可用十六进制数来表示,需要十六进制的位数是()[单选题] * 7. 8421BCD码用4位二进制数表示十进制数的位数是()[单选题] * 8. 在数字电路中,不属于基本逻辑门是()[单选题] *

9. 如图所示门电路,电路实现的逻辑式Y= [单选题] * 10. 如图所示的波形图表示的逻辑关系是() [单选题] * 11. 异或门F=A⊕B两输入端A、B中,A=1,则输出端F为()[单选题] *

12. 下列表所示的真值表完成的逻辑函数式为() [单选题] * 13. 当A=B=0时,能实现F=1的逻辑运算是()[单选题] * 14. 八位二进制数能表示十进制数的最大值是()[单选题] *

15. 将(01101)2转换为十进制数为()[单选题] * 16. 逻辑函数式Y=A+A,化简后的结果是()[单选题] * 17. 逻辑函数式Y=EF+E\+F\的逻辑值为()[单选题] * 18. 以下表达式中符合逻辑运算法则的是()[单选题] * 19. 当逻辑函数有n个变量时,取值组合有()[单选题] *

20. 二进制数码为(11101),则对应的十进制数为()[单选题] * 21. 下列说法中与BCD码的性质不符的是()[单选题] * 22. 数字信号和模拟信号的不同之处是()[单选题] * 23. “与非”运算的结果是逻辑“0”的输入是()[单选题] *

数字电子技术基础期末考试试卷及答案

数字电子技术基础试题(一) 一、填空题 : (每空1分,共10分) 1. 10 = ( ) 2 = ( ) 16 。 2 . 逻辑函数L = + A+ B+ C +D = 1 。 3 . 三态门输出的三种状态分别为:、和。 4 . 主从型JK触发器的特性方程= 。 5 . 用4个触发器可以存储位二进制数。 6 . 存储容量为4K×8位的RAM存储器,其地址线为 12 条、数据线为 8 条。 二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 ) 1.设下图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:(C )图。 2.下列几种TTL电路中,输出端可实现线与功能的电路是( D)。 A、或非门 B、与非门 C、异或门 D、OC门

3.对CMOS与非门电路,其多余输入端正确的处理方法是(D )。 A、通过大电阻接地(>Ω) B、悬空 C、通过小电阻接地(<1KΩ) B、 D、通过电阻接V CC 4.图2所示电路为由555定时器构成的(A )。 A、施密特触发器 B、多谐振荡器 C、单稳态触发器 D、T触发器 5.请判断以下哪个电路不是时序逻辑电路(C )。 A、计数器 B、寄存器 C、译码器 D、触发器 6.下列几种A/D转换器中,转换速度最快的是(A )。 A、并行A/D转换器 B、计数型A/D转换器 C、逐次渐进型A/D转换器 B、 D、双积分A/D转换器 7.某电路的输入波形 u I 和输出波形 u O 如下图所示,则该电路为( C)。 A、施密特触发器 B、反相器 C、单稳态触发器 D、JK触发器 8.要将方波脉冲的周期扩展10倍,可采用(C )。

数字电子技术基础期末考试试卷及答案

数字电子技术基础试题(一) 一、填空题:(每空1分,共10分) 1. (30.25) 10 = ( ) 2 = ( ) 16 . 2 . 逻辑函数L = +A+ B+ C +D =1。 3 。三态门输出的三种状态分别为:、和。 4 。主从型JK触发器的特性方程= . 5 . 用4个触发器可以存储位二进制数. 6 .存储容量为4K×8位的RAM存储器,其地址线为12条、数据线为8条。 二、选择题:(选择一个正确的答案填入括号内,每题3分,共30分) 1。设下图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:(C )图。 2。下列几种TTL电路中,输出端可实现线与功能的电路是( D)。 A、或非门 B、与非门 C、异或门 D、OC门 3。对CMOS与非门电路,其多余输入端正确的处理方法是(D )。 A、通过大电阻接地(>1.5KΩ) B、悬空 C、通过小电阻接地(〈1KΩ)

B、 D、通过电阻接V CC 4.图2所示电路为由555定时器构成的(A ). A、施密特触发器B、多谐振荡器C、单稳态触发器 D、T触发器 5.请判断以下哪个电路不是时序逻辑电路(C )。 A、计数器B、寄存器 C、译码器 D、触发器 6.下列几种A/D转换器中,转换速度最快的是(A )。 A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器 B、 D、双积分A/D转换器 7.某电路的输入波形u I 和输出波形 u O 如下图所示,则该电路为( C)。 A、施密特触发器 B、反相器C、单稳态触发器 D、JK触发器 8.要将方波脉冲的周期扩展10倍,可采用(C )。 A、10级施密特触发器 B、10位二进制计数器 C、十进制计数器 B、D、10位D/A转换器 9、已知逻辑函数与其相等的函数为( D)。 A、B、C、D、 10、一个数据选择器的地址输入端有3个时,最多可以有( C)个数据信号输出。 A、4 B、6 C、8 D、16 三、逻辑函数化简(每题5分,共10分) 1、用代数法化简为最简与或式 Y= A +

数字电子技术基础期末考试试卷及答案

数字电子技术基础试题(一) 一、填空题 : (每空1分,共10分) 1. (30.25) 10 = ( ) 2 = ( ) 16 。 2 . 逻辑函数L = + A+ B+ C +D = 1 。 3 。三态门输出的三种状态分别为:、和 . 4 。主从型JK触发器的特性方程= . 5 。用4个触发器可以存储位二进制数。 6 。存储容量为4K×8位的RAM存储器,其地址线为 12 条、数据线为 8 条。 二、选择题:(选择一个正确的答案填入括号内,每题3分,共30分) 1.设下图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下, 输出电压波形恒为0的是:(C )图。 2.下列几种TTL电路中,输出端可实现线与功能的电路是( D). A、或非门 B、与非门 C、异或门 D、OC门 3.对CMOS与非门电路,其多余输入端正确的处理方法是(D )。

A、通过大电阻接地(〉1.5KΩ) B、悬空 C、通过小电阻接地(〈1KΩ) B、 D、通过电阻接V CC 4。图2所示电路为由555定时器构成的(A )。 A、施密特触发器 B、多谐振荡器 C、单稳态触发器 D、T触发器 5.请判断以下哪个电路不是时序逻辑电路(C )。 A、计数器 B、寄存器 C、译码器 D、触发器 6.下列几种A/D转换器中,转换速度最快的是(A )。 A、并行A/D转换器 B、计数型A/D转换器 C、逐次渐进型A/D转换器 B、 D、双积分A/D转换器 7.某电路的输入波形 u I 和输出波形 u O 如下图所示,则该电路为( C)。 A、施密特触发器 B、反相器 C、单稳态触发器 D、JK触发器 8.要将方波脉冲的周期扩展10倍,可采用(C )。 A、10级施密特触发器 B、10位二进制计数器 C、十进制计数器 B、D、10位D/A转换器 9、已知逻辑函数与其相等的函数为( D). A、 B、 C、 D、 10、一个数据选择器的地址输入端有3个时,最多可以有( C)个数据信号输出. A、4 B、6 C、8 D、16 三、逻辑函数化简(每题5分,共10分) 1、用代数法化简为最简与或式

数字电子技术基础期末考试试卷及答案

数字电子技术基础试题(一) 一、填空题:(每空1分,共10分) 1. (30。25) 10 = ( ) 2 = () 16 。 2 。逻辑函数L = + A+ B+ C +D = 1 。 3 。三态门输出的三种状态分别为: 、和。 4 。主从型JK触发器的特性方程 = 。 5 。用4个触发器可以存储位二进制数。 6 。存储容量为4K×8位的RAM存储器,其地址线为 12 条、数据线为 8 条. 二、选择题:(选择一个正确的答案填入括号内,每题3分,共30分 ) 1.设下图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下, 输出电压波形恒为0的是:(C )图。 2.下列几种TTL电路中,输出端可实现线与功能的电路是( D)。 A、或非门 B、与非门 C、异或门 D、OC门 3。对CMOS与非门电路,其多余输入端正确的处理方法是(D )。 A、通过大电阻接地(〉1。5KΩ) B、悬空 C、通过小电阻接地(<1KΩ) B、 D、通过电阻接V CC 4。图2所示电路为由555定时器构成的(A )。 A、施密特触发器 B、多谐振荡器 C、单稳态触发器 D、T触发器 5.请判断以下哪个电路不是时序逻辑电路(C )。 A、计数器 B、寄存器 C、译码器 D、触发器 6.下列几种A/D转换器中,转换速度最快的是(A )。 A、并行A/D转换器 B、计数型A/D转换器 C、逐次渐进型A/D转换器 B、 D、双积分A/D转换器 7.某电路的输入波形 u I 和输出波形 u O 如下图所示,则该电路为( C)。

A、施密特触发器 B、反相器 C、单稳态触发器 D、JK触发器 8.要将方波脉冲的周期扩展10倍,可采用(C )。 A、10级施密特触发器 B、10位二进制计数器 C、十进制计数器 B、D、10位D/A转换器 9、已知逻辑函数与其相等的函数为( D). A、 B、 C、 D、 10、一个数据选择器的地址输入端有3个时,最多可以有( C)个数据信号输出. A、4 B、6 C、8 D、16 三、逻辑函数化简(每题5分,共10分) 1、用代数法化简为最简与或式 Y= A + 2、用卡诺图法化简为最简或与式 Y= + C +A D,约束条件:A C + A CD+AB=0 四、分析下列电路。(每题6分,共12分) 1、写出如图1所示电路的真值表及最简逻辑表达式。 图 1 2、写出如图2所示电路的最简逻辑表达式。 图 2 五、判断如图3所示电路的逻辑功能.若已知 u B =-20V,设二极管为理想二极管,试根据 u A 输入波形,画出 u 0 的输出波形(8分) t 图3 六、用如图 4所示的8选1数据选择器CT74LS151实现下列函数.(8分) Y(A,B,C,D)=Σm(1,5,6,7,9,11,12,13,14)

数字电子技术基础期末考试试卷及答案

数字电子技术基础试题(一) 一、填空题:(每空1分,共10分) 1. (30.25) 10 = ( ) 2 = () 16 。 2 。逻辑函数L = + A+ B+ C +D = 1 。 3 . 三态门输出的三种状态分别为:、和 . 4 . 主从型JK触发器的特性方程= 。 5 。用4个触发器可以存储位二进制数。 6 。存储容量为4K×8位的RAM存储器,其地址线为 12 条、数据线为 8 条。 二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 ) 1。设下图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:(C )图. 2.下列几种TTL电路中,输出端可实现线与功能的电路是( D)。 A、或非门 B、与非门 C、异或门 D、OC门 3。对CMOS与非门电路,其多余输入端正确的处理方法是(D )。

A、通过大电阻接地(〉1。5KΩ) B、悬空 C、通过小电阻接地(<1KΩ) B、 D、通过电阻接V CC 4.图2所示电路为由555定时器构成的(A )。 A、施密特触发器 B、多谐振荡器 C、单稳态触发器 D、T触发器 5.请判断以下哪个电路不是时序逻辑电路(C ). A、计数器 B、寄存器 C、译码器 D、触发器 6.下列几种A/D转换器中,转换速度最快的是(A ). A、并行A/D转换器 B、计数型A/D转换器 C、逐次渐进型A/D转换器 B、 D、双积分A/D转换器 7.某电路的输入波形 u I 和输出波形 u O 如下图所示,则该电路为( C)。 A、施密特触发器 B、反相器 C、单稳态触发器 D、JK触发器 8.要将方波脉冲的周期扩展10倍,可采用(C )。 A、10级施密特触发器 B、10位二进制计数器 C、十进制计数器 B、D、10位D/A转换器 9、已知逻辑函数与其相等的函数为( D)。 A、 B、 C、 D、 10、一个数据选择器的地址输入端有3个时,最多可以有( C)个数据信号输出。 A、4 B、6 C、8 D、16 三、逻辑函数化简(每题5分,共10分) 1、用代数法化简为最简与或式

(完整word版)数字电子技术基础期末考试试卷及答案

数字电子技术基础试题(一) 一、填空题: (每空1分,共10分) 1.(30.25)10 = (11110.01 )2 = (1E.4)16 . 2 。逻辑函数L = + A+ B+ C +D = 1 。 3 . 三态门输出的三种状态分别为:、和。 4 。主从型JK触发器的特性方程= 。 5 . 用4个触发器可以存储位二进制数。 6 。存储容量为4K×8位的RAM存储器,其地址线为12 条、数据线为8 条。1.(30。25)10 = ( 11110.01 )2 = (1E。4 )16 . 2 . 1. 3 。高电平、低电平和高阻态。 4 . . 5 . 四。 6 。12、8 二、选择题:(选择一个正确的答案填入括号内,每题3分,共30分)

1。设下图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:(C )图。 2。下列几种TTL电路中,输出端可实现线与功能的电路是( D)。 A、或非门 B、与非门 C、异或门 D、OC门 3。对CMOS与非门电路,其多余输入端正确的处理方法是(D ). A、通过大电阻接地(〉1.5KΩ) B、悬空 C、通过小电阻接地(<1KΩ) B、D、通过电阻接V CC 4。图2所示电路为由555定时器构成的(A ). A、施密特触发器 B、多谐振荡器 C、单稳态触发器 D、T触发器 5。请判断以下哪个电路不是时序逻辑电路(C )。 A、计数器 B、寄存器 C、译码器 D、触发器 6.下列几种A/D转换器中,转换速度最快的是(A ).

A、并行A/D转换器 B、计数型A/D转换器 C、逐次渐进型A/D转换器 B、D、双积分A/D转换器 7.某电路的输入波形u I 和输出波形u O 如下图所示,则该电路为(C). A、施密特触发器 B、反相器 C、单稳态触发器 D、JK触发器 8.要将方波脉冲的周期扩展10倍,可采用(C )。 A、10级施密特触发器 B、10位二进制计数器 C、十进制计数器 B、D、10位D/A转换器 9、已知逻辑函数与其相等的函数为( D). A、B、C、D、 10、一个数据选择器的地址输入端有3个时,最多可以有( C)个数据信号输出. A、4 B、6 C、8 D、16 三、逻辑函数化简(每题5分,共10分) 1、用代数法化简为最简与或式 Y= A + 2、用卡诺图法化简为最简或与式

数字电路期末试题及答案

《数字电子技术基础》期终考试试题(110分钟) 一、填空题:(每空1分,共15分) 1.逻辑函数Y A B C =+的两种标准形式分别为()、()。 2.将2004个“1”异或起来得到的结果是()。 3.半导体存储器的结构主要包含三个部分,分别是()、()、()。 4.8位D/A转换器当输入数字量10000000为5v。若只有最低位为高电平,则输出电压为()v;当输入为10001000,则输出电压为()v。 5.就逐次逼近型和双积分型两种A/D转换器而言,()的抗干扰能力强,()的转换速度快。 6.由555定时器构成的三种电路中,()和()是脉冲的整形电路。7.与PAL相比,GAL器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。 二、根据要求作题:(共15分) 1.将逻辑函数P=AB+AC写成“与或非”表达式,并用“集电极开路与非门”来实现。2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、B、C的P、Q波形。 三、分析图3所示电路:(10分) 1)试写出8选1数据选择器的输出函数式; 2)画出A2、A1、A0从000~111连续变化时,Y的波形图; 3)说明电路的逻辑功能。

四、设计“一位十进制数”的四舍五入电路(采用8421BCD码)。要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。(15分) 五、已知电路及CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。(8分) B C 六、用T触发器和异或门构成的某种电路如图5(a)所示,在示波器上观察到波形如图5(b)所示。试问该电路是如何连接的?请在原图上画出正确的连接图,并标明T的取值。 (6分) 七、图6所示是16*4位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路。ROM中的数据见表1所示。试画出在CP信号连续作用下的D3、D2、D1、D0输出的电压波形,并说明它们和CP信号频率之比。(16分) 表1:

相关主题
相关文档
最新文档