触发器知识

合集下载

555单稳态触发器暂稳态和稳态的工作时间

555单稳态触发器暂稳态和稳态的工作时间

555单稳态触发器暂稳态和稳态的工作时间1.引言1.1 概述概述单稳态触发器是一种重要的数字电路元件,在现代电子器件和通信系统中被广泛应用。

它可以在时序控制、频率分频、脉冲变换等方面发挥重要作用。

单稳态触发器具有两个稳态状态,即暂稳态和稳态。

暂稳态是指在输入触发脉冲作用下,触发器输出从一个稳态状态转变到另一个稳态状态的过程,而稳态是指触发器输出保持在某个稳定的状态。

本文将重点探讨555单稳态触发器的暂稳态和稳态的工作时间。

首先,我们将介绍单稳态触发器的基本原理和结构。

然后,我们将详细讨论暂稳态的工作时间要点,包括输入触发脉冲的宽度和对称性对暂稳态时间的影响。

接着,我们将讨论稳态的工作时间要点,其中包括稳定状态的保持时间和复位时间。

通过深入研究555单稳态触发器的暂稳态和稳态的工作时间,我们可以更好地理解该器件的性能和特性,为电子设计和应用提供有效的参考和指导。

同时,我们也可以进一步优化触发器的工作性能,提高电路的稳定性和可靠性。

在接下来的章节中,我们将逐一介绍单稳态触发器的相关内容,并详细分析暂稳态和稳态的工作时间要点。

通过阅读本文,读者将有机会深入了解555单稳态触发器,并在实际应用中灵活运用,从而为电子技术领域的发展贡献自己的力量。

1.2文章结构文章结构部分应该包含以下内容:文章结构部分旨在介绍整篇文章的组织结构,以便读者了解文章内容的脉络。

本文共分为引言、正文和结论三个主要部分。

引言部分将简要概述文章的主题和目的,引领读者对文章的整体背景有所了解。

同时,还将介绍文章结构的安排,让读者对整个文章的脉络和逻辑有所把握。

正文部分是文章的核心部分,将详细介绍如何理解和应用555单稳态触发器的暂稳态和稳态的工作时间。

其中,2.1节将对单稳态触发器进行介绍,包括原理、结构和工作方式等内容;2.2节将重点讨论暂稳态的工作时间要点,包括暂稳态的产生、持续时间的计算方法等;2.3节将重点讨论稳态的工作时间要点,包括稳态的维持时间、重复周期等。

配合学习'液晶屏逻辑驱动电路原理、电路分析及故障检修'的预备知识: 郝铭博客–平板电视维修技术学习

配合学习'液晶屏逻辑驱动电路原理、电路分析及故障检修'的预备知识: 郝铭博客–平板电视维修技术学习

配合学习'液晶屏逻辑驱动电路原理、电路分析及故障检修'的预备知识:郝铭博客–平板电视维修技术学习学习液晶屏逻辑驱动电路原理的必备的预备知识:一、触发器:触发器是逻辑电路的基础,种类很多,用处也不同。

常见的触发器有:RS触发器、同步RS触发器、D触发器、单稳态触发器和施密特触发器等。

为了理解我们此文介绍的液晶屏逻辑电路原理,这里重点以框图的形式简单的介绍“D 触发器”。

D触发器:D触发器又称为延迟触发器,其输出状态的改变依赖于时钟脉冲的触发,即在时钟脉冲边沿的触发下,数据由输入端传递到输出端。

D触发器也是最常用的触发器之一。

图6.1图6.1所示;是一个 D 触发器简单的框图;它有两个输入端(左边和上面)和一个输出端(右边);左边的输入端是数据输入端;上面的输入端是触发脉冲输入端(控制端);右边是输出端。

D触发器的简单工作过程:图6.2及图6.3所示;图6.2图6.3在D触发器的“数据输入端”给一个数据信号STV,此时;当上面的“触发脉冲输入端”没有信号输入时;数据信号STV 就停留在“数据输入端”,图6.2所示。

如果此时,在上面的“触发脉冲输入端”输入一个脉冲信号CKV,则在脉冲信号CKV的前上升沿的触发下;数据信号STV由输入端迅速传递到输出端,图6.3所示。

电路的特点:(1)D触发器在“数据输入端”有数据信号STV输入;“触发脉冲输入端”无触发脉冲的状态下:D触发器没有传递信号的动作(D触发器没有“搬运”动作)“数据输出端”没有信号输出,此时输出端为零电平。

(2)D触发器在“数据输入端”无数据信号STV输入;“触发脉冲输入端”有触发脉冲触发的状态下:D触发器有传递信号的动作(D触发器工作;有“搬运”动作)但是“数据输出端”没有信号输出(因为输入端没有信号可以传递),此时输出端为零电平。

(3)D触发器在“数据输入端”有数据信号输入;“触发脉冲输入端”有触发脉冲触发的状态下:D触发器有传递信号的动作(D触发器工作;有“搬运”动作)“数据输出端”有信号输出(因为输入端有信号可以传递),此时原输入端的数据信号被传递到输出端。

集成触发器教案

集成触发器教案

课题7.4集成触发器教学目标【知识目标】掌握集成触发器的作用及工作原理【能力目标】1. 基本RS触发器2.钟控同步RS触发器【德育目标】培养学生的探究精神教学重点基本RS触发器教学难点钟控同步RS触发器教学时间2课时(第周)教具准备导线、电源、触发器教学组织与实施教师活动学生活动【新课导入】触发器是一种具有记忆功能并且其状态能在触发脉冲作用下迅速翻转的逻辑电路。

基本RS触发器是各种触发器的基础。

【新课讲授】1.基本RS触发器将两个集成与非门的输出端和输入端交叉反馈相接,就组成了基本RS触发器。

Q 端的状态为触发器的状态工作状态:10==Q Q,时触发器处于“0”态(稳定状态);01==Q Q ,时触发器处于“1”态(稳定状态)。

基本RS 触发器的逻辑功能如下:当10D D==S R ,时,则)(10==Q Q ; 当01D D==S R ,时,则)(01==Q Q ; 当11D D==S R ,时,则Q 不变(Q 不变); 当00D D ==S R ,时,则Q 不定(Q 不定);这是不允许的2.钟控同步RS 触发器一个基本RS 触发器;两控制门(G3、G4),CP 端无小圆圈――正脉冲(CP 上升沿)触发有效。

CP =0时,G3、G4输出为1,触发器维持原态; CP =1时,触发器状态由R 、S 决定。

3.计数触发型钟控同步RS 触发器触发器的主要用途之一就是构成计数电路,完成计数功能,电路构成特点:在一个钟控同步RS 触发器基础上,将控制门G3、G4的输入端R 、S 分别与触发器的输出端Q 和Q 相连。

设触发器的初始状态为0,则0,1====Q R Q S ;当第一个计数脉冲到来(即CP = 1)时,Q 由0变1、Q 由1变0;当第一个CP 作用后,S = Q = 0、R = Q =1:当第二个CP 到来时,触发器置0。

结论,每来一个计数脉冲,触发器就翻转一次,触发器翻转的次数反映了计数脉冲的数目,实现了计数功能。

十二章触发器

十二章触发器

[复习提问]1.与非门的逻辑功能。

2.逻辑门电路和特点。

[新课导入]前面的课程中,我们学习了基本门电路,基本门电路的简单组成组合逻辑电路。

组合逻辑电路的工作特点是输出状态直接受输入信号控制。

输入信号消失了,相应的输出信号也就消失了。

因此,没有记忆功能。

而利用集成门电路也可以组成具有记忆功能的触发器,其电路的输出不仅与输入有关,还与电路原来状态有关。

当输入信号消失后,输出仍保持原来状态不变。

能记忆前一时刻的状态。

因此,人们称之具有记忆功能,这是集成触发器的工作特点。

[新授内容]§12.1集成触发器的基本形式一、什么叫触发器及其状态是指一种具有两种稳定状态的电路。

可分别代表寄存二进制1或0。

当外加触发信号时,触发器能从一种稳态翻转到另一种稳态,即它能按逻辑功能在1、0两数码之间变化。

二、基本RS触发器1.电路组成:将G1的输出耦合到G2的输入,而将G2的输出耦合到G1输入的两个与非门。

将两个与非门交叉耦合。

2.逻辑功能:R 、S 的不同状态组合。

Q n+1的状态。

置0端,复位端。

R 端为0,S 端1时,Q =1而Q=0故叫复位端。

记忆功能:G2输出低电平耦合到G1的输入端,即使端信号撤除,G1输出端仍维持在高电平上,从而实现了记忆功能。

置位端,置1端S触发器Q 端的状态为触发器的状态。

Q 和Q 的关系始终是互补的:当D R =D S =0时,Q=Q =1,撤除D R 、D S 信号后,两个与非门的输出端状态不能肯定。

故这种情况是不能使用的。

翻转:是指在外信号作用下触发器的状态转换的过程。

(1)触发脉冲:外加信号:D R 、D S(2) 正、负触发脉冲及其表示:有无小圆圈。

三、同步RS 触发器 1.组成:(1)时钟脉冲CP 的作用。

主控脉冲(2)G3、G4的作用。

2.钟控同步触发器的工作原理 (1)CP=0时——维持原状 (2)CP=1,R 、S 决定Q 、Q3.逻辑符号:注意:(1)R 、S 无小圆圈、说明是正脉冲触发(CP 上升沿)触发有效。

教案模板大学数据库触发器

教案模板大学数据库触发器

课程名称:数据库原理与应用授课教师:[教师姓名]授课班级:[班级名称]授课时间:[具体日期] 第[周次]节课时:2课时一、教学目标1. 知识目标:(1)理解触发器的概念、作用和类型。

(2)掌握触发器的创建、修改和删除方法。

(3)了解触发器在数据库中的应用场景。

2. 能力目标:(1)能够根据实际需求设计触发器。

(2)能够调试和优化触发器,提高数据库性能。

(3)能够解决触发器在应用过程中遇到的问题。

二、教学内容1. 触发器概述(1)触发器的概念(2)触发器的作用(3)触发器的类型2. 触发器的创建(1)触发器的语法结构(2)触发器的参数和条件(3)触发器的实现方式3. 触发器的修改和删除(1)修改触发器的语法结构(2)删除触发器的方法4. 触发器的应用场景(1)数据完整性约束(2)数据审计(3)自动执行业务逻辑三、教学过程1. 导入新课教师简要介绍触发器的概念和作用,激发学生的学习兴趣。

2. 讲授新课(1)触发器概述教师讲解触发器的概念、作用和类型,通过实例说明触发器的实际应用。

(2)触发器的创建教师演示触发器的创建过程,讲解触发器的语法结构、参数和条件,并指导学生进行实践操作。

(3)触发器的修改和删除教师讲解触发器的修改和删除方法,通过实例说明如何优化触发器,提高数据库性能。

(4)触发器的应用场景教师讲解触发器在数据完整性约束、数据审计和自动执行业务逻辑等方面的应用,引导学生思考触发器的实际应用。

3. 课堂练习教师布置练习题,要求学生在课下完成,巩固所学知识。

4. 课堂小结教师总结本节课的重点内容,强调触发器的实际应用和注意事项。

四、教学评价1. 学生对触发器的理解程度2. 学生对触发器创建、修改和删除的掌握程度3. 学生在课堂练习中的表现4. 学生对触发器应用场景的掌握程度五、教学资源1. 教材:《数据库原理与应用》2. 参考资料:相关数据库技术网站、学术论文等3. 教学课件:触发器概述、触发器创建、修改和删除、触发器应用场景等注:本教案模板仅供参考,教师可根据实际情况进行调整。

zabbix触发器正则表达式

zabbix触发器正则表达式

Zabbix触发器是Zabbix监控系统中的一个重要组件,它用于监测指标并在达到某些预设条件时触发报警或其他动作。

正则表达式是一种强大的文本匹配工具,它可以用来匹配和识别符合一定规则的字符串。

在Zabbix中,我们可以利用正则表达式来定制触发器的条件,从而实现更加灵活和精准的监控。

本文将详细介绍如何在Zabbix触发器中使用正则表达式,并提供一些常见的实例和技巧。

一、正则表达式简介正则表达式是一种用来描述字符串匹配模式的工具。

在Zabbix中,我们可以使用正则表达式来定义触发器的条件,比如判断某个监控项的数值是否满足特定的模式。

正则表达式由普通字符和特殊字符组成,其中特殊字符可以用来表示位置、次数、范围等信息,从而实现对字符串更加精确的匹配。

二、在Zabbix触发器中使用正则表达式在Zabbix中,我们可以在触发器的表达式中使用{HOST:key.regexp("正则表达式")}的格式来定义正则表达式条件,其中key表示监控项的键值,正则表达式则是我们要定义的匹配模式。

当监控项的数值符合该模式时,触发器将被触发,从而执行相应的动作。

三、正则表达式示例接下来,我们将通过一些实际的示例来演示在Zabbix触发器中如何使用正则表达式。

示例1:监控全球信息湾的HTTP状态码假设我们想要监控一个全球信息湾的HTTP状态码,当状态码为4xx 或5xx时触发报警。

我们可以使用以下表达式来实现:{HOST:web.网络协议.status.regexp("4\d\d|5\d\d")}在这个例子中,我们使用了\d来匹配数字,|表示或的关系,从而实现了对HTTP状态码为4xx或5xx的匹配。

示例2:监控CPU利用率假设我们想要监控服务器的CPU利用率,当利用率超过80%时触发报警。

我们可以使用以下表达式来实现:{HOST:system.cpu.util[,user].last()}>80在这个例子中,我们没有直接使用正则表达式,而是使用了大于符号(>)来实现对CPU利用率的匹配。

施密特触发器电路原理

施密特触发器电路原理什么叫触发器?施密特触发电路是一种波形整形电路,当任何波形的信号进入电路时,输出在正、负饱和之间跳动,产生方波或脉波输出。

不同于比较器,施密特触发电路有两个临界电压且形成一个滞后区,可以防止在滞后范围内之噪声干扰电路的正常工作。

如遥控接收线路,传感器输入电路都会用到它整形。

施密特触发器:一般比较器只有一个作比较的临界电压,若输入端有噪声来回多次穿越临界电压时,输出端即受到干扰,其正负状态产生不正常转换,如图1所示。

新艺图库图1 (a)反相比较器(b)输入输出波形施密特触发器如图2 所示,其输出电压经由R1、R2分压后送回到运算放大器的非反相输入端形成正反馈。

因为正反馈会产生滞后(Hysteresis)现象,所以只要噪声的大小在两个临界电压(上临界电压及下临界电压)形成的滞后电压范围内,即可避免噪声误触发电路,如表1 所示图2 (a)反相斯密特触发器 (b)输入输出波形表1施密特触发器的滞后特性反相施密特触发器电路如图2 所示,运算放大器的输出电压在正、负饱和之间转换:νO= ±Vsat。

输出电压经由R1 、R2分压后反馈到非反相输入端:ν+= βνO,其中反馈因数=当νO为正饱和状态(+Vsat)时,由正反馈得上临界电压(- Vsat)时,由正反馈得下临界电压当νO为负饱和状态V TH与V TL之间的电压差为滞后电压:2R1图3 (a)输入、输出波形 (b)转换特性曲线输入、输出波形及转换特性曲线如图3(b)所示。

当输入信号上升到大于上临界电压V TH时,输出信号由正状态转变为负状态即:νI >V TH→νo = - Vsat当输入信号下降到小于下临界电压V TL时,输出信号由负状态转变为正状态即:νI <V TL→νo = + Vsat输出信号在正、负两状态之间转变,输出波形为方波。

非反相施密特电路图4 非反相史密特触发器非反相施密特电路的输入信号与反馈信号均接至非反相输入端,如图4所示。

常用的时序逻辑电路

常用的时序逻辑电路时序逻辑电路是数字电路中一类重要的电路,它根据输入信号的顺序和时序关系,产生对应的输出信号。

时序逻辑电路主要应用于计时、控制、存储等领域。

本文将介绍几种常用的时序逻辑电路。

一、触发器触发器是一种常见的时序逻辑电路,它具有两个稳态,即SET和RESET。

触发器接受输入信号,并根据输入信号的变化产生对应的输出。

触发器有很多种类型,常见的有SR触发器、D触发器、JK 触发器等。

触发器在存储、计数、控制等方面有广泛的应用。

二、时序计数器时序计数器是一种能按照一定顺序计数的电路,它根据时钟信号和控制信号进行计数。

时序计数器的输出通常是一个二进制数,用于驱动其他电路的工作。

时序计数器有很多种类型,包括二进制计数器、BCD计数器、进位计数器等。

时序计数器在计时、频率分频、序列生成等方面有广泛的应用。

三、时序比较器时序比较器是一种能够比较两个信号的大小关系的电路。

它接受两个输入信号,并根据输入信号的大小关系产生对应的输出信号。

时序比较器通常用于判断两个信号的相等性、大小关系等。

常见的时序比较器有两位比较器、四位比较器等。

四、时序多路选择器时序多路选择器是一种能够根据控制信号选择不同输入信号的电路。

它接受多个输入信号和一个控制信号,并根据控制信号的不同选择对应的输入信号作为输出。

时序多路选择器常用于多路数据选择、时序控制等方面。

五、时序移位寄存器时序移位寄存器是一种能够将数据按照一定规律进行移位的电路。

它接受输入信号和时钟信号,并根据时钟信号的变化将输入信号进行移位。

时序移位寄存器常用于数据存储、数据传输等方面。

常见的时序移位寄存器有移位寄存器、移位计数器等。

六、状态机状态机是一种能够根据输入信号和当前状态产生下一个状态的电路。

它由状态寄存器和状态转移逻辑电路组成,能够实现复杂的状态转移和控制。

状态机常用于序列识别、控制逻辑等方面。

以上是几种常用的时序逻辑电路,它们在数字电路设计中起着重要的作用。

知识点:集成施密特触发器-教学文稿


图5-19 40106施密特触发器 (a)逻辑符号图 (b)传输特性
高等职业教育数字化学习中心
谢 谢!
高等职业教育数字化学习中心
单电子击技此术处编辑母版标题样式
主 讲:
单击此处编母版标题样式
讲授内容
第5章: 脉冲波形的产生和整形
知识点
集成施密特触发器
近年来集成施密特触发器的产生为使用带来很大方便。下面介绍CMOS电路的 施密特触发器。
如图5-19(a)所示为40106施密特触发器的逻辑符号图。图(b)表示其在 不同电源电压下的传输特性。由于器件内部电路参数的离散性,其正向阈值电压 UT+、负向阈值电压UT-和回差电压△UT均有一个变化的范围值,因此,对某一集成 电路要通过实测来确定UT+和UT-的数值。

navicat 写 触发器

navicat 写触发器摘要:一、触发器概述二、Navicat编写触发器的步骤三、触发器应用场景及实战案例四、触发器优缺点分析五、总结与建议正文:一、触发器概述触发器是一种数据库对象,它可以响应特定事件的发生而在数据库中执行某些操作。

在数据库管理系统(DBMS)中,触发器广泛应用于数据完整性维护、业务逻辑实现等方面。

本文将以Navicat为例,介绍如何编写触发器,以及触发器的应用场景和优缺点。

二、Navicat编写触发器的步骤1.打开Navicat,连接到目标数据库。

2.在左侧导航栏中找到需要编写触发器的表。

3.右键点击表名,选择“新建触发器”。

4.在弹出的触发器创建窗口中,填写触发器的基本信息,如触发器名称、触发事件、触发时机等。

5.编写触发器的SQL语句。

在SQL语句中,可以使用INSERT、UPDATE、DELETE等操作来实现对数据的处理。

6.测试触发器。

在Navicat中,可以利用“测试触发器”功能来检验触发器是否按照预期工作。

7.保存触发器。

完成后,点击“确定”按钮保存触发器。

三、触发器应用场景及实战案例1.数据完整性:触发器可以确保数据的完整性,例如在插入或更新数据时,确保数据满足约束条件(如非空、唯一性等)。

2.业务逻辑实现:触发器可以用于实现复杂的业务逻辑,如根据某个条件自动更新其他表的数据,或者在特定条件下发送通知等。

3.性能优化:通过编写触发器,可以在数据发生变化时自动执行某些操作,减轻应用程序的负担,提高系统性能。

实战案例:假设有一张订单表(orders),当订单状态发生变化时,需要自动更新订单关联的客户信息。

在此场景下,可以编写一个触发器,当订单表中的状态字段更新时,自动更新客户表中的订单状态字段。

四、触发器优缺点分析优点:1.提高数据完整性:触发器可以确保数据满足约束条件,防止无效数据的产生。

2.提高系统性能:通过触发器,可以将业务逻辑分散在数据库中执行,降低应用程序的负担。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

第五章 触发器这一章,介绍一种新的逻辑部件--触发器。

触发器的“新”在于它具有“记忆”功能,它是构成时序逻辑电路的基本单元。

本章首先介绍基本RS 触发器的组成原理、特点和逻辑功能。

然后引出能够防止“空翻”现象的主从触发器和边沿触发器。

同时,较详细地讨论RS 触发器、JK 触发器、D 触发器、T 触发器、T '触发器的逻辑功能及其描述方法。

最后,通过一个实例帮你进一步体会触发器的“记忆”功能。

5.1 基本触发器一. 基本RS 触发器1.用与非门组成的基本RS 触发器(1)电路结构。

由两个与非门的输入输出端交叉耦合。

它与组合电路的根本区别在于,电路中有反馈线。

G G 12(a)(b)R RSSQQQQ图5.1.1 与非门组成的基本RS 触发器 (a )逻辑图 (b )逻辑符号它有二个输入端R 、S ,有两个输出端Q 、Q 。

一般情况下,Q 、Q 是互补的。

定义:当Q =1,Q =0时,称为触发器的1状态; 当Q =0,Q =1时,称为触发器的0状态。

可见,触发器的新状态Q n+1(也称次态)不仅与输入状态有关,也与触发器原来的状态Q n(也称现态或初态)有关。

触发器的特点:① 有两个互补的输出端,有两个稳态。

② 有复位(Q =0)、置位(Q =1)、保持原状态三种功能。

③ R 为复位输入端,S 为置位输入端,该电路为低电平有效。

④ 由于反馈线的存在,无论是复位还是置位,有效信号只须作用很短的一段时间。

即“一触即发”。

(3)波形分析。

例5.1.1 用与非门组成的基本RS 触发器如图5.1.1(a )所示,设初始状态为0,已知输入R 、S 的波形图如图5.1.2,画出输出Q 、Q 的波形图。

解:由表5.1.1可画出输出Q 、Q 的波形如图5.1.2所示。

图中虚线所示为考虑门电路的延迟时间的情况。

2.用或非门组成的基本RS 触发器(自学)综上所述,基本RS 触发器具有复位(Q =0)、置位(Q =1)、保持原状态三种功能,R 为复位输入端,S 为置位输入端,可以是低电平有效,也可以是高电平有效,取决于触发器的结构。

二. 同步RS 触发器在实际应用中,触发器的工作状态不仅要由R 、S 端的信号来决定,而且还希望触发器按一定的节拍翻转。

为此,给触发器加一个时钟控制端CP ,只有在CP 端上出现时钟脉冲时,触发器的状态才能变化。

具有时钟脉冲控制的触发器状态的改变与时钟脉冲同步,所以称为同步触发器。

1.同步RS 触发器的电路结构 2.逻辑功能当CP =0时,控制门G 3、G 4关闭,都输出1。

这时,不管R 端和S 端的信号如何变化,触发器的状态保持不变。

当CP =1时,G 3、G 4打开,R 、S 端的输入信号才能通过这两个门,使基本RS 触发器的状态翻转,其输出状态由R 、S 端的输入信号决定。

见表5.1.3。

R S QQCPQ Q1S 1R C1G4CP(a)(b)Q图5.1.5 同步RS触发器(a)逻辑图(b)逻辑符号表5.1.3 同步RS触发器的功能表由此可以看出,同步RS触发器的状态转换分别由R、S和CP控制,其中,R、S 控制状态转换的方向,即转换为何种次态;CP控制状态转换的时刻,即何时发生转换。

3.触发器功能的几种表示方法(1)特性方程。

触发器次态Q n+1与输入状态R、S及现态Q n之间关系的逻辑表达式称为触发器的特性方程。

根据表5.1.3可画出同步RS触发器Q n+1的卡诺图,如图5.1.6所示。

由此可得同步RS触发器的特性方程为:nn QRSQ+=+1RS=0 (约束条件)(2)状态转换图状态转换图表示触发器从一个状态变化到另一个状态或保持原状不变时,对输入信号的要求。

4图5.1.6 同步RS 触发器Q n+1的卡诺图 图5.1.7 同步RS 触发器的状态转换图(3)驱动表驱动表是用表格的方式表示触发器从一个状态变化到另一个状态或保持原状态不变时,对输入信号的要求。

表5.1.4所示是根据表5.1.3画出的同步RS 触发器的驱动表。

驱动表对时序逻辑电路的设计是很有用的。

(4)波形图触发器的功能也可以用输入输出波形图直观地表示出来,图5.1.8所示为同步RS 触发器的波形图。

CP R QQ S图5.1.8 同步RS 触发器的波形图4.同步触发器存在的问题——空翻在一个时钟周期的整个高电平期间或整个低电平期间都能接收输入信号并改变状态的触发方式称为电平触发。

由此引起的在一个时钟脉冲周期中,触发器发生多次翻转的现象叫做空翻。

空翻是一种有害的现象,它使得时序电路不能按时钟节拍工作,造成系统的误动作。

造成空翻现象的原因是同步触发器结构的不完善,下面将讨论的几种无空翻的触发器,都是从结构上采取措施,从而克服了空翻现象。

5.2 主从触发器主从触发器由两级触发器构成,其中一级直接接收输入信号,称为主触发器,另一级接收主触发器的输出信号,称为从触发器。

两级触发器的时钟信号互补,从而有效地CP S R Q有效翻转空翻图5.1.9 同步RS触发器的空翻波形10110×0×R010001111001R=S=01R=S=10R=S=×0R=S=0×n+1Q QnS克服了空翻。

一.主从RS 触发器 1.电路结构Q Q 1S1R C1CP(b)CP ┌┌(a)QQRS图5.2.1 主从RS 触发器 (a )逻辑图 (b )逻辑符号2.工作原理主从触发器的触发翻转分为两个节拍:(1)当CP =1时,CP ’=0,从触发器被封锁,保持原状态不变。

这时,G 7、G 8打开,主触发器工作,接收R 和S 端的输入信号。

(2)当CP 由1跃变到0时,即CP =0、CP ’=1。

主触发器被封锁,输入信号R 、S 不再影响主触发器的状态。

而这时,由于CP ’=1,G 3、G 4打开,从触发器接收主触发器输出端的状态。

由上分析可知,主从触发器的翻转是在CP 由1变0时刻(CP 下降沿)发生的,CP 一旦变为0后,主触发器被封锁,其状态不再受R 、S 影响,故主从触发器对输入信号的敏感时间大大缩短,只在CP 由1变0的时刻触发翻转,因此不会有空翻现象。

二.主从JK 触发器 1.电路结构RS 触发器的特性方程中有一约束条件SR =0,即在工作时,不允许输入信号R 、S 同时为1。

这一约束条件使得RS 触发器在使用时,有时感觉不方便。

如何解决这一问题呢?我们注意到,触发器的两个输出端Q 、Q 在正常工作时是互补的,即一个为1,另一个一定为0。

因此,如果把这两个信号通过两根反馈线分别引到输入端的G 7、G 8门,就一定有一个门被封锁,这时,就不怕输入信号同时为1了。

这就是主从JK 触发器的构成思路。

CPQ 1J1K Q (b)C1CP ┌┌(a)触从器发主触发器QK图5.2.2 主从JK 触发器 (a )逻辑图 (b )逻辑符号在主从RS 触发器的基础上增加两根反馈线,一根从Q 端引到G 7门的输入端,一根从Q 端引到G 8门的输入端,并把原来的S 端改为J 端,把原来的R 端改为K 端。

2.逻辑功能JK 触发器的逻辑功能与RS 触发器的逻辑功能基本相同,不同之处是JK 触发器没有约束条件,在J =K =1时,每输入一个时钟脉冲后,触发器向相反的状态翻转一次。

表5.2.1为JK 触发器的功能表。

根据表5.2.1可画出JK 触发器Q n+1的卡诺图,如图5.2.3所示。

由此可得JK 触发器的特性方程为:n n n Q K Q J Q +=+1表5.2.1 同步JK 触发器的功能表JK 触发器的状态转换图如图5.2.4所示。

图5.2.3 JK 触发器Q n+1的卡诺图 图5.2.4 JK 触发器的状态转换图根据表5.2.1可得JK 触发器的驱动表如表5.2.2所示。

例5.2.1 设主从JK 触发器的初始状态为0,已知输入J 、K 的波形图如图5.2.5,画出输出Q 的波形图。

解:如图5.2.5所示。

图5.2.5 例5.2.2波形图在画主从触发器的波形图时,应注意以下两点:(1)触发器的触发翻转发生在时钟脉冲的触发沿(这里是下降沿)。

(2)在CP=1期间,如果输入信号的状态没有改变,判断触发器次态的依据是时钟脉冲下降沿前一瞬间输入端的状态。

3.主从T 触发器和T ’触发器如果将JK 触发器的J 和K 相连作为T 输入端就构成了T 触发器,T 触发器特性方程:n n n Q T Q T Q +=+1图5.2.6 用JK 触发器构成的T 触发器 (a )逻辑图 (b )逻辑符号 表5.2.3 T 触发器的功能表J J=Q Q K=0100K 11n 001111101000n+1100×K=1×J=J=×J=K=0×CPJ K Q12Q CP T Q ┌┌Q C11T(a)(b)T 触发器的状态转换图如图5.2.7所示。

驱动表如表5.2.4所示。

图5.2.7 T 触发器的状态转换图当T 触发器的输入控制端为T =1时,则触发器每输入一个时钟脉冲CP ,状态便翻转一次,这种状态的触发器称为T ’触发器。

T ’触发器的特性方程为:Q n+1=n Q4.主从JK 触发器存在的问题——一次变化现象例5.2.2 主从JK 触发器如图5.2.2(a )所示,设初始状态为0,已知输入J 、K 的波形图如图5.2.8,画出输出Q 的波形图。

解: 如图5.2.8所示。

由此看出,主从JK 触发器在CP =1期间,主触发器只变化(翻转)一次,这种现象称为一次变化现象。

一次变化现象也是一种有害的现象,如果在CP =1期间,输入端出现干扰信号,就可能造成触发器的误动作。

为了避免发生一次变化现象,在使用主从JK 触发器时,要保证在CP =1期间,J 、K 保持状态不变。

要解决一次变化问题,仍应从电路结构上入手,让触发器只接收CP 触发沿到来前一瞬间的输入信号。

这种触发器称为边沿触发器。

5.3 边沿触发器边沿触发器不仅将触发器的触发翻转控制在CP 触发沿到来的一瞬间,而且将接收0T=010T=1T=T=1CP JK Q=0图5.2.8 主从JK触发器的一次变化波形输入信号的时间也控制在CP 触发沿到来的前一瞬间。

因此,边沿触发器既没有空翻现象,也没有一次变化问题,从而大大提高了触发器工作的可靠性和抗干扰能力。

一.维持—阻塞边沿D 触发器 1.D 触发器的逻辑功能D 触发器只有一个触发输入端D ,因此,逻辑关系非常简单,如表5.3.1所示。

D 触发器的特性方程为:Q n+1=DD 触发器的状态转换图如图5.3.2所示。

驱动表如表5.3.2所示。

表5.3.1 D 触发器的功能表图5.3.2 D 触发器的状态转换图2.维持—阻塞边沿D 触发器的结构及工作原理在图5.1.5(a )所示的同步RS 触发器的基础上,再加两个门G 5、G 6,将输入信号D 变成互补的两个信号分别送给R 、S 端,即R =D ,S =D ,如图5.3.3 (a)所示,就构成了同步D 触发器。

相关文档
最新文档