多功能数字钟的电路设计与仿真设计

多功能数字钟的电路设计与仿真设计
多功能数字钟的电路设计与仿真设计

长沙学院

电子技术

课程设计说明书

题目多功能数字钟的电路设计系(部) 电子信息与电气工程系专业(班级) 电子信息工程(2)班姓名粟青松

学号2013044232

指导教师张海涛.陈希.龙英.刘亮. 起止日期2015.6.15-2015.6.19

电子技术课程设计任务书(28)

系(部):电子信息与电气工程系专业:电子信息工程指导教师:张海涛

长沙学院课程设计鉴定表

目录

1 设计方案 (1)

1.1设计方案原理构思 (1)

1.1.1 设计主要原理 (1)

1.1.2 设计电路原理框图 (1)

1.2各模块电路分析 (2)

1.2.1 1Hz标准脉冲发生器 (2)

1.2.2 译码显示电路 (3)

1.2.3 计数器电路 (5)

1.2.4 校时电路 (6)

1.2.5 闹钟电路 (7)

1.2.6 整点报时电路 (9)

1.3多功能数字钟总体设计电路图 (10)

2 仿真调试 (12)

2.1总体仿真图 (12)

2.2各个功能仿真调试 (12)

2.2.1 校时电路仿真调试 (12)

2.2.2 闹钟电路仿真调试 (13)

2.2.3 整点报时电路仿真调试 (14)

3 结果分析与总结 (16)

3.1分析总结 (16)

3.2遇到问题及解决方法 (17)

参考文献 (17)

1 设计方案

1.1 设计方案原理构思

1.1.1 设计主要原理

该设计主要由以下几部分组成:震荡器、分频器、秒计数器、分计数器、时计数器、BCD-七段显示译码/驱动器、LED七段显示数码管、时间校准电路、整点报时电路还有闹钟电路。

数字钟数字显示部分,采用译码与二极管串联电路,将译码器、七段数码管连接起来,组成十进制数码显示电路,即时钟显示。要完成显示需要6个数码管,七段的数码管需要译码器才能正常显示,然后要实现时、分、秒的计时需要60进制计数器和24进制计数器,在在仿真软件中发生信号可以用函数发生器仿真,频率可以随意调整。60进制可能由10进制和6进制的计数器串联而成,频率振荡器可以由晶体振荡器分频来提供,也可以由555定时来产生脉冲并分频为1Hz。计数器的输出分别经译码器送倒显示器显示。计时出现误差时,可以用校时电路校时、校分。

整点报时电路利用逻辑门,使当各译码器输出满足整点时,蜂鸣器导通。

闹钟电路通过比较器比较当前时间与设计的闹钟时间,相等时同样蜂鸣器导通。

1.1.2 设计电路原理框图

电路原理框图如图1-1所示:

相关主题
相关文档
最新文档