计算机组成原理期末考试习题及答案
计算机组成原理期末考试试卷及答案(2)

计算机组成原理期末考试试卷及答案(2)计算机组成原理期末考试试卷(2)一.选择题(下列每题有且仅有一个正确答案,每小题2分,共20分)1.通用寄存器属于____部分。
A.运算器B.控制器C.存储器D.I/O接口2.关于数据表示和编码,下列说法正确的是____。
A. 奇偶校验码是一种功能很强的检错纠错码B. 在计算机中用无符号数来表示内存地址C. 原码、补码和移码的符号编码规则相同D. 用拼音从键盘上敲入汉字时,使用的拼音码是汉字的字模码3.若x补=0.1101010,则x原=____。
A.1.0010101 B.1.0010110 C.0.0010110 D.0.1101010 4.在cache的下列映射方式中,无需考虑替换策略的是____。
A. 全相联映射B. 组相联映射C. 段相联映射D. 直接映射5.以下四种类型的二地址指令中,执行时间最短的是____。
A. RR型B. RS型C. SS型D. SR型6.下列关于立即寻址方式操作数所在位置的说法正确的是____。
A. 操作数在指令中B. 操作数在寄存器中C. 操作数地址在寄存器D. 操作数地址(主存)在指令中7.微程序控制器中,机器指令与微指令的关系是____。
A.每一条机器指令由一条微指令来执行B.一段机器指令组成的程序可由一条微指令来执行C.每一条机器指令由一段用微指令编成的微程序来解释执行D.一条微指令由若干条机器指令组成8.下面有关总线的叙述,正确的是____。
A. 单总线结构中,访存和访问外设主要是通过地址来区分的B. 对电路故障最敏感的仲裁方式是独立请求方式C. 系统总线连接CPU和内存,而PCI总线则连接各种低速I/O设备D. 同步定时适用于各功能模块存取时间相差很大的情况9.若磁盘的转速提高一倍,则____。
A.平均存取时间减半 B.平均找道时间减半C.平均等待时间减半 D.存储密度可以提高一倍10.为了便于实现多级中断,保存现场信息最有效的方法是采用____。
计算机组成原理期末考试题及答案

计算机组成原理期末考试题及答案计算机组成原理期末考试题及答案1、8位定点原码整数10100011B的真值为(B)。
A、+0100011BB、-0100011BC、+1011101BD、-1011101B2、若某数x的真值为-0.1010,在计算机中该数表⽰为1.0110,则该数所⽤的编码为(B)。
A、原码B、补码C、反码D、移码3、若x补=0.1101010,则x原=(D)。
A、1.0010101B、1.0010110C、0.0010110D、0.11010104、若采⽤双符号位,则发⽣正溢的特征是:双符号位为(B)。
A、00B、01C、10D、115、原码乘法是(A)。
A、先取操作数绝对值相乘,符号位单独处理;B、⽤原码表⽰操作数,然后直接相乘;C、被乘数⽤原码表⽰,乘数取绝对值,然后相乘;D、乘数⽤原码表⽰,被乘数取绝对值,然后相乘6、在微程序控制器中,机器指令与微指令的关系是(B)。
A、每条机器指令由⼀条微指令来执⾏;B、每条机器指令由⼀段⽤微指令编程的微程序来解释执⾏;C、⼀段机器指令组成的程序可由⼀条微指令来执⾏;D、⼀条微指令由若⼲条机器指令组成;7、若存储周期250ns,每次读出16位,则该存储器的数据传送率为(C)。
A、4×106字节/秒B、4M字节/秒C、8×106字节/秒D、8M字节/秒8、挂接在总线上的多个部件(B)。
A、只能分时向总线发送数据,并只能分时从总线接收数据;B、只能分时向总线发送数据,但可同时从总线接收数据;C、可同时向总线发送数据,并同时从总线接收数据;D、可同时向总线发送数据,但只能分时从总线接收数据;9、主存储器和CPU之间增加⾼速缓冲存储器的⽬的是(A)。
A、解决CPU和主存之间的速度匹配问题B、扩⼤主存储器的容量C、扩⼤CPU中通⽤寄存器的数量D、既扩⼤主存容量⼜扩⼤CPU通⽤寄存器数量10.单地址指令中为了完成两个数的算术运算,除地址码指明的⼀个操作数外,另⼀个数常采⽤(C)。
计算机的组成原理期末考试试卷及答案详解

计算机组成原理期末考试试卷(1)一.选择题(下列每题有且仅有一个正确答案,每小题2分,共20分)1.假设下列字符码中最后一位为校验码,如果数据没有错误,则采用偶校验的字符码的是____。
A. 11001011B. 11010110C. 11000001 D。
110010012.在定点二进制运算器中,减法运算一般通过______ 来实现。
A.补码运算的二进制加法器B. 补码运算的二进制减法器C. 补码运算的十进制加法器D. 原码运算的二进制减法器3.下列关于虚拟存储器的说法,正确的是_B___。
A.提高了主存储器的存取速度B.扩大了主存储器的存储空间,并能进行自动管理和调度C. 提高了外存储器的存取速度D. 程序执行时,利用硬件完成地址映射4.下列说法正确的是__B__。
A. 存储周期就是存储器读出或写入的时间B. 双端口存储器采用了两套相互独立的读写电路,实现并行存取C. 双端口存储器在左右端口地址码不同时会发生读/写冲突D. 在cache中,任意主存块均可映射到cache中任意一行,该方法称为直接映射方式5.单地址指令中,为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个操作数一般采用__C__寻址方式。
A. 堆栈B. 立即C.隐含D. 间接6.指令系统中采用不同寻址方式的目的主要是___D___ 。
A.实现存储程序和程序控制 B.提供扩展操作码的可能并降低指令译码难度C.可以直接访问外存 D。
缩短指令长度,扩大寻址空间,提高编程灵活性7.下列说法中,不符合RISC指令系统特点的是__B__。
A.指令长度固定,指令种类少B.寻址方式种类尽量少,指令功能尽可能强C. 增加寄存器的数目,以尽量减少访存的次数D. 选取使用频率最高的一些简单指令,以及很有用但不复杂的指令8. 指令周期是指___C___。
A .CPU 从主存取出一条指令的时间B .CPU 执行一条指令的时间C .CPU 从主存取出一条指令加上执行这条指令的时间D .时钟周期时间 9. 假设微操作控制信号用n C 表示,指令操作码译码输出用m I 表示,节拍电位信号用k M 表示,节拍脉冲信号用i T 表示,状态反馈信息用i B 表示,则硬布线控制器的控制信号n C 可描述为__D__。
【强烈推荐】计算机组成原理期末考试试卷及答案

一.计算机组成原理期末考试试卷及答案二.选择题(下列每题有且仅有一个正确答案,每小题2分,共20分)1.假设下列字符码中最后一位为校验码,如果数据没有错误,则采用偶校验的字符码的是____。
A. B. C. D。
2.在定点二进制运算器中,减法运算一般通过______ 来实现。
3. A.补码运算的二进制加法器 B. 补码运算的二进制减法器4.C. 补码运算的十进制加法器 D. 原码运算的二进制减法器5.下列关于虚拟存储器的说法,正确的是_B___。
A.提高了主存储器的存取速度B.扩大了主存储器的存储空间,并能进行自动管理和调度C. 提高了外存储器的存取速度D. 程序执行时,利用硬件完成地址映射6.下列说法正确的是__B__。
A. 存储周期就是存储器读出或写入的时间B. 双端口存储器采用了两套相互独立的读写电路,实现并行存取C. 双端口存储器在左右端口地址码不同时会发生读/写冲突D. 在cache中,任意主存块均可映射到cache中任意一行,该方法称为直接映射方式7.单地址指令中,为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个操作数一般采用__C__寻址方式。
A. 堆栈B. 立即C.隐含D. 间接8.指令系统中采用不同寻址方式的目的主要是___D___ 。
9.A.实现存储程序和程序控制 B.提供扩展操作码的可能并降低指令译码难度10.C.可以直接访问外存 D。
缩短指令长度,扩大寻址空间,提高编程灵活性11.下列说法中,不符合RISC指令系统特点的是__B__。
A.指令长度固定,指令种类少B.寻址方式种类尽量少,指令功能尽可能强C. 增加寄存器的数目,以尽量减少访存的次数D. 选取使用频率最高的一些简单指令,以及很有用但不复杂的指令 12. 指令周期是指___C___。
13. A .CPU 从主存取出一条指令的时间 B .CPU 执行一条指令的时间 14. C .CPU 从主存取出一条指令加上执行这条指令的时间 D .时钟周期时间 15.假设微操作控制信号用n C 表示,指令操作码译码输出用m I 表示,节拍电位信号用k M 表示,节拍脉冲信号用i T 表示,状态反馈信息用i B 表示,则硬布线控制器的控制信号n C 可描述为__D__。
计算机组成原理复习题答案

中国石油大学(北京)学生期末考试复习题答案一、概念或解释题1、计算机系统的层次结构包含哪几部分微程序级,一般机器级,操作系统级,汇编语言级,高级语言级,共分为5级。
2、指令周期CPU从内存取出一条指令并执行完这条指令所需的时间总和,它包括若干各机器周期(CPU周期)不等。
3、存储器的刷新有几种方式集中式,分散式,异步式。
4、cache高速缓冲存储器。
5、计算机的硬件有哪些部件组成计算机的硬件主要由运算器、控制器、主存储器、输入设备、输出设备等五大部分以及总线和输入输出接口组成。
6、指令格式包含哪两部分包含操作码和地址码两部分,操作码表示操作的性质,地址码表示操作数的地址。
7、堆栈堆栈是一种数据结构,用来暂存各种信息,堆栈中的信息具有“后进先出”的特点。
8、DMA有哪三种工作方式CPU暂停访问内存,周期挪用,CPU与DMA 控制器交替访问内存。
9、冯·诺依曼计算机的主要思想是什么冯·诺依曼结构是将计算机硬件分为运算器、控制器、主存储器、输入设备和输出设备五大部分。
具有的以下的主要特点:(1)“存储程序控制”是其主要特点;(2)程序和数据都是用二进制来表示,机内进行的是二进制数的运算和存储;(3)程序由指令序列构成;(4)机器以运算器为中心,输入的信息在控制器控制下才能写入主存储器,输出的信息也只有在控制器控制下才能从主存储器中取出送至相应的输出设备。
10、主存储器性能的主要参数有哪些主存储器性能的主要参数包括存储容量、存储速度(包括带宽、存取时间、存储周期等)。
11、指令寄存器IR功能指令寄存器用来存放从存储器中取出的正要执行的指令。
12、指令译码器的功能将指令寄存器中的操作码部分进行译码,从而识别该指令。
13、微程序微程序对应一条机器指令,是由一系列微指令构成的,它是制造机器时事先由程序员根据需要编制的。
14、DMA直接存储器访问,在外设和存储器间直接进行数据传送。
15、计算机系统的主要技术指标有哪些计算机系统的主要技术指标包含机器字长、运算速度(主频、总线宽度、吞吐量等)、存储器容量。
计算机组成原理期末考试试题及答案

计算机组成原理期末考试试题及答案一、选择题1、完整的计算机系统应包含______。
DA. 运算器、存储器和操纵器B. 外部设备和主机C. 主机和有用程序D. 配套的硬件设备和软件系统2、计算机系统中的存储器系统是指______。
DA.RAM存储器B.ROM存储器C. 主存储器D. 主存储器和外存储器3、冯·诺依曼机工作方法的根本特点是______。
BA. 多指令流单数据流B. 按地址访问并顺序执行指令C. 堆栈操作D. 存储器按内部选择地址4、以下说法中不正确的选项是______。
DA. 任何可以由软件完成的操作也可以由硬件来完成B. 固件就功能而言类似于软件,而从形态来说又类似于硬件C. 在计算机系统的层次结构中,微程序级属于硬件级,其他四级都是软件级D. 面向高级语言的机器是完全可以完成的5、在以下数中最小的数为______。
CA. (101001)2B. (52)8C. (101001)BCDD. (233)166、在以下数中最大的数为______。
BA. (10010101)2B. (227)8C. (143)5D. (96)167、在机器中,______的零的表示形式是唯一的。
BA. 原码B. 补码C. 反码D. 原码和反码9、针对8位二进制数,以下说法中正确的选项是______。
BA.–127的补码为10000000B.–127的反码等于0的移码BC.+1的移码等于–127的反码D.0的补码等于–1的反码9、一个8位二进制整数采纳补码表示,且由3个“1〞和5个“0〞组成,则最小值为______。
BA. –127B. –32C. –125D. –310、计算机系统中采纳补码运算的目的是为了______。
CA. 与手工运算方法保持一致B. 提高运算速度C. 简化计算机的设计D. 提高运算的精度11、假设某数x的真值为–,在计算机中该数表示为,则该数所用的编码方法是______码。
计算机组成原理期末试题及答案
1.交叉存储器实质上是一种_模块式_存储器;它能_并行_执行_多个_独立的读写操作;流水方式执行多个独立的读写操作..2.32位浮点数格式中;符号位为1位;阶以码为8位;尾数为23位..则它所能表示的最大规格表示范围规格化近零数非规格化近零数3.IEEE754标准规定的64位浮点数格式中;一个浮点数由符号位S 1位、阶码E 11位、尾数M 52位三个域组成..其中阶码E的值等于指数的真值e加上一个固定偏移值+127..则它能表示的最大规格化正数为4.一组相联映射的Cache;有128块;每组4块;主存共有16384块;每块64个字;则主存地址共20位;其中主存字块标记应为9位;组地址应为5位;Cache地址共13位..5.CPU存取出一条指令并执行该指令的时间叫指令周期;它通常包含若干个CPU周期;而后者又包含若干个时钟周期..3.十进制数在计算机内有两种表示形式:字符串形式和压缩的十进制数串形式..前者主要用在非数值计算的应用领域;后者用于直接完成十进制数的算术运算..4.一个较完善的指令系统;应当有数据处理、数据存储、数据传送、程序控制四大类指令..5.机器指令对四种类型的数据进行操作..这四种数据类型包括地址数值字符逻辑型数据..6.CPU中保存当前正在执行的指令的寄存器是指令寄存器;指示下一条指令地址的寄存器是程序寄存器;保存算术逻辑运算结果的寄存器是数据缓冲寄冲器和状态寄存器 ..12.挂接在总线上的多个部件只能分时向总线发送数据;但可同时从总线接收数据;..13.在冯诺依曼体制中;计算机硬件系统是由输入设备、输出设备、控制器、存储器和运算器等五大部件组成..14.补码加减所依据的基本关系是X+Y补=X补+Y补和X-Y补=X补+-Y补..15.按照微命令的形成方式;可将控制器分为组合逻辑控制器和微程序控制器两种基本类型..16.CPU对信息传送的控制方式主要分为直接程序传送方式、程序中断传送方式、DMA传送方式等3种..18.半导体存储器分为静态存储器和动态存储器两种;前者依靠双稳触发器的两个稳定状态保存信息;后者依靠电容上的存储电荷暂存信息.. Cache和主存地址的映射方式有直接映射、全相连映射、组相连三种..19.Cache常用的替换算法大致有最不经常使用LFU算法、近期最少使用LRU、随即替换..20.动态存储器有三种典型的刷新方式;即集中刷新方式、分散刷新方式、异步刷新方式..21.信息只用一条传输线 ;且采用脉冲传输的方式称为_串行传输_..22.在指令的地址字段中;直接指出操作数本身的寻址方式;称为_立即寻址_..23.CPU响应中断的时间是_一条指令结束_.. 中断向量地址是:中断服务例行程序入口地址的指示器24.PCI总线的基本传输机制是_猝发式传输__..25.中断向量地址是__中断服务子程序入口地址_..26.系统总线按传输信息的不同分为地址总线、数据、地址控制三大类..27.完整的指令周期包括取指、间址、执行、中断四个子周期;影响指令流水线性能的三种相关分别是结构、数据、控制相关..28.计算机系统是一个有硬件、软件组成的多级层次结构;它通常由微程序设计级、一般机器级、操作系统级、汇编语言级、高级语言级组成;每一级上都能进行程序设计;且得到下面各级的支持..29.对存储器的要求是容量大、速度快、成本低..为了解决这三方面的矛盾;计算机采用多级存储体系结构;即cache、主存和外存..CPU能直接访问内存cache、主存;但不能直接访问外存..主存储器的技术指标有存储容量、存取时间、存储周期、存储器带宽.. 磁表面存储器主要技术指标有_存储密度、存储容量、平均存取时间_和数据传输率..30.若浮点数用补码表示;则判断运算结果是否为规格化数的方法是_数符与尾数小数点后第一位数字相异为规格化数..31.流水CPU 是由一系列叫做“段”的处理线路所组成;和具有m个并行部件的CPU相比;一个 m段流水CPU_具备同等水平的吞吐能力.. DMA 控制器按其_组成_结构;分为_选择_型和_多路_型两种..32.为了运算器的_高速性_;采用了_先行_进位;_阵列_乘除法和流水线等并行措施..33. 相联存储器不按地址而是按内容访问的存储器;在cache中用来存放行地址表;在虚拟存储器中用来存放页表和段表..34.硬布线控制器的设计方法是:先画出指令周期流程图;再利用布尔代数写出综合逻辑表达式;然后用门电路、触发器或可编程逻辑等器件实现..1.CPU中有哪几类主要寄存器;用一句话回答其功能..答:A.数据缓冲寄存器DR B.指令寄存器IR C.程序计算器PC D.数据地址寄存器AR E.通用寄存器R0~R3 F.状态字寄存器PSW功能:执行指令、操作、时间的控制以及数据加工..2.指令和数据都用二进制代码存放在内存中;从时空观角度回答CPU如何区分读出的代码是指令还是数据..答:计算机可以从时间和空间两方面来区分指令和数据;在时间上;取指周期从内存中取出的是指令;而执行周期从内存取出或往内存中写入的是数据;在空间上;从内存中取出指令送控制器;而执行周期从内存从取的数据送运算器、往内存写入的数据也是来自于运算器..3.PCI总线中三种桥的名称是什么简述其功能..答:PCI总线上有HOST桥、PCI/LAGACY总线桥、PCI/PCI桥..桥在PCI总线体系结构中起着重要作用;它连接两条总线;使彼此间相互通信..桥是一个总线转换部件;可以把一条总线的地址空间映射到另一条总线的地址空间上..从而使系统中任意一个总线主设备都能看到同样的一份地址表..桥可以实现总线间的猝发式传送;可使所有的存取都按PCU的需要出现在总线上..由上可见;以桥连接实现的PCI总线结构具有很好的扩充性和兼容性;许多总线并行工作..4.存储系统中加入chche存储器的目的是什么有哪些地址映射方式;各有什么特点答:Cache是一种高速缓冲存储器;是为了解决CPU和主存之间速度的不匹配..地址映射方式有:A.全相联映射方式;这是一种带全部块地址一起保存的方法;可使主存的一块直接拷贝到chche中的任意一行上;非常灵活;B.直接映射方式:优点是硬件简单;成本低;缺点是每个主存块只有一个固定的行位置可存放;C.组相联映射方式:它是前两者的折衷方案;适度的兼顾了二者的优点有尽量避免其缺点;从灵活性、命中率、硬件投资来说较为理想;因而得到了普遍采用..5.说明计算机中数值类型的数据为什么以补码表示..答:1在常用的三种码制原码、反码、补码中;只有补码对数据的表示具有唯一性;2以补码表示的数据可以直接接进行运往算;运算的结果仍采用补码表示;并且不需额外的转换过程6.什么叫指令什么叫指令系统指令是计算机执行某种操作的命令;也就是常说的机器指令..一台机器中所有机器指令的集合;称这台计算机的指令系统..7.一次程序中断大致可分为哪几个阶段五个阶段:中断请求、中断判优、中断响应、中断服务、中断返回8.什么是存储容量什么是单元地址什么是数据字什么是指令字答:存储器所有存储单元的总数称为存储器的存储容量..每个存储单元都有编号;称为单元地址..如果某字代表要处理的数据;称为数据字..如果某字为一条指令;称为指令字..1.冯诺依曼计算机的特点1计算机有运算器控制器存储器输入输出设备等五大部件组成..2在计算机内部、指令和数据均采用二进制表示..3采用存储程序控制的设计思想..存储程序:事先把编好的程序存入计算机..程序控制:控制器依据存储器中存放的程序控制机器的各部件协调工作..2.衡量计算机的指标:吞吐量、响应时间、利用率、处理机字长、总线宽度、存储器容量、存储器带宽、主频/时钟周、CPU执行时间、CPI、MIPS、MFLOPS3.存储器的分类1存储介质:半导体存储器和磁表面存储器2存取方式:随即存储器和顺序存储器3存储内容可变性:只读存储器ROM和随机读写存储器RAM4信息易失性:易失性存储器:磁性材料做成的存储器都是;不易失性:半导体存储器RAM..4.SRAM静态读写存储器:特征是用一个锁存器触发器作为存储元..只要直流供电电源一直加载这个记忆电路上;它就无限期地保存记忆的1状态或状态..DRAM动态读写存储器:存储元是有一个MOS晶体管和电容器组成的记忆电路..其中MOS管作为开关使用;而所存储的信息则又电容器上的电荷量来体现—充满电荷1;没有电荷0..5.只读存储器:1、掩模ROM 2、可编程ROM:EPROM光擦除可编程可读存储器;E2PROM电擦除可编程只读存储器..并行存储器:1、双端口存储器:由于同一个存储器具有两组相互独立的读写控制电路..6.程序的局部性原理:在一个相对短的时间里;CPU总是访问内存中一个相对小;并且连续的存储区域..7.cache写操作策略:1写回法:当CPU写cache命中时;只修改cache的内容;而不立即写入主存;只有当此行被换出时才写回..2全写法:当写cache命中时;cache与主存同时发生写修改;因而较好地维护了cache与主存的内容一致性..8.指令格式;则是指令字用二进制表示的结构形式;通常由操作码字段和地址码字段组成..二地址指令安装操作数的物理位置来说;可分为:存储器-存储器SS型指令寄存器-寄存器RR型指令寄存器-存储器RS型指令9.CPU功能:指令控制、操作控制、时间控制、数据加工、异常处理..基本组成:控制器、运算器..10.CPU的主要寄存器数据缓冲寄存器DR指令寄存器IR程序计数器PC数据地址寄存器AR通用寄存器R0-R3状态字寄存器PSW11.微程序控制器基本思想:仿照通常的解题程序的方法;把操作控制信号编成所谓的“微指令”;存放到一个只读存储器里..当机器运行时;一条又一条地读出这些微指令;从而产生全机所需要的各种操作控制信号;是相应部件执行所规定的操作..基本组成:控制存储器、微指令寄存器、地址转移逻辑..12.总线分类:①CPU内部连接各寄存器及运算部件之间的总线;成为内部总线..②CPU同计算机系统的其他高速功能部件;如存储器、通道等互相连接的总线称为系统总线..③中、低速I/O设备之间互相连接的总线称为I/O总线..信息传送方式:串行传送、并行传送、分时传送..I/O接口功能:控制、缓冲、状态、转换、整理、程序中断..总线:集中式、分布式仲裁..13.主机和外设进行信息交换的方式:程序查询方式、程序中断方式、直接内存访问DMA方式、通道方式..14.程序中断方式:某一外设的数据准备就绪后;“主动”向CPU发出请求中断的信号;请求CPU暂时中断目前正在执行的程序而进行数据交换..CPU响应这个中断时;暂停运行主程序;并自动转移到该设备的中断服务程序..中断服务程序结束后;CPU又回到主程序;并从他停止的地方开始执行..DMA:是一种完全由硬件执行I/O交换的工作方式;此时DMA控制器从CPU完全接管对总线的控制;数据交换不经过CPU;而直接在内存和I/O设备之间进行..DMA方式一般用与高速转送成组数据..程序中断方式和DMA的区别:①中断方式是程序的切换;CPU通过执行一段中断服务程序来交换一个数据..DMA通过挪用一个存储周期来交换一个数据..②中断方式只能在一条指令执行结束后才可以响应中断请求;DMA在一个指令周期的任何一个CPU周期结束时都可以响应DMA请求..③并行性上DMA 高于中断方式..④作用:DMA方式只能用来转送数据;而中断方式还具有异常事件的处理功能..。
计算机组成原理期末考试试卷及答案(1)
计算机组成原理期末考试试卷(1)一.选择题(下列每题有且仅有一个正确答案,每小题2分,共20分)1.假设下列字符码中最后一位为校验码,如果数据没有错误,则采用偶校验的字符码的是____。
A. 11001011B. 11010110C. 11000001D. 110010012.在定点二进制运算器中,减法运算一般通过______ 来实现。
A. 补码运算的二进制加法器B. 补码运算的二进制减法器C. 补码运算的十进制加法器D. 原码运算的二进制减法器3.下列关于虚拟存储器的说法,正确的是____。
A. 提高了主存储器的存取速度B. 扩大了主存储器的存储空间,并能进行自动管理和调度C. 提高了外存储器的存取速度D. 程序执行时,利用硬件完成地址映射4.下列说法正确的是____。
A. 存储周期就是存储器读出或写入的时间B. 双端口存储器采用了两套相互独立的读写电路,实现并行存取C. 双端口存储器在左右端口地址码不同时会发生读/写冲突D. 在cache中,任意主存块均可映射到cache中任意一行,该方法称为直接映射方式5.单地址指令中,为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个操作数一般采用____寻址方式。
A. 堆栈B. 立即C. 隐含D. 间接6.指令系统中采用不同寻址方式的目的主要是______ 。
A.实现存储程序和程序控制 B.提供扩展操作码的可能并降低指令译码难度C.可以直接访问外存 D.缩短指令长度,扩大寻址空间,提高编程灵活性7.下列说法中,不符合RISC指令系统特点的是____。
A. 指令长度固定,指令种类少B. 寻址方式种类尽量少,指令功能尽可能强C. 增加寄存器的数目,以尽量减少访存的次数D. 选取使用频率最高的一些简单指令,以及很有用但不复杂的指令8. 指令周期是指______。
A .CPU 从主存取出一条指令的时间B .CPU 执行一条指令的时间C .CPU 从主存取出一条指令加上执行这条指令的时间D .时钟周期时间 9. 假设微操作控制信号用n C 表示,指令操作码译码输出用m I 表示,节拍电位信号用k M 表示,节拍脉冲信号用i T 表示,状态反馈信息用i B 表示,则硬布线控制器的控制信号n C 可描述为____。
计算机组成原理期末试题及答案
计算机组成原理期末试题及答案【篇一:计算机组成原理期末考试试题及答案】s=txt>一、选择题1、完整的计算机系统应包括______。
da. 运算器、存储器和控制器c. 主机和实用程序a. ram存储器c. 主存储器a. 多指令流单数据流4、下列说法中不正确的是______。
da. 任何可以由软件实现的操作也可以由硬件来实现b. 固件就功能而言类似于软件,而从形态来说又类似于硬件c. 在计算机系统的层次结构中,微程序级属于硬件级,其他四级都是软件级d. 面向高级语言的机器是完全可以实现的5、在下列数中最小的数为______。
ca. (101001)2b. (52)8b. (227)8c. (101001)bcd c. (143)5d. (233)16 d. (96)16d. 原码和反码 6、在下列数中最大的数为______。
b a. (10010101)2 7、在机器中,______的零的表示形式是唯一的。
b a. 原码b. 补码c. 反码a. –127的补码为10000000c. +1的移码等于–127的反码ba. –127b. –32c. –125a. 与手工运算方式保持一致 d. –3 10、计算机系统中采用补码运算的目的是为了______。
c b. 提高运算速度c. 简化计算机的设计d. 提高运算的精度11、若某数x的真值为–0.1010,在计算机中该数表示为1.0110,则该数所用的编码方法是______码。
ba. 原b. 补c. 反d. 移12、长度相同但格式不同的2种浮点数,假定前者阶段长、尾数短,后者阶段短、尾数长,其他规定均相同,则它们可表示的数的范围和精度为______。
ba. 两者可表示的数的范围和精度相同b. 前者可表示的数的范围大但精度低c. 后者可表示的数的范围大且精度高d. 前者可表示的数的范围大且精度高 9、针对8位二进制数,下列说法中正确的是______。
b b. –127的反码等于0的移码b d. 0的补码等于–1的反码 9、一个8位二进制整数采用补码表示,且由3个“1”和5个“0”组成,则最小值为______。
计算机组成原理期末考试试题及答案
计算机构成原理期末考试一试题及答案一、选择题1、完好的计算机系统应包含______。
DA.运算器、储存器和控制器C.主机和适用程序B. 外面设施和主机D. 配套的硬件设施和软件系统2、计算机系统中的储存器系统是指______。
DA. RAM 储存器C. 主储存器B. ROM 储存器D. 主储存器和外储存器3、冯·诺依曼机工作方式的基本特色是______。
BA.多指令流单数据流B. 按地点接见并次序履行指令C.货仓操作D. 储存器按内部选择地点4、以下说法中不正确的选项是______。
DA. 任何能够由软件实现的操作也能够由硬件来实现B. 固件就功能而言近似于软件,而从形态来说又近似于硬件C. 在计算机系统的层次构造中,微程序级属于硬件级,其余四级都是软件级D. 面向高级语言的机器是完好能够实现的5、在以下数中最小的数为______。
CA. (101001)2B. (52)8C. (101001)BCDD. (233)166、在以下数中最大的数为______。
BA. ()2B. (227)8C. (143)5D. (96)167、在机器中,______的零的表示形式是独一的。
BA. 原码B. 补码C.反码D.原码和反码9、针对8 位二进制数,以下说法中正确的选项是______。
BA. – 127 的补码为的移码等于– C. +1B. – 127 的反码等于0 的移码 B127 的反码 D. 0 的补码等于– 1 的反码9、一个8 位二进制整数采纳补码表示,且由 3 个“ 1”和 5 个“0”构成,则最小值为______。
BA. – 127B.– 32C. – 125D. –310、计算机系统中采纳补码运算的目的是为了A. 与手工运算方式保持一致______。
C B.提升运算速度C. 简化计算机的设计D.提升运算的精度11、若某数x 的真值为–,在计算机中该数表示为,则该数所用的编码方法是______码。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
《计算机组成原理》练习题 一、 单项选择题
1.CPU响应中断的时间是__C____。 A.中断源提出请求; B.取指周期结束; C.执行周期结束; D.间址周期结束。 2.下列说法中___C___是正确的。 A.加法指令的执行周期一定要访存; B.加法指令的执行周期一定不访存; C.指令的地址码给出存储器地址的加法指令,在执行周期一定访存; D.指令的地址码给出存储器地址的加法指令,在执行周期不一定访存。 3.垂直型微指令的特点是__C____。 A.微指令格式垂直表示; B.控制信号经过编码产生; C.采用微操作码; D.采用微指令码。 4.基址寻址方式中,操作数的有效地址是___A___。 A.基址寄存器内容加上形式地址(位移量); B.程序计数器内容加上形式地址; C.变址寄存器内容加上形式地址; D.寄存器内容加上形式地址。 5.常用的虚拟存储器寻址系统由___A___两级存储器组成。 A.主存-辅存; B.Cache-主存; C.Cache-辅存; D.主存—硬盘。 6.DMA访问主存时,让CPU处于等待状态,等DMA的一批数据访问结束后,CPU再恢复工作,这种情况称作___A___。 A.停止CPU访问主存; B.周期挪用; C.DMA与CPU交替访问; D.DMA。 7.在运算器中不包含____D__。 A.状态寄存器; B.数据总线; C.ALU; D.地址寄存器。 8.计算机操作的最小单位时间是__A____。 A.时钟周期; B.指令周期; C.CPU周期; D.中断周期。 9.用以指定待执行指令所在地址的是__C____。 A.指令寄存器; B.数据计数器; C.程序计数器; D.累加器。 10.下列描述中___B___是正确的。 A.控制器能理解、解释并执行所有的指令及存储结果; B.一台计算机包括输入、输出、控制、存储及算逻运算五个单元; C.所有的数据运算都在CPU的控制器中完成; D.以上答案都正确。 11.总线通信中的同步控制是___B___。 A.只适合于CPU控制的方式; B.由统一时序控制的方式; C.只适合于外围设备控制的方式; D.只适合于主存。 12.一个16K×32位的存储器,其地址线和数据线的总和是__B____。 A.48; B.46; C.36; D.32。 13.某计算机字长是16位,它的存储容量是1MB,按字编址,它的寻址范围是___A___。 A.512K; B.1M; C.512KB; D.1MB。 14.以下___B___是错误的。 A.中断服务程序可以是操作系统模块; B.中断向量就是中断服务程序的入口地址; C.中断向量法可以提高识别中断源的速度; D.软件查询法和硬件法都能找到中断服务程序的入口地址。 15.浮点数的表示范围和精度取决于___C___ 。 A.阶码的位数和尾数的机器数形式; B.阶码的机器数形式和尾数的位数; C.阶码的位数和尾数的位数; D.阶码的机器数形式和尾数的机器数形式。 16.响应中断请求的条件是___B___。 A.外设提出中断; B.外设工作完成和系统允许时; C.外设工作完成和中断标记触发器为“1”时; D.CPU提出中断。 17.以下叙述中__B____是错误的。 A.取指令操作是控制器固有的功能,不需要在操作码控制下完成; B.所有指令的取指令操作都是相同的; C.在指令长度相同的情况下,所有指令的取指操作都是相同的; D.一条指令包含取指、分析、执行三个阶段。 18.下列叙述中___A___是错误的。 A.采用微程序控制器的处理器称为微处理器; B.在微指令编码中,编码效率最低的是直接编码方式; C.在各种微地址形成方式中,增量计数器法需要的顺序控制字段较短; D.CMAR是控制器中存储地址寄存器。 19.中断向量可提供__C____。 A.被选中设备的地址; B.传送数据的起始地址; C.中断服务程序入口地址; D.主程序的断点地址。 20.在中断周期中,将允许中断触发器置“0”的操作由____A__完成。 A.硬件; B.关中断指令; C.开中断指令; D.软件。 21.冯·诺伊曼机工作方式的基本特点是__B____。 A.多指令流单数据流; B.按地址访问并顺序执行指令; C.堆栈操作; D.存储器按内容选择地址。 22.程序控制类指令的功能是___C___。 A.进行主存和CPU之间的数据传送; B.进行CPU和设备之间的数据传送; C.改变程序执行的顺序; D.一定是自动加+1。 23.水平型微指令的特点是__A____。 A.一次可以完成多个操作; B.微指令的操作控制字段不进行编码; C.微指令的格式简短; D.微指令的格式较长。 24.存储字长是指___B___。 A.存放在一个存储单元中的二进制代码组合; B.存放在一个存储单元中的二进制代码位数; C.存储单元的个数; D.机器指令的位数。 25.CPU通过___B___启动通道。 A.执行通道命令; B.执行I/O指令; C.发出中断请求; D.程序查询。 26.对有关数据加以分类、统计、分析,这属于计算机在____C__方面的应用。 A.数值计算; B.辅助设计; C.数据处理; D.实时控制。 27.总线中地址线的作用是___C___。 A.只用于选择存储器单元; B.由设备向主机提供地址; C.用于选择指定存储器单元和I/O设备接口电路的地址; D.即传送地址又传送数据。 28.总线的异步通信方式___A___。 A.不采用时钟信号,只采用握手信号; B.既采用时钟信号,又采用握手信号; C.既不采用时钟信号,又不采用握手信号; D.既采用时钟信号,又采用握手信号。 29.存储周期是指___C___。 A.存储器的写入时间; B.存储器进行连续写操作允许的最短间隔时间; C.存储器进行连续读或写操作所允许的最短间隔时间; D.指令执行时间。 30.在程序的执行过程中,Cache与主存的地址映射是由__C____。 A.操作系统来管理的; B.程序员调度的; C.由硬件自动完成的; D.用户软件完成。 31.以下叙述___C___是正确的。 A.外部设备一旦发出中断请求,便立即得到CPU的响应; B.外部设备一旦发出中断请求,CPU应立即响应; C.中断方式一般用于处理随机出现的服务请求; D.程序查询用于键盘中断。 32.加法器采用先行进位的目的是__C____ 。 A.优化加法器的结构; B.节省器材; C.加速传递进位信号; D.增强加法器结构。 33.变址寻址方式中,操作数的有效地址是__C____。 A.基址寄存器内容加上形式地址(位移量); B.程序计数器内容加上形式地址; C.变址寄存器内容加上形式地址; D.寄存器内容加上形式地址。 34.指令寄存器的位数取决于___B___。 A.存储器的容量; B.指令字长; C.机器字长; D.存储字长。 35.在控制器的控制方式中,机器周期内的时钟周期个数可以不相同,这属于___A___。 A.同步控制; B.异步控制; C.联合控制; D.人工控制。 36.下列叙述中___B___是正确的。 A.控制器产生的所有控制信号称为微指令; B.微程序控制器比硬连线控制器更加灵活; C.微处理器的程序称为微程序; D.指令就是微指令。 37.CPU中的译码器主要用于__B____ 。 A.地址译码; B.指令译码; C.选择多路数据至ALU; D.数据译码。 38.直接寻址的无条件转移指令功能是将指令中的地址码送入___A___。 A.PC; B.地址寄存器; C.累加器; D.ALU。 39.DMA方式的接口电路中有程序中断部件,其作用是___C___。 A.实现数据传送; B.向CPU提出总线使用权; C.向CPU提出传输结束; D.发中断请求。 40.下列器件中存取速度最快的是___C___ 。 A.Cache; B.主存; C.寄存器; D.辅存。 41.直接、间接、立即三种寻址方式指令的执行速度,由快至慢的排序是__C____。 A.直接、立即、间接; B.直接、间接、立即; C.立即、直接、间接; D.立即、间接、直接。 42.存放欲执行指令的寄存器是___D___。 A.MAR; B.PC; C.MDR; D.IR。 43.在独立请求方式下,若有N个设备,则___B___。 A.有一个总线请求信号和一个总线响应信号; B.有N个总线请求信号和N个总线响应信号; C.有一个总线请求信号和N个总线响应信号; D.有N个总线请求信号和一个总线响应信号。 44.下述说法中___C___是正确的。 A.半导体RAM信息可读可写,且断电后仍能保持记忆; B.半导体RAM是易失性RAM,而静态RAM中的存储信息是不易失的; C.半导体RAM是易失性RAM,而静态RAM只有在电源不掉时,所存信息是不易失的。 45.DMA访问主存时,向CPU发出请求,获得总线使用权时再进行访存,这种情况称作___B___。 A.停止CPU访问主存; B.周期挪用; C.DMA与CPU交替访问; D.DMA。 46.计算机中表示地址时,采用___D___ 。 A.原码; B.补码; C.反码; D.无符号数。 47.采用变址寻址可扩大寻址范围,且__C____。 A.变址寄存器内容由用户确定,在程序执行过程中不可变; B.变址寄存器内容由操作系统确定,在程序执行过程中可变; C.变址寄存器内容由用户确定,在程序执行过程中可变; D.变址寄存器内容由操作系统确定,在程序执行过程不中可变; 48.由编译程序将多条指令组合成一条指令,这种技术称做____C___。 A.超标量技术; B.超流水线技术; C.超长指令字技术;