N进制计数器的设计

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

0 1 1 1
×
×
1 0
×
1
×
0
2、利用74161置数方式构成十进制计数器,并接入 、利用 置数方式构成十进制计数器, 置数方式构成十进制计数器 译码显示电路。时钟脉冲选择1H 正方波。 译码显示电路。时钟脉冲选择 Z正方波。观察电 路的计数、译码、显示过程。 路的计数、译码、显示过程。
Q3Q2Q1Q0: 0000 0001
12 11
c
d
10
e
9
f
15
g
14
+5V
LT 3 4 5
a
b
c
d
e
f
g
4511
D 6 C 2 B 1 7 A
BL LE
Q3
Q2
Q1
Q0
译码显示电路
3、将1HZ方波改为 、 方波改为1KHZ方波,测绘十进制计数 方波, 的输出波形以及CP的波形 的波形, 器Q3Q2Q1Q0的输出波形以及 的波形,比较它 们的时序关系。 们的时序关系。
11 12 7 10 1 ETP Q3 Q2 ETT CR 2 CP 13 14 CO LD 15 9 Q1 Q0
74161
D3 D2 D1 D 0 6 5 4 3
74LS161功能表 功能表 CP CR LD ETT ETP 0 × × × × 1
× ×
操作 清零 置数 计数 保持 保持
1 1 1
1 2 3 4 5 6 7 8 9 10
CP
Q0
1
Q1
2 3
Q2
4 5 6 7
Q3
8
0001 0010 0011 0100 0101 0110 0111 1000
9
1001
0
0000
十进制时序波形图
&
3 8
+5V 11 12 13 14 7 ET Q3 Q2 Q1 Q0 P 10 ET
T
h
LD a b c d e f g
4511功能表 4511功能表
输入 译码输出 使能输入 LT 1 1 1 1 1 1 1 1 1 1 0 1 1 0 1 1 ※ BL 1 1 1 1 1 1 1 1 1 1 LE 0 0 0 0 0 0 0 0 0 0 D 0 0 0 0 0 0 0 0 1 1 变量输入 C 0 0 0 0 1 1 1 1 0 0 B 0 0 1 1 0 0 1 1 0 0 A 0 1 0 1 0 1 0 1 0 1 a 1 0 1 1 0 1 0 1 1 1 1 1 ※ b 1 1 1 1 1 0 0 1 1 1 1 1 ※ c 1 1 0 0 1 1 1 0 1 1 1 1 ※ d 1 0 1 0 0 1 1 0 1 0 1 1 ※ e 1 0 1 1 0 0 1 0 1 0 1 1 ※ f 1 0 1 1 1 1 1 0 1 1 1 1 ※ g 0 0 1 1 1 1 1 1 1 1 1 0 ※ ※ 显示 0 1 2 3 4 5 6 7 8 9
+5V “1”
&
11 12 13 14 7 10
1001 1000 0101 0100
0010 0011
ETP ETT CR
Q3
Q2
Q1
Q0 LD Leabharlann Baidu1
4
74LS161
CP
2
9
1
0100
D3
6
D2
5
D0
3 8
CP
0101
74LS161构成的十进制计数器 构成的十进制计数器
8 h a
13
3
510Ω
b
表示状态锁定在LE=0时,D表示状态锁定在LE=0时,D-A的状态 LE=0
四、注意事项: 注意事项: 1、闲置的输入端不能悬空。 2、用示波器观察多个波形时,注意选用频率 最低的电压作触发电压。
实验六 集成计数、译码及显示电路 集成计数、
N进制计数器的设计 进制计数器的设计
实验目的: 实验目的:… …同前面 同前面 实验原理: 实验原理:实验教材 Page 106~ 114 ~ 实验内容: 包含题目、电路图、实测数据、 实验内容:( 包含题目、电路图、实测数据、记录波形 ) 逻辑功能表: (1)测试 )测试74LS161逻辑功能表:表16-4 ; 逻辑功能表 - (2) 按图组装电路,用CP=1Hz正方波观察计数、译码显示 正方波观察计数、 ) 按图组装电路, 正方波观察计数 过程:电路图; 过程:电路图; 改为1KHz正方波,测绘 、Q0、 Q1、Q2、Q3 正方波, (3) 将CP改为 ) 改为 正方波 测绘CP、 的波形图。 的波形图。
实验五 N进制计数器的设计 进制计数器的设计
一、实验目的: 实验目的:
• • • • 掌握中规模集成计数器的功能和使用方法。 掌握中规模集成计数器的功能和使用方法。 学习用预置数法构成N进制计数器的方法 进制计数器的方法。 学习用预置数法构成 进制计数器的方法。 学习BCD译码器和共阴极七段显示器的使用方法。 学习 译码器和共阴极七段显示器的使用方法。 译码器和共阴极七段显示器的使用方法 学习中规模集成数字电路的组装、测试方法。 学习中规模集成数字电路的组装、测试方法。
510Ω
74LS161
1 CR 2 CP
1Hz
D3 D2 D1 D0 6 5 4 3
1KH z
+5V
13 12 11 10 9 15 14
a b c d e f g
LT BL
3 4
4511
D C B A 6 2 1 7 Q3 Q2 Q1 Q0
LE 5
LT=0 输出全 ,灯全亮;译码 LT=1 输出全1,灯全亮; BL=0 输出全 ,灯全灭;译码 BL=1 输出全0,灯全灭; LE=1 锁存; 锁存; 译码 LE=0
二、实验元器件: 实验元器件:
集成计数器74LS161 1片 集成计数器 片 共阴七段显示器 集成电路74LS00 集成电路 1片 片 1片 片 集成译码器CC4511 1片 集成译码器 片 电 阻 510Ω 1只 只
三、实验内容: 实验内容
1、测试74LS161逻辑功能。CP选用 Z正方波 、测试 逻辑功能。 选用 选用1H 逻辑功能
相关文档
最新文档