大唐微电子2014硬件工程师笔试题

合集下载

硬件工程师笔试题

硬件工程师笔试题

硬件工程师笔试题
专业:姓名:注:笔试时不许使用电子产品,一经发现笔试视为无效1、基尔霍夫定理的内容是什么?
2、描述反馈电路的概念,列举他们的应用。

3、有源滤波器和无源滤波器的区别
4、同步电路和异步电路的区别是什么?
5、什么是"线与"逻辑,要实现它,在硬件特性上有什么具体要求?
6、单片机上电后没有运转,首先要检查什么?
7、电路设计分哪几个步骤?各步骤应注意哪些问题?
8、简述三极管在电路中的作用
9、static全局变量与普通的全局变量有什么区别?static局部变量和普通局部变量有什么区别?static函数与普通函数有什么区别?
10、请写出下列代码的输出内容。

#include
main()
{
int a,b,c,d;
a=10;
b=a++;
c=++a;
d=10*a++;
printf("b,c,d:%d,%d,%d",b,c,d);
}。

硬件工程师笔试试题集锦(均有参考答案)

硬件工程师笔试试题集锦(均有参考答案)

(2)
注意适当加入旁路电容与时测试用; 注意适当加入 0 欧电阻、电感和磁珠以实现抗干扰和阻抗匹配; PCB 设计阶段 自己设计的元器件封装要特别注意以防止板打出来后元器件无法焊接; FM 部分走线要尽量短而粗,电源和地线也要尽可能粗; 旁路电容、晶振要尽量靠近芯片对应管脚; 注意美观与使用方便; 说明自己需要的工艺以及对制板的要求; 防止出现芯片焊错位置,管脚不对应; 防止出现虚焊、漏焊、搭焊等; 先调试电源模块,然后调试控制模块,然后再调试其它模块; 上电时动作要迅速,发现不会出现短路时在彻底接通电源; 调试一个模块时适当隔离其它模块; 各模块的技术指标一定要大于客户的要求; 由于整机调试时仍然会出现很多问题,而且这些问题往往更难解决,如
1、下面是一些基本的数字电路知识问题,请简要回答之。 (1) 什么是 Setup 和 Hold 时间? 答:Setup/Hold Time 用于测试芯片对输入信号和时钟信号之间的时间要求。 建立时间(Setup Time)是指触发器的时钟信号上升沿到来以前,数据能够保持稳 定不变的时间。 输入数据信号应提前时钟上升沿(如上升沿有效)T 时间到达芯片, 这个 T 就是建立时间通常所说的 Setup Time。如不满足 Setup Time,这个数据就 不能被这一时钟打入触发器,只有在下一个时钟上升沿到来时,数据才能被打入 触发器。 保持时间(Hold Time)是指触发器的时钟信号上升沿到来以后,数据保 持稳定不变的时间。如果 Hold Time 不够,数据同样不能被打入触发器。 (2) 什么是竞争与冒险现象?怎样判断?如何消除? 答:在组合逻辑电路中,由于门电路的输入信号经过的通路不尽相同,所产 生的延时也就会不同,从而导致到达该门的时间不一致,我们把这种现象叫做竞 争。由于竞争而在电路输出端可能产生尖峰脉冲或毛刺的现象叫冒险。如果布尔 式中有相反的信号则可能产生竞争和冒险现象。解决方法:一是添加布尔式的消 去项,二是在芯片外部加电容。 (3) 请画出用 D 触发器实现 2 倍分频的逻辑电路? 答:把 D 触发器的输出端加非门接到 D 端即可,如下图所示:

常见硬件工程师笔试题及标准答案

常见硬件工程师笔试题及标准答案

常见硬件工程师笔试题及标准答案硬件工程师笔试题一、电路分析:1、竞争与冒险在组合逻辑中,在输入端的不同通道数字信号中经过了不同的延时,导致到达该门的时间不一致叫竞争。

因此在输出端可能产生短时脉冲(尖峰脉冲)的现象叫冒险。

常用的消除竞争冒险的方法有:输入端加滤波电容、选通脉冲、修改逻辑设计等。

2、同步与异步同步逻辑是时钟之间有固定的因果关系。

异步逻辑是各时钟之间没有固定的因果关系。

同步电路:存储电路中所有触发器的时钟输入端都接同一个时钟脉冲源,因而所有触发器的状态的变化都与所加的时钟脉冲信号同步。

异步电路:电路没有统一的时钟,有些触发器的时钟输入端与时钟脉冲源相连,只有这些触发器的状态变化与时钟脉冲同步,而其它的触发器的状态变化不与时钟脉冲同步。

异步电路不使用时钟脉冲做同步,其子系统是使用特殊的“开始”和“完成”信号使之同步同步就是双方有一个共同的时钟,当发送时,接收方同时准备接收。

异步双方不需要共同的时钟,也就是接收方不知道发送方什么时候发送,所以在发送的信息中就要有提示接收方开始接收的信息,如开始位,结束时有停止位3、仿真软件:Proteus4、Setup和Hold timeSetup/hold time是测试芯片对输入信号和时钟信号之间的时间要求。

建立时间是指触发器的时钟信号上升沿到来以前,数据稳定不变的时间。

输入信号应提前时钟上升沿(如上升沿有效)T时间到达芯片,这个T就是建立时间-Setup time.如不满足setup time,这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿,数据才能被打入触发器。

保持时间是指触发器的时钟信号上升沿到来以后,数据稳定不变的时间。

如果hold time不够,数据同样不能被打入触发器。

5、IC设计中同步复位与异步复位的区别同步复位在时钟沿采集复位信号,完成复位动作。

异步复位不管时钟,只要复位信号满足条件,就完成复位动作。

异步复位对复位信号要求比较高,不能有毛刺,如果其与时钟关系不确定,也可能出现亚稳态。

硬件工程师笔试题

硬件工程师笔试题

硬件工程师笔试题1、同步电路和异步电路的区别是什么?同步逻辑是时钟之间存在固定的因果关系。

异步逻辑是指时钟之间没有固定的因果关系。

电路设计可分为同步电路设计和异步电路设计。

同步电路使用时钟脉冲来同步其子系统,而异步电路不使用时钟脉冲进行同步。

它的子系统使用特殊的“开始”和“结束”信号来同步它们。

异步电路具有以下优点:无时钟偏移问题、低功耗、平均性能而非最差性能、模块化、可组合性和可重用性整个设计中只有一个全局时钟成为同步逻辑。

只有时钟脉冲同时到达各记忆元件的时钟端,才能发生预期改变。

",多时钟系统逻辑设计成为异步逻辑。

电路状态改变由输入信号引起同步逻辑是时钟之间有固定的因果关系。

异步逻辑是各时钟之间没有固定的因果关系。

2、什么是\线与\逻辑,要实现它,在硬件特性上有什么具体要求?线路和逻辑是两个连接的输出信号,用于实现和的功能。

在硬件方面,有必要使用OC 门。

如果没有OC门,灌注电流可能过大,逻辑门可能烧坏。

同时,应在输出端口添加上拉电阻器。

3.设置和等待时间是多少?ttl集成电路的主要型式为晶体管-晶体管逻辑门(transistor-transistorlogicgate),ttl大部分都采用5v电源。

1.输出高电平uoh和低电平UOLOH≥2.4V,UOL≤ 0.4v2输入高电平和输入低电平UIH≥ 2.0V,UIL≤ 0.8Vcmos电路是电压控制器件,输入电阻极大,对于干扰信号十分敏感,因此不用的输入端不应开路,接到地或者电源上。

cmos电路的优点是噪声容限较宽,静态功耗很小。

1.输出高电平uoh和输出低电平uoluoh≈vcc,uol≈gnd2.输入高电平uoh和输入低电平uoluih≥0.7vcc,uil≤0.2vcc1) TTL电路是电流控制器件,CMOS电路是电压控制器件。

防御措施:1)在输入端和输出端加钳位电路,使输入和输出不超过不超过规定电压。

2)芯片的电源输入端加去耦电路,防止vdd端出现瞬间的高压。

硬件工程师笔试题Word版

硬件工程师笔试题Word版

1、同步电路和异步电路的区别是什么?同步逻辑是时钟之间有固定的因果关系。

异步逻辑是各时钟之间没有固定的因果关系。

电路设计可分类为同步电路和异步电路设计。

同步电路利用时钟脉冲使其子系统同步运作,而异步电路不使用时钟脉冲做同步,其子系统是使用特殊的“开始”和“完成”信号使之同步。

异步电路具有下列优点--无时钟歪斜问题、低电源消耗、平均效能而非最差效能、模块性、可组合和可复用性整个设计中只有一个全局时钟成为同步逻辑。

只有时钟脉冲同时到达各记忆元件的时钟端,才能发生预期改变。

多时钟系统逻辑设计成为异步逻辑。

电路状态改变由输入信号引起同步逻辑是时钟之间有固定的因果关系。

异步逻辑是各时钟之间没有固定的因果关系。

2、什么是"线与"逻辑,要实现它,在硬件特性上有什么具体要求?线与逻辑是两个输出信号相连可以实现与的功能。

在硬件上,要用oc门来实现,由于不用oc门可能使灌电流过大,而烧坏逻辑门。

同时在输出端口应加一个上拉电阻。

3、什么是Setup 和Hold up时间?建立时间(Setup Time)和保持时间(Hold time)。

建立时间是指在时钟边沿前,数据信号需要保持不变的时间。

保持时间是指时钟跳变边沿后数据信号需要保持不变的时间(Setup/hold time 是测试芯片对输入信号和时钟信号之间的时间要求)5、什么是竞争与冒险现象?怎样判断?如何消除?在组合逻辑中,由于门的输入信号通路中经过了不同的延时,导致到达该门的时间不一致叫竞争。

因此产生的干扰脉冲毛刺叫冒险。

如果布尔式中有相反的信号则可能产生竞争和冒险现象。

解决方法:一是添加布尔式的消去项,二是在芯片外部加电容。

6、你知道那些常用逻辑电平?TTL与COMS电平可以直接互连吗?常用逻辑电平:12V,5V,3.3V;TTL和CMOS不可以直接互连,由于TTL是在0.3-3.6V之间,而CMOS则是有在12V的有在5V的。

CMOS输出接到TTL是可以直接互连。

硬件工程师笔试题

硬件工程师笔试题

硬件工程师笔试题work Information Technology Company.2020YEAR1、同步电路和异步电路的区别是什么同步逻辑是时钟之间有固定的因果关系。

异步逻辑是各时钟之间没有固定的因果关系。

电路设计可分类为同步电路和异步电路设计。

同步电路利用时钟脉冲使其子系统同步运作,而异步电路不使用时钟脉冲做同步,其子系统是使用特殊的“开始”和“完成”信号使之同步。

异步电路具有下列优点--无时钟歪斜问题、低电源消耗、平均效能而非最差效能、模块性、可组合和可复用性整个设计中只有一个全局时钟成为同步逻辑。

只有时钟脉冲同时到达各记忆元件的时钟端,才能发生预期改变。

多时钟系统逻辑设计成为异步逻辑。

电路状态改变由输入信号引起同步逻辑是时钟之间有固定的因果关系。

异步逻辑是各时钟之间没有固定的因果关系。

2、什么是"线与"逻辑,要实现它,在硬件特性上有什么具体要求线与逻辑是两个输出信号相连可以实现与的功能。

在硬件上,要用oc门来实现,由于不用oc门可能使灌电流过大,而烧坏逻辑门。

同时在输出端口应加一个上拉电阻。

3、什么是Setup 和Hold up时间建立时间(Setup Time)和保持时间(Hold time)。

建立时间是指在时钟边沿前,数据信号需要保持不变的时间。

保持时间是指时钟跳变边沿后数据信号需要保持不变的时间(Setup/hold time 是测试芯片对输入信号和时钟信号之间的时间要求)5、什么是竞争与冒险现象怎样判断如何消除在组合逻辑中,由于门的输入信号通路中经过了不同的延时,导致到达该门的时间不一致叫竞争。

因此产生的干扰脉冲毛刺叫冒险。

如果布尔式中有相反的信号则可能产生竞争和冒险现象。

解决方法:一是添加布尔式的消去项,二是在芯片外部加电容。

6、你知道那些常用逻辑电平TTL与COMS电平可以直接互连吗常用逻辑电平:12V,5V,3.3V;TTL和CMOS不可以直接互连,由于TTL是在0.3-3.6V之间,而CMOS则是有在12V的有在5V的。

硬件工程师笔试题 附答案

硬件工程师笔试题附答案标题:硬件工程师的工作职责及技术要求第一篇:硬件工程师是一种专业人才,他们在电子与计算机工业中扮演着关键的角色。

他们负责设计、开发和测试硬件设备和系统,以确保其性能和可靠性。

本文将介绍硬件工程师的工作职责和他们需要具备的技术要求。

首先,硬件工程师的主要职责之一是设计硬件电路和电子系统。

他们使用CAD(计算机辅助设计)软件创建电路图,并确保它们满足指定的功能和性能要求。

此外,硬件工程师还负责选择并集成各种电子元件,如处理器、存储器、传感器和电源,以构建完整的硬件系统。

其次,硬件工程师需要进行硬件设备和电路的测试和验证。

他们使用设备和工具对电路进行测量和分析,以确保其工作正常,并且符合设计要求。

在测试过程中,他们可能会遇到问题并进行故障诊断和修复。

此外,硬件工程师还需要编写测试报告,并与团队成员共享测试结果。

除了设计和测试,硬件工程师还需要进行系统集成和调试。

他们负责将不同的硬件组件和子系统集成到整个系统中,并确保它们之间的通信和协同工作。

在系统调试阶段,硬件工程师会检查故障并进行修复,以确保整体系统的性能和稳定性。

此外,硬件工程师还需要进行性能优化和问题解决。

他们通过分析电路和硬件系统的性能,寻找潜在的瓶颈,并提出改进措施。

他们还负责解决硬件故障和问题,以确保系统的连续运行。

与技术要求相关的是,硬件工程师需要具备扎实的电子和计算机知识,包括电路设计、数字电子学、模拟电子学、通信原理等。

他们还需要熟悉CAD软件和硬件设计工具,例如Altium Designer、Proteus、OrCAD等。

此外,对于高级硬件工程师,他们还需要了解嵌入式系统、EDA(电子设计自动化)工具和FPGA(现场可编程门阵列)技术。

总结起来,硬件工程师的工作职责包括设计、测试、集成和优化硬件设备和系统。

他们需要具备扎实的电子和计算机知识,并熟悉相关的CAD软件和工具。

在不断变化和发展的科技领域中,硬件工程师的工作显得尤为重要,他们为电子与计算机产品的发展和创新作出了不可或缺的贡献。

硬件工程师笔试、面试题与答案详细版

一.浪潮笔试考察的主要是数电、模电和微机原理的基础知识。

1.有源、无源滤波器答案:最初的滤波器主要是由电阻、电感和电容等无源器件构成的无源滤波器,无源滤波器虽然有电路结构简单、使用方便、价格低廉等优点,但它对有用信号成分也会有很大的衰减作用,本身不具备放大能力,而且带负载能力差,性能不够理想。

后来,出现了由运放和RC元件等构成的性能优良的有源滤波电路。

相继出现了开关电容滤波器、单片集成有源滤波器、数字滤波器。

五种滤波器类型:低通滤波器LPF、高通滤波器HPF、全通滤波器APF、带通滤波器BPF、带阻滤波器BEF。

有源滤波器是一种重要的信号处理电路,它可以突出有用频段的信号,衰减无用频段的信号,抑制干扰和噪声信号,达到选频和提高信噪比的目的。

利用开关电容积分器可以构成开关电容滤波器,除了工作频率外,其精度和其他性能均超过了常规的有源滤波器,达到了实用水平。

扩展:active power filter,APF利用可关断电力电子器件,产生与负荷电流中谐波分量大小相等、相位相反的电流来抵消谐波的滤波装置。

一、基本概念:顾名思义该装置需要提供电源,其应用可克服LC滤波器等传统的谐波抑制和无功补偿方法的缺点(传统的只能固定补偿),实现了动态跟踪补偿,而且可以既补谐波又补无功;三相电路瞬时无功功率理论是APF发展的主要基础理论;APF有并联型和串联型两种,前者用的多;并联有源滤波器主要是治理电流谐波,串联有源滤波器主要是治理电压谐波等引起的问题。

有源滤波器同无源滤波器比较,治理效果好,主要可以同时滤除多次及高次谐波,不会引起谐振,但是价位相对高!二、基本原理:有源电力滤波器,是采用现代电力电子技术和基于高速DSP器件的数字信号处理技术制成的新型电力谐波治理专用设备。

它由指令电流运算电路和补偿电流发生电路两个主要部分组成。

指令电流运算电路实时监视线路中的电流,并将模拟电流信号转换为数字信号,送入高速数字信号处理器(DSP)对信号进行处理,将谐波与基波分离,并以脉宽调制(PWM)信号形式向补偿电流发生电路送出驱动脉冲,驱动IGBT或IPM功率模块,生成与电网谐波电流幅值相等、极性相反的补偿电流注入电网,对谐波电流进行补偿或抵消,主动消除电力谐波。

(完整版)硬件工程师笔试题附答案

一、填空题(每题5分,8题,共40分)1.二极管的导通电压一般是0.7V 。

2.MOS管根据掺杂类型可以分为NMOS 、PMOS 。

3.晶体三极管在工作时,发射结和集电结均处于正向偏置,该晶体管工作在饱和状态。

4.二进制数(11010010)2转换成十六进制数是D2 。

5.贴片电阻上的103代表10k 。

6.输出使用OC门或OD门实现线与功能。

7.假设A传输线的特征阻抗是70欧姆,B传输线的特征阻抗是30欧姆,A传输线与B传输线相连,那么它们之间的反射系数是0.4。

(-0.4也可以是正确答案)8.假设模拟信号的输入带宽是10Hz~1MHz,对信号进行无失真采样的最低频率是 2MHz 。

二、问答题(每题10分,6题,共60分)1.单片机上电后没有运转,首先要检查什么?(10分)答案:第一步,测量电源电压是否正常;第二步,测量复位引脚是否正常;第三步,测量外部晶振是否起振。

2.请分别画出BUCK和BOOST电路的原理框图。

(10分)BUCK电路:BOOST电路:3.请画出SAR型(逐次逼近型)ADC的原理框图,或者描述SAR型ADC的工作原理。

(10分)SAR型ADC包括采样保持电路(S/H)、比较器(COMP ARE)、数/模转换器(DAC)、逐次逼近寄存器(SAR REGISTER)和逻辑控制单元(SAR L OGIC)。

模拟输入电压VIN由采样保持电路采样并保持,为实现二进制搜索算法,首先由SAR L OGIC 控制N位寄存器设置在中间刻度,即令最高有效位MSB为“1”电平而其余位均为“0”电平,此时数字模拟转换器DAC输出电压VDAC为0.5VREF,其中VREF为提供给ADC的基准电压。

由比较器对VIN和VDAC进行比较,若VIN>VDAC,则比较器输出“1”电平,N位寄存器的MSB保持“1”电平;反之,若VN<VDAC,则比较器输出“0”电平,N位寄存器的MSB被置为“0”电平。

硬件招聘考试题目及答案

硬件招聘考试题目及答案1. 硬件工程师在设计电路时,通常需要考虑哪些因素?A. 电路的稳定性B. 电路的成本C. 电路的功耗D. 所有以上选项答案:D2. 在PCB设计中,以下哪项不是布线时需要考虑的因素?A. 信号完整性B. 电磁兼容性C. 电源完整性D. 软件兼容性答案:D3. 以下哪种存储器不属于非易失性存储器?A. ROMB. EEPROMC. SRAMD. Flash答案:C4. 在数字电路设计中,以下哪种逻辑门不是基本逻辑门?A. 与门B. 或门D. 异或门答案:D5. 以下哪种材料通常不用于半导体器件的制造?A. 硅B. 锗C. 铜D. 砷化镓答案:C6. 在硬件测试中,以下哪种测试方法不是常见的硬件测试方法?A. 功能测试B. 性能测试C. 压力测试D. 软件测试答案:D7. 以下哪种接口不是常见的计算机外部接口?A. USBB. HDMIC. VGAD. RJ45答案:C8. 在嵌入式系统设计中,以下哪个不是微控制器的常见特性?A. 低功耗C. 高性能D. 低价格答案:C9. 在硬件故障诊断中,以下哪种工具不是常用的诊断工具?A. 万用表B. 示波器C. 逻辑分析仪D. 网络分析仪答案:D10. 在计算机硬件组成中,以下哪个部件不是主要的硬件组成部分?A. 中央处理器(CPU)B. 内存C. 硬盘D. 操作系统答案:D。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

一共19到试题,记住了17道 顺序大致是这样,答案就自己找找吧,给答案记不住白瞎,
自己做一做能加深印象。我就是看了没记住答案,时间一个半小时。昨天刚答的。祝你们好
运!
1. 解释SRAM FLASH SDRAM
2. 哈佛结构和冯诺依曼结构
3. 1dB和1dBM的意义,1W等于多少1dBm
4. 同步逻辑,异步逻辑,同步电路,异步电路的特点
5. 常用的逻辑电平有哪些?TTL和COMS电平可以直接互联吗?
6. 有源滤波器和无源滤波器的原理区别
7. 单片机上电后没有运转,首先要检查什么
8. 描绘三极管的基本特性曲线
9. 选择电容时要考虑什么
10.串行通信和并行同行的区别,哪些是串行通信方式
11.示波器、频率分析仪、阻抗分析仪的功能,还用过哪些分析仪器,它的功能
12.上拉电阻的选择原则
13.电路图逻辑分析
14.开关电源的种类,和线性电源的区别
17.PCB设计是4层、6层、8层的线序;高频区域的布线和布局规则;使用过的绘制PCB
的软件
18.你学过或用过的一款单片机介绍它的参数,工作流程,最小系统图,结构图
19.硬件工程师都要具备哪些知识和能力,结合你的项目经历谈谈你最擅长

相关文档
最新文档