硬件工程师笔试题附答案
硬件工程师招聘笔试题与参考答案(某大型央企)2025年

2025年招聘硬件工程师笔试题与参考答案(某大型央企)(答案在后面)一、单项选择题(本大题有10小题,每小题2分,共20分)1、在数字逻辑电路设计中,最基本的逻辑门不包括以下哪一种?A. 与门B. 或门C. 非门D. 同或门2、在计算机系统中,用来存放CPU当前正在执行的指令的寄存器是?A. 程序计数器(PC)B. 指令寄存器(IR)C. 数据寄存器(DR)D. 状态寄存器(SR)3、以下哪个不是硬件工程师在电路设计中需要遵循的原则?A、可靠性原则B、经济性原则C、环保性原则D、美观性原则4、在数字电路中,一个标准的TTL与非门输入端接有3个低电平信号,输出端接有4个高电平信号,该与非门的输入逻辑表达式为:A、Y = AB’ + C’D’B、Y = A + B + C + DC、Y = AB + CDD、Y = A’ + B’ + C’ + D’5、以下哪种类型的存储器在计算机系统中通常用作主存储器?A. 硬盘驱动器(HDD)B. 固态硬盘(SSD)C. 只读存储器(ROM)D. 动态随机存取存储器(DRAM)6、在硬件设计中,以下哪种接口用于连接计算机与外部显示设备?A. USBB. SATAC. PCIeD. HDMI7、题干:以下哪种电子元件在数字电路中主要用作存储信息?A. 电阻B. 电容C. 晶体管D. 寄存器8、题干:在计算机系统中,以下哪个部件负责将用户输入的字符转换成相应的ASCII码?A. 中央处理器(CPU)B. 存储器C. 输入设备D. 输出设备9、在以下哪种情况下,一个数字信号被描述为“过采样”?A. 采样频率低于奈奎斯特频率B. 采样频率等于奈奎斯特频率C. 采样频率高于奈奎斯特频率D. 采样频率低于信号的最高频率 10、在数字信号处理中,以下哪个概念与“零阶保持器”相对应?A. 滤波器B. 离散傅里叶变换(DFT)C. 滑动平均滤波器D. 零阶保持器二、多项选择题(本大题有10小题,每小题4分,共40分)1、题干:以下哪些技术属于硬件工程师在嵌入式系统设计中常用的技术?()A、C语言编程B、Verilog或VHDL硬件描述语言C、PCB设计D、Linux操作系统E、数字信号处理2、题干:以下哪些硬件接口属于USB接口标准的一部分?()A、USB 1.1B、USB 2.0C、USB 3.0D、USB Type-CE、串行接口(RS-232)3、以下哪些技术或设备属于硬件工程师在嵌入式系统开发中常用的?()A. ARM处理器B. FPGA(现场可编程门阵列)C. 磁盘阵列D. USB接口4、在硬件设计过程中,以下哪些测试方法可以帮助硬件工程师验证电路设计的正确性?()A. 功能仿真B. 实验室测试C. 现场调试D. 用户反馈5、以下哪些是硬件工程师在设计和验证电路时需要考虑的电气特性?()A. 电压波动B. 电流稳定性C. 信号完整性D. 热设计E. 电磁兼容性6、以下关于SMT(表面贴装技术)的说法,正确的是?()A. SMT可以提高电路的组装密度B. SMT可以提高电路的可靠性C. SMT对电路板的设计要求较高D. SMT的制造成本较高E. SMT适用于大规模生产7、以下哪些属于硬件工程师在产品设计阶段需要考虑的因素?()A. 成本控制B. 可靠性设计C. 易用性设计D. 环境适应性设计E. 法律法规要求8、以下关于硬件测试的描述,正确的是?()A. 硬件测试分为功能测试、性能测试、兼容性测试等B. 功能测试主要检查硬件的功能是否满足设计要求C. 性能测试主要检查硬件的性能指标是否达到设计目标D. 兼容性测试主要检查硬件在不同操作系统、软件环境下的运行情况E. 以上都是9、以下哪些组件属于硬件工程师在设计和制造嵌入式系统时可能需要使用的?()A、微控制器(MCU)B、场效应晶体管(MOSFET)C、可编程逻辑器件(PLD)D、光耦合器E、RF模块 10、下列哪些技术或方法在硬件设计过程中有助于提高系统的可靠性?()A、冗余设计B、热设计分析C、电磁兼容性(EMC)测试D、故障检测和自恢复机制E、材料老化测试三、判断题(本大题有10小题,每小题2分,共20分)1、硬件工程师在进行电路板设计时,只需要考虑电路的电气性能,无需考虑机械结构设计。
硬件工程师笔试题目

硬件工程师笔试题1、电磁干扰的三要素是什么答:电磁干扰源、干扰传播路径和干扰敏感设备2、LCL滤波器的优点答:LCL型滤波器属于三阶滤波器,与前他滤波器相比其具有突出的优越性,在相同的谐波要求下,比其他型电感值、电容值更小,从而显著地节省材料、减少系统成本并降低损耗。
LCL型滤波器对高频谐波的抑制能力极强,并且网侧电感对冲击电流有较强的抑制能力。
3、差分线走线有两个原则:等长和等距。
但在实际布线中可能无法两者都完全满足,那么请问是等长优先还是等距优先?并说明原因。
答:应该等长优先,差分信号是以信号的上升沿和下降沿的交点作为信号变化点的,走线不等长的话会使这个交点偏移,对信号的时序影响较大,另外还给差分信号中引入了共模的成分,降低信号的质量,增加了EMI。
4、压敏电阻的工作原理答:当压敏电阻上的电压超过一定幅度时,电阻的阻值降低,从而将浪涌能量泄放掉,并将浪涌电压限制在一定的幅度。
5、寄生电容和寄生电感产生的影响答:寄生电容会延长信号的上升时间,降低电路的速度。
寄生电感会削弱旁路电容的贡献,减弱整个电源系统的滤波效果。
6、如何消除寄生电容答:(1)增加导体间隙,(2)适当使用地平面,(3)减小过孔7、逆变器常用的拓扑结构答:Boost电路8、常用MPPT算法有哪些答:恒压法、扰动观察法、电导增量法、模糊法、神经元网络法等9、IGBT和MOSFET的区别答:MOSFET可以做到电流很大,可以到上KA,但耐压能力没有IGBT强。
IGBT可以做很大功率,电流和电压都可以,就是一点频率不是太高,目前IGBT 硬开关速度可以到100KHZ,那已经是不错了。
不过相对于MOSFE的工作频率还是九牛一毛,MOSFET可以工作到几百KHZ、MHZ,以至几十MHZ。
10、高频逆变器和工频逆变器的原理区别答:高频逆变器是采用高频变压器升压的逆变电路。
先通过高频变换技术,将低压直流电逆变为低压交流电,经过高频变压器升压后,再经过高频整流滤波电路整流成高压直流电,最后通过逆变电路得到交流电供负载使用。
硬件工程师笔试试题集锦(均有参考答案)

(2)
注意适当加入旁路电容与时测试用; 注意适当加入 0 欧电阻、电感和磁珠以实现抗干扰和阻抗匹配; PCB 设计阶段 自己设计的元器件封装要特别注意以防止板打出来后元器件无法焊接; FM 部分走线要尽量短而粗,电源和地线也要尽可能粗; 旁路电容、晶振要尽量靠近芯片对应管脚; 注意美观与使用方便; 说明自己需要的工艺以及对制板的要求; 防止出现芯片焊错位置,管脚不对应; 防止出现虚焊、漏焊、搭焊等; 先调试电源模块,然后调试控制模块,然后再调试其它模块; 上电时动作要迅速,发现不会出现短路时在彻底接通电源; 调试一个模块时适当隔离其它模块; 各模块的技术指标一定要大于客户的要求; 由于整机调试时仍然会出现很多问题,而且这些问题往往更难解决,如
1、下面是一些基本的数字电路知识问题,请简要回答之。 (1) 什么是 Setup 和 Hold 时间? 答:Setup/Hold Time 用于测试芯片对输入信号和时钟信号之间的时间要求。 建立时间(Setup Time)是指触发器的时钟信号上升沿到来以前,数据能够保持稳 定不变的时间。 输入数据信号应提前时钟上升沿(如上升沿有效)T 时间到达芯片, 这个 T 就是建立时间通常所说的 Setup Time。如不满足 Setup Time,这个数据就 不能被这一时钟打入触发器,只有在下一个时钟上升沿到来时,数据才能被打入 触发器。 保持时间(Hold Time)是指触发器的时钟信号上升沿到来以后,数据保 持稳定不变的时间。如果 Hold Time 不够,数据同样不能被打入触发器。 (2) 什么是竞争与冒险现象?怎样判断?如何消除? 答:在组合逻辑电路中,由于门电路的输入信号经过的通路不尽相同,所产 生的延时也就会不同,从而导致到达该门的时间不一致,我们把这种现象叫做竞 争。由于竞争而在电路输出端可能产生尖峰脉冲或毛刺的现象叫冒险。如果布尔 式中有相反的信号则可能产生竞争和冒险现象。解决方法:一是添加布尔式的消 去项,二是在芯片外部加电容。 (3) 请画出用 D 触发器实现 2 倍分频的逻辑电路? 答:把 D 触发器的输出端加非门接到 D 端即可,如下图所示:
常见硬件工程师笔试题(标准答案)

硬件工程师笔试题一、电路分析:1、竞争与冒险在组合逻辑中,在输入端的不同通道数字信号中经过了不同的延时,导致到达该门的时间不一致叫竞争。
因此在输出端可能产生短时脉冲(尖峰脉冲)的现象叫冒险。
常用的消除竞争冒险的方法有:输入端加滤波电容、选通脉冲、修改逻辑设计等。
2、同步与异步同步逻辑是时钟之间有固定的因果关系。
异步逻辑是各时钟之间没有固定的因果关系。
同步电路:存储电路中所有触发器的时钟输入端都接同一个时钟脉冲源,因而所有触发器的状态的变化都与所加的时钟脉冲信号同步。
异步电路:电路没有统一的时钟,有些触发器的时钟输入端与时钟脉冲源相连,只有这些触发器的状态变化与时钟脉冲同步,而其它的触发器的状态变化不与时钟脉冲同步。
异步电路不使用时钟脉冲做同步,其子系统是使用特殊的“开始”和“完成”信号使之同步同步就是双方有一个共同的时钟,当发送时,接收方同时准备接收。
异步双方不需要共同的时钟,也就是接收方不知道发送方什么时候发送,所以在发送的信息中就要有提示接收方开始接收的信息,如开始位,结束时有停止位3、仿真软件:Proteus4、Setup 和Hold timeSetup/hold time 是测试芯片对输入信号和时钟信号之间的时间要求。
建立时间是指触发器的时钟信号上升沿到来以前,数据稳定不变的时间。
输入信号应提前时钟上升沿(如上升沿有效)T时间到达芯片,这个T就是建立时间-Setup time.如不满足setup time,这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿,数据才能被打入触发器。
保持时间是指触发器的时钟信号上升沿到来以后,数据稳定不变的时间。
如果hold time不够,数据同样不能被打入触发器。
5、IC设计中同步复位与异步复位的区别同步复位在时钟沿采集复位信号,完成复位动作。
异步复位不管时钟,只要复位信号满足条件,就完成复位动作。
异步复位对复位信号要求比较高,不能有毛刺,如果其与时钟关系不确定,也可能出现亚稳态。
硬件工程师招聘笔试题及解答(某大型国企)

招聘硬件工程师笔试题及解答(某大型国企)(答案在后面)一、单项选择题(本大题有10小题,每小题2分,共20分)1、以下哪个不是硬件工程师常用的电子设计自动化(EDA)工具?A、Altium DesignerB、CadenceC、Microsoft OfficeD、Eagle2、在数字电路设计中,以下哪种电路具有非破坏性读出特性?A、SR锁存器B、D触发器C、JK触发器D、T触发器3、以下哪种电子元件在电路中主要起到整流作用?()A. 电阻B. 电容C. 二极管D. 电感4、以下哪个参数是衡量晶体管放大能力的指标?()A. 饱和电压B. 开关电压C. 共基极电流增益D. 共射极电流增益5、某硬件工程师在进行电路设计时,需要选择一种适合高速信号传输的传输线。
以下选项中,哪一种传输线最适合高速信号传输?A. 同轴电缆B. 双绞线C. 无线传输D. 平行电缆6、在硬件设计中,以下哪个元件通常用于将模拟信号转换为数字信号?A. 运算放大器B. 电压比较器C. 模数转换器(ADC)D. 集成运算放大器7、在硬件设计中,以下哪种接口通常用于高速数据传输?A、USB接口B、I2C接口C、SPI接口D、PCI接口8、在硬件电路设计中,以下哪种元件通常用于产生稳定的直流电压?A、电阻B、电容C、二极管D、稳压二极管9、在数字电路中,用于表示逻辑状态的高电平通常指的是:A. 5VB. 3.3VC. 2.5VD. 1.8V 10、以下哪种类型的存储器在断电后会丢失存储的数据?A. 只读存储器(ROM)B. 随机存取存储器(RAM)C. 闪存(Flash Memory)D. 静态随机存取存储器(SRAM)二、多项选择题(本大题有10小题,每小题4分,共40分)1、以下哪些技术属于嵌入式系统硬件设计常用的技术?()A. 数字电路设计B. 模拟电路设计C. PCB(印刷电路板)设计D. 微控制器编程E. FPGA(现场可编程门阵列)设计2、在硬件工程师面试中,以下哪些指标可以用来评估候选人的硬件设计能力?()A. 熟悉的硬件设计工具B. 具有实际硬件项目经验C. 硬件故障诊断能力D. 对硬件设计规范的掌握程度E. 团队协作和沟通能力3、以下哪些组件属于硬件工程师在设计中需要考虑的关键硬件组件?()A. 微处理器B. 电源管理芯片C. 传感器D. 显示屏E. 集成电路(IC)4、在以下关于硬件设计规范的描述中,哪些是硬件工程师在编写硬件设计规范时应该包含的内容?()A. 设计目标和功能需求B. 硬件选型标准和规范C. 设计原理和算法描述D. PCB布局和布线原则E. 测试方法和验收标准5、以下哪些元件属于被动元件?()A. 电容B. 电感C. 变压器D. 晶体管6、在以下选项中,哪些是常见的数字信号处理算法?()A. 快速傅里叶变换(FFT)B. 滤波算法C. 神经网络算法D. 傅里叶级数7、以下哪些是硬件工程师在电路设计中需要考虑的关键因素?()A. 电源稳定性B. 热设计C. 电磁兼容性D. 成本控制E. 电路可靠性8、以下哪些是硬件工程师在项目实施过程中需要遵循的基本原则?()A. 遵循设计规范B. 优先考虑用户体验C. 保证设计可维护性D. 重视项目进度管理E. 注重团队合作9、以下哪些属于硬件工程师在电路设计时需要考虑的电磁兼容性(EMC)问题?A. 电路中的辐射干扰B. 电路对外的干扰C. 电路对电源的干扰D. 电路对同轴电缆的干扰 10、以下哪些是硬件工程师在PCB(印刷电路板)设计时需要遵守的原则?A. 高速信号走线采用差分信号传输B. 电源和地线设计应尽量短且宽C. 同一电源和地线应尽量走直线D. 避免信号走线在PCB边缘附近三、判断题(本大题有10小题,每小题2分,共20分)1、硬件工程师在设计和开发过程中,无需考虑电磁兼容性(EMC)的问题。
常见硬件工程师笔试题(标准答案)

硬件工程师笔试题一、电路分析:1、竞争与冒险在组合逻辑中,在输入端的不同通道数字信号中经过了不同的延时,导致到达该门的时间不一致叫竞争。
因此在输出端可能产生短时脉冲〔尖峰脉冲〕的现象叫冒险。
常用的消除竞争冒险的方法有:输入端加滤波电容、选通脉冲、修改逻辑设计等。
2、同步与异步同步逻辑是时钟之间有固定的因果关系。
异步逻辑是各时钟之间没有固定的因果关系。
同步电路:存储电路中所有触发器的时钟输入端都接同一个时钟脉冲源,因而所有触发器的状态的变化都与所加的时钟脉冲信号同步。
异步电路:电路没有统一的时钟,有些触发器的时钟输入端与时钟脉冲源相连,只有这些触发器的状态变化与时钟脉冲同步,而其它的触发器的状态变化不与时钟脉冲同步。
异步电路不使用时钟脉冲做同步,其子系统是使用特殊的“开始〞和“完成〞信号使之同步同步就是双方有一个共同的时钟,当发送时,接收方同时准备接收。
异步双方不需要共同的时钟,也就是接收方不知道发送方什么时候发送,所以在发送的信息中就要有提示接收方开始接收的信息,如开始位,结束时有停止位3、仿真软件:Proteus4、Setup 和Hold timeSetup/hold time 是测试芯片对输入信号和时钟信号之间的时间要求。
建立时间是指触发器的时钟信号上升沿到来以前,数据稳定不变的时间。
输入信号应提前时钟上升沿〔如上升沿有效〕T时间到达芯片,这个T就是建立时间-Setup time.如不满足setup time,这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿,数据才能被打入触发器。
保持时间是指触发器的时钟信号上升沿到来以后,数据稳定不变的时间。
如果hold time不够,数据同样不能被打入触发器。
5、IC设计中同步复位与异步复位的区别同步复位在时钟沿采集复位信号,完成复位动作。
异步复位不管时钟,只要复位信号满足条件,就完成复位动作。
异步复位对复位信号要求比拟高,不能有毛刺,如果其与时钟关系不确定,也可能出现亚稳态。
硬件工程师笔试题

硬件工程师笔试题1、同步电路和异步电路的区别是什么?同步逻辑是时钟之间存在固定的因果关系。
异步逻辑是指时钟之间没有固定的因果关系。
电路设计可分为同步电路设计和异步电路设计。
同步电路使用时钟脉冲来同步其子系统,而异步电路不使用时钟脉冲进行同步。
它的子系统使用特殊的“开始”和“结束”信号来同步它们。
异步电路具有以下优点:无时钟偏移问题、低功耗、平均性能而非最差性能、模块化、可组合性和可重用性整个设计中只有一个全局时钟成为同步逻辑。
只有时钟脉冲同时到达各记忆元件的时钟端,才能发生预期改变。
",多时钟系统逻辑设计成为异步逻辑。
电路状态改变由输入信号引起同步逻辑是时钟之间有固定的因果关系。
异步逻辑是各时钟之间没有固定的因果关系。
2、什么是\线与\逻辑,要实现它,在硬件特性上有什么具体要求?线路和逻辑是两个连接的输出信号,用于实现和的功能。
在硬件方面,有必要使用OC 门。
如果没有OC门,灌注电流可能过大,逻辑门可能烧坏。
同时,应在输出端口添加上拉电阻器。
3.设置和等待时间是多少?ttl集成电路的主要型式为晶体管-晶体管逻辑门(transistor-transistorlogicgate),ttl大部分都采用5v电源。
1.输出高电平uoh和低电平UOLOH≥2.4V,UOL≤ 0.4v2输入高电平和输入低电平UIH≥ 2.0V,UIL≤ 0.8Vcmos电路是电压控制器件,输入电阻极大,对于干扰信号十分敏感,因此不用的输入端不应开路,接到地或者电源上。
cmos电路的优点是噪声容限较宽,静态功耗很小。
1.输出高电平uoh和输出低电平uoluoh≈vcc,uol≈gnd2.输入高电平uoh和输入低电平uoluih≥0.7vcc,uil≤0.2vcc1) TTL电路是电流控制器件,CMOS电路是电压控制器件。
防御措施:1)在输入端和输出端加钳位电路,使输入和输出不超过不超过规定电压。
2)芯片的电源输入端加去耦电路,防止vdd端出现瞬间的高压。
硬件工程师笔试题 附答案

一、填空题(每题5分,8题,共40分)1.二极管的导通电压一般是0.7V 。
2.MOS管根据掺杂类型可以分为NMOS 、PMOS 。
3.晶体三极管在工作时,发射结和集电结均处于正向偏置,该晶体管工作在饱和状态。
4.二进制数(11010010)2转换成十六进制数是D2 。
5.贴片电阻上的103代表10k 。
6.输出使用O C门或OD门实现线与功能。
7.假设A传输线的特征阻抗是70欧姆,B传输线的特征阻抗是30欧姆,A传输线与B传输线相连,那么它们之间的反射系数是0.4。
(-0.4也可以是正确答案)8.假设模拟信号的输入带宽是10Hz~1MHz,对信号进行无失真采样的最低频率是 2MHz 。
二、问答题(每题10分,6题,共60分)1.单片机上电后没有运转,首先要检查什么?(10分)答案:第一步,测量电源电压是否正常;第二步,测量复位引脚是否正常;第三步,测量外部晶振是否起振。
2.请分别画出BUCK和BOOST电路的原理框图。
(10分)BU CK电路:BOOST电路:3.请画出SAR型(逐次逼近型)ADC的原理框图,或者描述SAR型ADC的工作原理。
(10分)SAR型ADC包括采样保持电路(S/H)、比较器(COMP ARE)、数/模转换器(DAC)、逐次逼近寄存器(SAR REGISTER)和逻辑控制单元(SAR L OGIC)。
模拟输入电压VIN由采样保持电路采样并保持,为实现二进制搜索算法,首先由SAR L OGIC 控制N位寄存器设置在中间刻度,即令最高有效位MSB为“1”电平而其余位均为“0”电平,此时数字模拟转换器DAC输出电压VDAC为0.5VREF,其中VREF为提供给ADC的基准电压。
由比较器对VIN和VDAC进行比较,若VIN>VDAC,则比较器输出“1”电平,N位寄存器的MSB保持“1”电平;反之,若VN<VDAC,则比较器输出“0”电平,N位寄存器的MSB被置为“0”电平。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
一、填空题(每题5分,8题,共40分)
1.二极管的导通电压一般是0.7V 。
2.MOS管根据掺杂类型可以分为NMOS 、PMOS 。
3.晶体三极管在工作时,发射结和集电结均处于正向偏置,该晶体管工作在饱和状态。
4.二进制数(11010010)2转换成十六进制数是D2 。
5.贴片电阻上的103代表10k。
6.输出使用OC门或OD门实现线与功能。
7.假设A传输线的特征阻抗是70欧姆,B传输线的特征阻抗是30欧姆,A传输线与B传输线相
连,那么它们之间的反射系数是0.4。
(-0.4也可以是正确答案)
8.假设模拟信号的输入带宽是10Hz~1MHz,对信号进行无失真采样的最低频率是 2MHz 。
二、问答题(每题10分,6题,共60分)
1.单片机上电后没有运转,首先要检查什么?(10分)
答案:第一步,测量电源电压是否正常;第二步,测量复位引脚是否正常;第三步,测量外部晶振是否起振。
2.请分别画出BUCK和BOOST电路的原理框图。
(10分)
BUCK电路:
BOOST电路:
3.请画出SAR型(逐次逼近型)ADC的原理框图,或者描述SAR型ADC的工作原理。
(10
分)
SAR型ADC包括采样保持电路(S/H)、比较器(COMP ARE)、数/模转换器(DAC)、逐次逼近寄存器(SAR REGISTER)
和逻辑控制单元(SAR L OGIC)。
模拟输入电压VIN由采样保持电路采样并保持,为实现二进制搜索算法,首先由SAR L OGIC 控制N位寄存器设置在中间刻度,即令最高有效位MSB为“1”电平而其余位均为“0”电平,此时数字模拟转换器DAC输出电压VDAC为0.5VREF,其中VREF为提供给ADC的基准电压。
由比较器对VIN和VDAC进行比较,若VIN>VDAC
,则比较器输出“1”电平,N位寄存器的MSB保持“1”电平;反之,若VN<VDAC,则比较器输出“0”电平,N位寄存器的MSB被置为“0”电平。
一次比较结束后,MSB被置为相应的电平,同时逻辑控制单元移至次高位并将其置“1”,其余位置“0”,进行下一次比较,直至最低有效位LSB比较完毕。
整个过程结束,即完成了一次模拟量到数字量的转换,N位转换结果存储在寄存器内,并由此最终输出所转化模拟量的数字码。
4.请将下图所示的英文翻译为中文。
(10分)
答案:使用交流耦合的方式将单端CMOS时钟信号送人CLKP引脚,CLKM引脚使用0.1uf的电容耦合到地,如下图136所示。
然而,要实现最优性能必须使用差分输入,因为可以减小共模噪声的干扰。
为实现高频输入采样,TI 推荐使用低抖动时钟。
带通滤波器可以减小抖动带来的影响。
非占空比50%的时钟信号不会影响ADC的性能。
5.请描述ARM或者FPGA各电压的上电时序,一般采用何种方式控制上电时序。
(10分)答案:核电压最先上电,然后辅助电压上电,IO口电压最后上电。
一般采用power good引脚控制上电的时序
6.请列出你常用的器件型号,并描述其功能和性能,最少描述两种。
(10分)
无正确答案,发挥题。