《数字电子技术A》离线作业答案之欧阳育创编

数字电子技术A第1次作业

时间:2021.02.04 创作:欧阳育

一、单项选择题(只有一个选项正确,共9道小题)

1. ()是仓储的基本任务,是仓储产生的根本原因。

(A) 流通调控

(B) 存储

(C) 质量管理

(D) 数量管理

正确答案:D

2. 在下列逻辑部件中,不属于组合逻辑部件的是

(A) 译码器

(B) 编码器

(C) 全加器

(D) 寄存器

正确答案:D

3.

(A)

(B)

(C)

(D)

正确答案:C

4.

逻辑函数F1、F2、F3的卡诺图如图1-2所示,他们之间的逻辑关系是。

(A) F3=F1•F2

(B) F3=F1+F

(C) F2=F1•F3

(D) F2=F1+F3

正确答案:B

5.

八选一数据选择器74151组成的电路如图1-3所示,则输出函数为()

(A)

(B)

(C)

(D)

正确答案:C

6.

某逻辑门的输入端A、B和输出端F的波形图1-7所示,F 与A、B的逻辑关系是:

(A) 与非

(B) 同或

(C) 异或

(D) 或

正确答案:B

7. 十进制数 3.625的二进制数和8421BCD码分别为()

(A) 11.11 和11.001

(B) 11.101 和0011.011000100101

(C) 11.01 和11.011000100101

(D) 11.101 和11.101

正确答案:B

8. 下列几种说法中错误的是()

(A) 任何逻辑函数都可以用卡诺图表示

(B) 逻辑函数的卡诺图是唯一的。

(C) 同一个卡诺图化简结果可能不是唯一的

(D) 卡诺图中1的个数和0的个数相同。

正确答案:D

9. 和TTL电路相比,CMOS电路最突出的优点在于()

(A) 可靠性高

(B) 抗干扰能力强

(C) 速度快

(D) 功耗低

二、主观题(共25道小题)

如图3所示,为检测水箱的液位,在A、B、C、三个地方安置了三个水位检测元件,当水面低于检测元件时,检测元件输出低电平,水面高于检测元件时,检测元件输出高电平。试用与非门设计一个水位状态显示电路,要求:当水面在A、B之间的正常状态时,仅绿灯G亮;水面在B、C 间或A以上的异常状态时,仅黄Y灯亮;水面在C以下的危险状态时,仅红灯R亮。

参考答案:

11.

12.

参考答案:

13.

已知逻辑函数:

画出逻辑函数F1、F2 和F的卡诺图;用最少的与非门实现逻辑函数F,画出逻辑图。

参考答案:

14.

分析图3所示逻辑电路,写出输出端的逻辑函数表达式,列出真值表,说明电路能实现什么逻辑功能.

参考答案:

一数字信号的波形如图1.1.1所示,试问该波形所代表的二进制数是什么?

参考答案:0101 1010

16.

将下列十进制数转换为二进制数、八进制数、十六进制数和8421BCD码(要求转换误差不大于2-4):

(1) 43 (2) 127 (3) 254.25 (4) 2.718

参考答案:

(1) 43D=101011B=53O=2BH;43的BCD编码为0100 0011BCD。

(2) 127D=1111111B=177O=7FH;127的BCD编码

为0001 0010 0111BCD。

(3) 254.25D=11111110.01B=376.2O=FE.4H;0010 0101 0100.0010 0101BCD。

17.

将下列每一二进制数转换为十六进制码:

(1) 101001B (2) 11.01101B

参考答案:(1) 101001B=29H (2) 11.01101B=3.68H 18.

将下列十进制转换为十六进制数:

(1) 500D (2) 59D (3) 0.34D (4)

1002.45D

参考答案:

(1) 500D=1F4H (2) 59D=3BH (3) 0.34D=0.570AH (4) 1002.45D=3EA.7333H 19. 将下列十六进制数转换为二进制数:

(1) 23F.45H (2) A040.51H

参考答案:

(1) 23F.45H=10 0011 1111.0100 0101B

(2) A040.51H=1010 0000 0100 0000.0101 0001B 20.

将下列十六进制数转换为十进制数:

(1) 103.2H (2) A45D.0BCH

参考答案:(1) 103.2H=259.125D (2)

A45D.0BCH=41024.046D

21.

用逻辑代数证明下列不等式

参考答案:

22.

将下列各式转换成与–或形式

参考答案:

23.

将下列各式转换成与–或形式

24.

将下列各式转换成与–或形式

25.

利用与非门实现下列函数

L=AB+AC

26.

利用与非门实现下列函数

27.

利用与非门实现下列函数

28.

用卡诺图法化简下列各式

29.

用卡诺图法化简下列各式

30.

用卡诺图法化简下列各式

31.

用卡诺图法化简下列各式

32.

用卡诺图法化简下列各式

33.

试分析图题3.3.4所示逻辑电路的功能34.

试用2输入与非门和反相器设计一个4位的奇偶校验器,即当4位数中有奇数个1时输出为0,否则输

出为1。

数字电子技术A第2次作业

一、单项选择题(只有一个选项正确,共1道小题)

1. 八路数据选择器,其地址输入端(选择控制端)有个

(A) 8

(B) 2

(C) 3

(D) 4

正确答案:C

二、主观题(共7道小题)

2.

发由全加器FA、2-4线译码器和门电路组成的逻辑电路如图3 a所示。试在图b中填写输出逻辑函数L的卡诺图(不用化简)。

3.

用数据选择器组成的多功能组合逻辑电路如图4所示。图中G1、G0为功能选择输入信号,X、Z为输入逻辑变量,F 为输出逻辑函数。分析该电路在不同的选择信号时,可获得哪几种逻辑功能,请将结果填入表4中。

4.

设计一个组合逻辑电路。电路输入DCBA为8421BCD码,当输入代码所对应的十进制数能被4整除时,输出L为1,其他情况为0。

1.用或非门实现。

2.用3线-8线译码器74HC138和逻辑门实现。

(0可被任何数整除,要求有设计过程,最后画出电路图)5.

某组合逻辑电路的输入、输出信号的波形如图4所示。1.写出电路的逻辑函数表达式;

2.用卡诺图化简逻辑函数;

3.用8选1数据选择器74HC151实现该逻辑函数.

参考答案:

6.

7.

分析图题3.3.6所示逻辑电路的功能。

8. 某雷达站有3部雷达A、B、C,其中A和B功率消耗相等,C的功率是A的功率的两倍。这些雷达由两台发电机X 和Y供电,发电机X的最大输出功率等于雷达A的功率消耗,发电机Y的最大输出功率是X的3倍。要求设计一个逻辑电路,能够根据各雷达的启动和关闭信号,以最节约电能的方式启、停发电机.

数字电子技术A第3次作业

本次作业是本门课程本学期的第3次作业,注释如下:一、单项选择题(只有一个选项正确,共11道小题)

1.

为将D触发器转换为T触发器,图9.4.2所示电路的虚线框内应是。

(A) 或非门

(B) 与非门

(C) 异或门

(D) 同或门

正确答案:D

2. 一位十进制计数器至少需要个触发器。

(A) 3

(B) 4

(C) 5

(D) 10

正确答案:B

3. 有一A/D转换器,其输入和输出有理想的线性关系。当分别输入0V和5V电压时,输出的数字量为00H和FFH,可求得当输入2V电压时,电路输出的数字量为

(A) 80H

(B) 67H

(C) 66H

(D) 5FH

正确答案:C

4. 在双积分A/D转换器中,输入电压在取样时间T1内的平均值VI与参考电压VREF应满足的条件是________。|V I||V REF|

(A) |V I||V REF|

(B) |V I||V REF|

(C) |V I|=|V REF|

(D) 无任何要求

正确答案:B

5. 图1-4所示电路中,能完成Qn+1= 逻辑功能的电路是()

(A)

(B)

(C)

(D) 正确答案:B

6.

D/A转换电路如图1-5所示。电路的输出电压υ0等于()

(A) 4.5V

(B) -4.5V

(C) 4.25V

(D) -8.25V

正确答案:B

7. 为了把串行输入的数据转换为并行输出的数据,可以使用()

(A) 寄存器

(B) 移位寄存器

(C) 计数器

(D) 存储器

正确答案:B

8. 单稳态触发器的输出脉冲的宽度取决于()

(A) 触发脉冲的宽度

(B) 触发脉冲的幅度

(C) 电路本身的电容、电阻的参数

(D) 电源电压的数值

正确答案:C

9. 为了提高多谐振荡器频率的稳定性,最有效的方法是

()

(A) 提高电容、电阻的精度

(B) 提高电源的稳定度

(C) 采用石英晶体振荡器

(D) 保持环境温度不变

正确答案:C

10. 已知时钟脉冲频率为fcp,欲得到频率为0.2fcp的矩形波应采用()

(A) 五进制计数器

(B) 五位二进制计数器

(C) 单稳态触发器

(D) 多谐振荡器

正确答案:A

11.

在图1-8用555定时器组成的施密特触发电路中,它的回差电压等于()

(A) 5V

(B) 2V

(C) 4V

(D) 3V

正确答案:B

四、主观题(共22道小题)

已知输入信号A、B、C的波形,试画出图2所示各电路输出(L1、L2、L3)的波形。设触发器的初态为0。

参考答案:

13.

逻辑电路如图4所示,试画出Q0、Q1、Q2的波形。设各触发器初态为0。

参考答案:

14.

已知某同步时序逻辑电路的时序图如图5所示。

1.列出电路的状态转换真值表,写出每个触发器的驱动方程和状态方程

2.试用D触发器和与非门实现该时序逻辑电路,要求电路最简。画出逻辑电路图.

参考答案:

15.

电路如图7所示,图中74HC153为4选1数据选择器。试问当MN为各种不同输入时,电路分别是那几种不同进制的计数器。

参考答案:

MN=00 8进制计数器,MN=01 9进制计数器,

MN=10 14进制计数器,MN=11 15进制计数器.

用移位寄存器74194和逻辑门组成的电路如图6所示。设74194的初始状态Q3Q2Q1Q0=0001,试画出各输出端Q3、Q2、Q1、Q0和L的波形。

参考答案:

各输出端Q3、Q2、Q1、Q0和L的波形如图A6所示。

17.

由555定时器组成的脉冲电路及参数如图8 a所示。已知vI 的电压波形如图b所示。试对应vI画出图中vO1、vO2的波形;

(a)

(b)

参考答案:

对应v I画出图中v O1、v O2的波形如图A8所示。

18.

逻辑电路如图2 a、b、c所示。试对应图d所示输入波形,分别画出输出端L1、、L2 和L3的波形。(设触发器的初态为0)

(a) (b)

(c) (d)

参考答案:

输出端L1、L2和L3的波形如图A2所示。

19.

分析如图5所示时序逻辑电路。(设触发器的初态均为0)1.写出各触发器的时钟方程、驱动方程、状态方程;2.画出完整的状态图,判断电路是否具能自启动;

3.画出在CP作用下的Q0、Q1及Q3的波形。

参考答案:

20.

试用正边沿D触发器设计一个同步时序电路,其状态转换图如图6所示。

1.列出状态表;

2.写出各触发器的激励方程和输出方程;

3.说明电路功能。

参考答案:

21.

由555定时器、3-8线译码器74HC138和4位二进制加法器74HC161组成的时序信号产生电路如图7所示。

1. 试问555定时器组成的是什么功能电路?计算vo1输出信号的周期;

2. 试问74LVC161组成什么功能电路?列出其状态表;

3. 画出图中vo1、Q3、Q2、Q1、Q0 及L的波形。

参考答案:

1.555定时器组成多谐振荡器。

2.74LVC161组成五进制计数器,电路状态表如表A7所示3.v o1、Q3、Q2、Q1、Q0及L的波形如图A7组成。

22.

参考答案:

各电路输出端的波形如图A1所示。

23.

分析如图6所示时序逻辑电路

1.写出各触发器的激励方程、输出方程

2.写出各触发器的状态方程

3.列出电路的状态表并画出状态图

4.说明电路的逻辑功能。

参考答案:

24.

用边沿JK触发器和最少的逻辑门设计一个同步可控2位二进制减法计数器。当控制信号X=0时,电路状态不变;当X=1时,在时钟脉冲作用下进行减1计数。要求计数器有一个输出信号Z,当产生借位时Z为1,其他情况Z为0。参考答案:

25.

时序信号产生电路如图8所示,CP为1kHz正方波。

1.说明74161和非门组成电路的逻辑功能;

2.对应CP输入波形,画出电路中υO1、υO2的电压波形。

3.计算υO2的输出脉宽tW ;

4.试问υO2的频率与CP的频率比是多少?

5.如改变74161数据输入,使D3D2D1D0=1000,试问υO2与CP的频率比又是多少?

参考答案:

26.

某组合逻辑电路的输入、输出信号的波形如图4所示。1.写出电路的逻辑函数表达式;

2.用卡诺图化简逻辑函数;

3.用8选1数据选择器74HC151实现该逻辑函数.

参考答案:

27.

参考答案:

28.

参考答案:

29. 试按表1.2.1所列的数字集成电路的分类依据,指出下列器件属于何种集成度器件:(1) 微处理器;(2) IC计算器;

(3) IC加法器;(4) 逻辑门;(5) 4兆位存储器IC。

参考答案:(1) 微处理器属于超大规模;(2) IC计算器属于大规模;(3) IC加法器属于中规模;(4) 逻辑门属于小规模;(5) 4兆位存储器IC属于甚大规模。

30.

设主从JK触发器的初始状态为0,CP、J、K信号如题图所示,试画出触发器Q端的波形。

参考答案:答案见题图

31.

逻辑电路如题图所示,已知CP和A的波形,画出触发器Q 端的波形,设触发器的初始状态为0。

32.

D触发器逻辑符号如题图所示,用适当的逻辑门,将D触发器转换成T触发器、RS触发器和JK触发器。

参考答案:

33.

已知一时序电路的状态表如表所示,试作出相应的状态图。

数字电子技术A第4次作业

三、主观题(共15道小题)

1.

参考答案:

分析电路可画出各逻辑电路的输出波形如图A2所示。

2.

已知状态表如表所示,试作出相应的状态图。

参考答案:

3.

已知状态图如图所示,试作出它的状态表

4.

《数字电子技术A》离线作业答案之欧阳育创编

数字电子技术A第1次作业 时间:2021.02.04 创作:欧阳育 一、单项选择题(只有一个选项正确,共9道小题) 1. ()是仓储的基本任务,是仓储产生的根本原因。 (A) 流通调控 (B) 存储 (C) 质量管理 (D) 数量管理 正确答案:D 2. 在下列逻辑部件中,不属于组合逻辑部件的是 (A) 译码器 (B) 编码器 (C) 全加器 (D) 寄存器 正确答案:D 3. (A) (B) (C) (D)

正确答案:C 4. 逻辑函数F1、F2、F3的卡诺图如图1-2所示,他们之间的逻辑关系是。 (A) F3=F1•F2 (B) F3=F1+F (C) F2=F1•F3 (D) F2=F1+F3 正确答案:B 5. 八选一数据选择器74151组成的电路如图1-3所示,则输出函数为() (A) (B) (C) (D) 正确答案:C 6. 某逻辑门的输入端A、B和输出端F的波形图1-7所示,F 与A、B的逻辑关系是: (A) 与非 (B) 同或

(C) 异或 (D) 或 正确答案:B 7. 十进制数 3.625的二进制数和8421BCD码分别为() (A) 11.11 和11.001 (B) 11.101 和0011.011000100101 (C) 11.01 和11.011000100101 (D) 11.101 和11.101 正确答案:B 8. 下列几种说法中错误的是() (A) 任何逻辑函数都可以用卡诺图表示 (B) 逻辑函数的卡诺图是唯一的。 (C) 同一个卡诺图化简结果可能不是唯一的 (D) 卡诺图中1的个数和0的个数相同。 正确答案:D 9. 和TTL电路相比,CMOS电路最突出的优点在于() (A) 可靠性高 (B) 抗干扰能力强 (C) 速度快 (D) 功耗低 二、主观题(共25道小题)

《数字电子技术(第二版)》课后习题参考答案

《数字电子技术(第二版)》课后习题参考答案 课题一认识数字电路 任务一认识数制与数制转换 一、填空题 1.1 23 2.1 27 3.1 215 4.1 231 5.B O D H 二、计算题 1. 2.54,85,427

3.0101,1100,1 1000,11 0111 4.17O,37O,66 O 5.110B,010 111B,001 101 110B 6.0FH,36H,0AE63H 7.0001 0110B,0010 1010B,1111 1100 0000B 任务二学习二进制数算术运算 一、计算题(给出的二进制均是无符号数) 1.(1)1 0000 (2)1 0000 1001 2.(1)10 1010 (2)1010 1111 3.(1)1 0100 (2)110 0000 4.(1)101 (2)11 二、写出下列带符号位二进制数(原码)所表示的十进制数 (1)+110 (2)-15 (3)-42 (4)+127 (5)+111 (6)-63 (7)+0 (8)+32 767 (9)-32 768 三、问答题 1. (1)答:左移,移动3位,应作乘以8运算。 (2)答:左移,移动4位,应作乘以16运算。 (3)答:右移,移动7位,应作除以128运算。 (4)答:右移,移动3位,应作除以8运算。 2.答:4位二进制无符号数的最大值是15。 3.答:8位二进制无符号数、有符号数的最大值分别是255和+127。4.答:16位二进制有符号数的最大值是+32 767。 任务三学习二进制代码 一、填空题 1.二进制数 2.4 3.8,4,2,1 二、判断题 1.×2.× 3.√ 4.× 5.× 6.× 三、计算题

《数字电子技术基础》课后习题答案

《数字电子技术基础》课后习题答案

《数字电路与逻辑设计》作业 教材:《数字电子技术基础》 (高等教育出版社,第2版,2012年第7次印刷) 第一章: 自测题: 一、 1、小规模集成电路,中规模集成电路,大规模集成电路,超大规模集成电路 5、各位权系数之和,179 9、01100101,01100101,01100110; 11100101,10011010,10011011 二、 1、× 8、√ 10、× 三、 1、A 4、B

练习题: 1.3、解: (1) 十六进制转二进制: 4 5 C 0100 0101 1100 二进制转八进制:010 001 011 100 2 1 3 4 十六进制转十进制:(45C)16=4*162+5*161+12*160=(1116)10 所以:(45C)16=(10001011100)2=(2134)8=(1116)10 (2) 十六进制转二进制: 6 D E . C 8 0110 1101 1110 . 1100 1000 二进制转八进制:011 011 011 110 . 110 010 000 3 3 3 6 . 6 2 十六进制转十进制:(6DE.C8)16=6*162+13*161+14*160+13*16-1+8*16-2=(1 758.78125)10 所以:(6DE.C8)16=(011011011110. 11001000)2=(3336.62)8=(1758.78125)10

(3) 十六进制转二进制:8 F E . F D 1000 1111 1110. 1111 1101二进制转八进制:100 011 111 110 . 111 111 010 4 3 7 6 . 7 7 2 十六进制转十进制: (8FE.FD)16=8*162+15*161+14*160+15*16-1+13*1 6-2=(2302.98828125)10 所以:(8FE.FD)16=(100011111110.11111101)2=(437 6.772)8=(2302.98828125)10 (4) 十六进制转二进制:7 9 E . F D 0111 1001 1110 . 1111 1101二进制转八进制:011 110 011 110 . 111 111 010 3 6 3 6 . 7 7 2 十六进制转十进制: (79E.FD)16=7*162+9*161+14*160+15*16-1+13*16 -2=(1950. 98828125)10 所以:(8FE.FD)16=(011110011110.11111101)2=(3636.772)8=(1 950.98828125)10

数字电子技术离线作业

模拟题一 一、单项选择 1、数字信号是 (b) 。 (a) 时间和幅值上连续变化的信号 (b) 时间和幅值上离散的信号 (c) 时间上连续、幅值上离散变化的信号 (c) 时间上离散、幅值上连续变化的信号 2、处理 (d) 的电子电路是数字电路。 (a) 交流电压信号 (b) 直流信号 (c) 模拟信号 (d) 数字信号 3、 数字电路中,晶体管的工作于 (d) 状态。 (a) 放大 (b) 饱和 (c) 截止 (d) 开关 4、 在设计过程中,逻辑函数化简的目的是 (b) 。 (a) 获得最简与或表达式 (b) 用最少的逻辑器件完成设计 (c) 用最少的集电门完成设计 (d) 获得最少的与项 5、10- 4线优先编码器允许同时输入 (d) 路编码信号。 (a) 1 (b) 9 (c) 10 (d) 多 6、 要使JK 触发器的输出Q 从1变成0,它的输入信号JK 应为 (b) 。 (a) 00 (b) 01 (c) 10 (d) 无法确定 7、 TTL 集成单稳态电路的暂稳态时间t W 为___(a)___。 (a) X X 0.7R C (b) X X R C (c) X X 1.1R C (d) X X 2.2R C 8、n 位环形移位寄存器的有效状态数是 (a) 。 (a) n (b) 2n (c) 4n (d) 2n 9、以下可编程逻辑器件中,集成密度最高的是 (d) 。 (a) PAL (b) GAL (c)HDPLD (d) FPGA 10、 若双积分A/D 转换器第一次积分时间T 1取20mS 的整倍数,它便具有 (b) 的优点。 (a) 较高转换精度 (b) 极强抗50Hz 干扰 (c) 较快的转换速度 (d) 较高分辨率 二. 填空题(请在空格中填上合适的词语,将题中的论述补充完整) 1、人们习惯的数制是 十进制 ,在数字电路中常用的数制是 二进制 。 2、在晶体三极管c 、b 极间并接 肖特基二极管 ,可提高晶体三极管开关速度。 3、 基本译码电路除了完成译码功能外,还能实现 逻辑函数发生 和 DMUX 功能。 4、用74LS138译码器实现多输出逻辑函数,需要增加若干个 与非门 。 5、触发器按逻辑功能可分为 RS 触发器 、 JK 触发器 、 T 触发器 、 D 触发器 4种最常用的触发器。 6、TTL 与非门构成的微分单稳电路中,若出现WI W t t 时,可采用_微分电路_电路解决。 7、 4个触发器构成的行波计数器,其最大计数长度为 16 。 8、按照数据写入的方式,ROM 可分为 掩脱ROM 、 PROM 、 EPROM 、和 E2PROM 等四类。 9、一10位ADC 的最小分辨电压为8mV ,采用四舍五入的量化方法,若输入电压为5.337V ,则输出数字量为 (1010011011)2 。 10、8位并行比较型A/D 转换器内比较器数量应为 255 。

《数字电子技术》复习题(含答案)

《数字电子技术》复习题 一.单项选择题 1.以下逻辑函数等式不成立的是( C )。 A .B A B A A +=+ B. A AB A =+ C. B A B A +=+ D. C A AB C A BC AB +=++ 2.逻辑电路如下图所示,电路输出端的表达式为( A )。 A .AB Y = B. 0=Y C. 1=Y D. AB Y = 3. 能够实现线与功能的门电路是( C )。 A .传输门 B. 三态门 C. OC 门 D. 与非门 4. 下列器件属于组合逻辑电路的是:( D ) A :74LS160 B :74LS191 C :74LS290 D :74LS47 5. 优先编码器74LS148工作时,如果输入是1011101101234567=I I I I I I I I ,则输出012Y Y Y 是( D )。 A :110 B :000 C :010 D :001 6.实现逻辑函数C A C B B A Y ++=的电路:( B ) A. 不存在竞争也不存在冒险 B. 存在竞争,但不存在冒险 C. 存在竞争也存在冒险 D. 不存在竞争,存在冒险 7. 只具有“置0”、“置1”功能的触发器是( B ) A :JK B :D C :T D :RS 8.构成十三进制计数器至少需要( C )个触发器。 A :2 B :3 C :4 D :5 9.集成双向移位寄存器74LS194当( C )实现左移功能。 A :0001=S S B :0101=S S

C :1001=S S D :1101=S S 10.使逻辑函数Y A BC =+为1的变量取值是( B )。 A. 010 B.011 C.101 D.110 11.输出有高阻状态的是( B ) A.与非门 B.三态门 C.计数器 D.555定时器 12.在下列电路中,不属于组合逻辑电路的是( B )。 A .编码器 B .JK 触发器 C .译码器 D .数据选择器 13.下面逻辑等式中,正确的是( C )。 A. A A =+1 B. A A A =⋅ C. A A =⋅1 D. A A A =+ 14.实现逻辑函数Y AB BC =+ 的电路:( C ) A.不存在竞争也不存在冒险 B.存在竞争,但不存在冒险 C.存在竞争也存在冒险 D.不存在竞争,存在冒险 15.八路数据选择器的地址输入(选择控制)端有( A )个。 A .3 B.2 C.4 D.8 16.一片74160十进制计数器不能构成( D )进制计数器。 A. 4 B. 5 C. 9 D. 20 17.施密特触发器常用于对脉冲波形的( D )。 A. 计数 B. 寄存 C.定时与延时 D.整形与变换 18. 下列表达式中与''AB A Y +=具有相同逻辑功能的是___B_____。 A )''B A Y = B ))'(AB Y = C )B A Y +=' D )'B A Y += 19.逻辑电路如图2.2所示,电路输出端的表达式为_____B_____。 A ) 0=Y B ) 1=Y C ))'(B A Y += D ))'(AB Y = 20. 要对4位二进制信息进行译码,译码器的输出位数是__D__。 A )2 B )3 C )8 D )16 21. 用两片74LS290十进制计数器能构成的最大进制计数器为__D___。 A) 16 B) 20 C) 32 D) 100 22. 为了把串行输入的数据转换成为并行输出的数据,可以使用__B___。 A )数码寄存器 B )移位寄存器 C )计数器 D )存储器 23. D/A 转换器转换精度与位数相关,若仅根据分辨率考虑,当要求精度达到

北京理工大学2021年9月《数字电子技术》基础作业考核试题及答案参考10

北京理工大学2021年9月《数字电子技术》基础作业考核试题及答案参考 1. 和八进制数(166)8等值的十六进制数和十进制数分别为( )。 A.76H,118D B.76H,142D C.E6H,230D D.74H,116D 参考答案:A 2. 通常,要将模拟量转换为数字量,需要三个步骤:即采样保持、量化、编码。( ) A.错误 B.正确 参考答案:B 3. 在二进制译码器中,如果输入代码有n位,则有2的(n-1)次方个输出信号。( ) A.错误 B.正确 参考答案:A 4. 设计同步时序逻辑电路的一般步骤包括( )和确定激励方程组、输出方程组、画出逻辑图、检查自启功能。 A.建立原始状态图和原始状态表 B.状态化简 C.状态分配 D.选择触发器类型 参考答案:ABCD 5. 移位寄存器可以用作数据的串/并变换。( ) A、错误 B、正确 参考答案:B

6. 在下列逻辑电路中,属于组合逻辑电路的有( )。 A.译码器 B.编码器 C.全加器 D.寄存器 参考答案:ABC 7. 用PLA实现逻辑函数时,首先将逻辑函数化简为最简与或式。( ) T.对 F.错 参考答案:T 8. 用异或门实现六位码a1、a2、a3、a4、a5、a6的奇校验电路,要求当奇数个1时,输出Y=1,否则Y=0,则其逻辑表达式Y=( )。 A.a1⊕a2⊕a3⊕a4⊕a5⊕a6 B.a1+a2+a3+a4+a5+a6 C.a1a2a3a4a5a6 D.a1⊙a2⊙a3⊙a4⊙a5⊙a6 参考答案:A 9. 以下哪条不是最小项的性质( ) A.对任何变量的函数式来讲,全部最小项之和为1 B.两个不同的最小项相加可以消去一个变量 C.n变量有2n项最小项,且对每一最小项而言,有n个最小项与之相邻 D.两个不同最小项之积为0 参考答案:B 10. 当A和B都是1位数时,它们只能取( )和( )两种值。 A.0、0 B.0、1 C.1、1 D.1、2

北京理工大学2021年2月《数字电子技术》基础作业考核试题6答案参考

北京理工大学2021年2月《数字电子技术》基础作业考核试题及答案(参考) 1. 在( )的情况下,函数Y=A+B运算的结果是逻辑“1”。 A.全部输入是“0” B.任一输入是“0” C.任一输入是“1” D.全部输入是“1” 参考答案:BCD 2. 能将缓慢变化的波形转换成矩形波的电路是( )。 A.单稳态触发器 B.施密特触发器 C.多谐振荡器 D.双稳态振荡器 参考答案:B 3. 8421BCD码1001比0001大。( ) A.错误 B.正确 参考答案:B 4. 由555定时器构成的施密特触发器,改变控制电压Vco时,则( )。 A.改变输出Uo的幅值 B.改变低电平的UOL数值 C.改变高电平UOH的数值 D.改变回差电压 参考答案:D 5. 若AB=AC,一定是B=C。( ) A、错误 B、正确 参考答案:A

6. 任何逻辑函数都可以表示成最简最小项之和的形式,而且对某一个逻辑函数来说,这种表示形式只有一个。( ) A.错误 B.正确 参考答案:A 7. 一个8选一数据选择器的数据输入端有( )个 A.1 B.2 C.3 D.8 参考答案:D 8. 以下表达式中不符合逻辑运算法则的是( )。 A.C·C=2C B.1+1=2 C.0+1=1 D.A+1=1 参考答案:AB 9. 一位十进制计数器至少需要( )个触发器。 A.3 B.4 C.5 D.10 参考答案:B 10. 和二进制数110101.01等值的十六进制数是( ) A、35.4 B、35.1 C、D1.4 D、65.2

参考答案:A 11. 一位十六进制数可以用( )位二进制数来表示。 A.1 B.2 C.4 D.16 参考答案:C 12. 构成计数电路的基本单元是具有记忆作用的触发器。( ) A.错误 B.正确 参考答案:A 13. 在何种输入情况下,“与非”运算的结果是逻辑0( )。 A.全部输入是0 B.任一输入是0 C.仅一输入是0 D.全部输入是1 参考答案:D 14. 两输入逻辑异或门的输入/输出逻辑关系为( )。 A.有1出0,全0出1 B.有0出1,全1出0 C.相同出0,不同出1 D.相同出1,不同出0 参考答案:C 15. 设计同步时序逻辑电路的一般步骤包括( )和确定激励方程组、输出方程组、画出逻辑图、检查自启功能。 A.建立原始状态图和原始状态表 B.状态化简

北京理工大学2021年8月《数字电子技术》基础作业考核试题及答案参考4

北京理工大学2021年8月《数字电子技术》基础作业考核试题及答案(参考) 1. 八进制数(18)8比十进制(18)10小。( ) A.错误 B.正确 参考答案:A 2. 用PLA实现逻辑函数时,首先将逻辑函数化简为最简与或式。( ) T.对 F.错 参考答案:T 3. 门电路组成的多谐振荡器振荡周期与时间常数RC无关。( ) A.错误 B.正确 参考答案:A 4. 卡诺图化简法可以更加直观、简捷的逻辑函数化简方法。( ) A.错误 B.正确 参考答案:B 5. 利用反馈归零法获得N进制计数器时,若为异步置零方式,则状态SN只是短暂的过渡状态,不能稳定而是立刻变为0状态。( ) A.正确 B.错误 参考答案:A 6. A/D转换过程中,必然会出现量化误差。( ) A.正确 B.错误 参考答案:A 7. 设计同步时序逻辑电路的一般步骤包括( )和确定激励方程组、输出方程组、画出逻辑图、检查自启功能。 A.建立原始状态图和原始状态表 B.状态化简 C.状态分配 D.选择触发器类型

参考答案:ABCD 8. n个变量构成的任一个最小项,它总共有另外n个最小项和它是逻辑相邻的。( ) A、错误 B、正确 参考答案:B 9. 74LS147为8-3线优先编码器。( ) A.错误 B.正确 参考答案:A 10. 液晶显示器的优点是功耗极小、工作电压低。( ) A.错误 B.正确 参考答案:B 11. 移存器的一个典型应用是乘、除运算,将数据左移一位就是将移存器中的数乘以2,右移一位就是除以2。( ) A.错误 B.正确 参考答案:B 12. 因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。( ) A.错误 B.正确 参考答案:A 13. 下列触发器中,没有克服空翻现象的是( )。 A.边沿D触发器 B.主从RS触发器 C.同步RS触发器 D.主从JK触发器 参考答案:C 14. 在组合逻辑电路中,并非所有的竞争都会产生冒险。( ) A.错误

西南交通大学22春“车辆工程”《数字电子技术A》作业考核题库高频考点版(参考答案)试题号2

西南交通大学22春“车辆工程”《数字电子技术A》作业考核题库高频考 点版(参考答案) 一.综合考核(共50题) 1. 要想把串行数据转换成并行数据,不应选()。 A.并行输入串行输出方式 B.串行输入串行输出方式 C.串行输入并行输出方式 D.并行输入并行输出方式 参考答案:ABD 2. 下列哪些信号不属于数字信号()。 A.正弦波信号 B.时钟脉冲信号 C.音频信号 D.视频图像信号 参考答案:ACD 3. N个触发器可以构成最大计数长度(进制数)为()的计数器 A.N B.2N C.N的平方 D.2的N次方 参考答案:D 4. 在下列逻辑部件中,不属于组合逻辑部件的是() A.译码器 B.编码器 C.全加器 D.寄存器

5. 在下列逻辑电路中,不是时序逻辑电路特征的是()。 A.含有触发器 B.由门电路构成 C.有记忆功能 D.有竞争冒险现象 参考答案:AD 6. 改变()值,不会改变555构成的多谐振荡器电路的振荡频率。 A.电源VCC B.电阻R1 C.电阻R2 D.电容C 参考答案:A 7. 用555定时器组成施密特触发器,当输入控制端CO外接10V电压时,回差电压为() A.3.33V B.5V C.6.66V D.10V 参考答案:B 8. 数据选择器和数据分配器的功能正好相反,互为逆过程。() A.错误 B.正确 参考答案:B

T.对 F.错 参考答案:T 10. CMOSOD门(漏极开路门)的输出端可以直接相连,实现线与。() A.错误 B.正确 参考答案:B 11. OC门,即集电极开路门,是一种能够实现线逻辑的电路。() A.错误 B.正确 参考答案:B 12. 时序电路不含有记忆功能的器件。() T.对 F.错 参考答案:F 13. 在双积分A/D转换器中,输入电压在取样时间T1内的平均值VI与参考电压VREF应满足的条件是()。 A.|VI|≥|VREF| B.|VI|≤|VREF| C.|VI|=|VREF| D.无任何要求 参考答案:A

【精品】数字电子技术基础天津大学网教离线作业考核试卷答案(可编辑

数字电子技术基础天津大学网教离线作业考核试卷答案 ------------------------------------------作者 ------------------------------------------日期

数字电子技术基础 要求: 一、独立完成,下面已将五组题目列出,请按照学院平台指定 ..的做题组数作 答, 每人只 ....,满分100分; ...答.一组题目 ....,多答无效 平台查看做题组数操作:学生登录学院平台→系统登录→学生登录→课程考试→离线考核→离线考核课程查看→做题组数,显示的数字为此次离线考核所应做哪一组题的标识; 例如:“做题组数”标为1,代表学生应作答“第一组”试题; 二、答题步骤: 1.使用A4纸打印学院指定答题纸(答题纸请详见附件); 2.在答题纸上使用黑色水笔 ..作答;答题纸上全部信息要求 ....按题目要求手写 手写,包括学号、姓名等基本信息和答题内容,请写明题型、题号;答 题页数不要超过2页; 三、提交方式:请将作答完成后的整页答题纸以图片形式依次 ..Word .... ..粘贴在 ...一个 文档中 ...上传(只粘贴部分内容的图片不给分),图片请保持正向、清晰; 1.上传文件命名为“中心-学号-姓名-科目.doc” 2.文件容量大小:不得超过20MB。 提示:未按要求作答题目 ........的作业 ....0.分记 ..! ...及雷同作业 .....,成绩以 题目如下: 第一组: 计算题 一、(本题30分)

逻辑电路如图所示,试答:1、写出逻辑式并化简为最简与或表达式;2、画出化简后的逻辑电路图。 二、(本题10分) 某逻辑符号如图1 所示,其输入波形如图2所示,(1)画出输出F 的波形;(2) 列出其状态表并写出逻辑式 。 A B C A B C t 图1 图2 F 三、(本题20分) 已知全加器的状态表如下,试答:1、分析说明能否用全加器构成一个3位表决器(少数服从多数);2、 其功能是当输入量的多数为“1” 时, 输出为“1”, 否则为“0”。对照下表说明,哪几个变量是输入(三位的表决意见),哪个变量是输出(表决结果)?

数字电子技术试卷A及答案

1 一、单项选择题(每题2分,共20分) 1.将二进制数(11011101.1)转换为十进制数是( A ) A) 221.5 B) 222.5 C) 223.5 D) 257.5 2.按以下方法处理CMOS 或非门多余输入端,正确的是( C ) A )接电源正极 B )悬空 C )通过10K Ω电阻接地 D) 以上三种方法都不对 3.电路输入为某种BCD 码,要用七段数码显示器显示,为此需用到( A ) A )4-7线译码器 B )4-5线译码器 C )4-2线译码器 D )4-1线译码器 4.下列各门电路中,输出端可直接直连,实现线与的是( B ) A )一般TTL 与非门 B )集电极开路TTL 与非门 C )一般CMOS 与非门 D )一般TTL 或非门 5.将一个右移4位移位寄存器的末级触发器3Q 端接至前级触发器0D 输

2 入端。设初态为3210Q Q Q Q =1101,以过5个CP 作用后的状态为( B ) A )1101 B )1110 C )1011 D )0111 6.用256×4位的RAM 扩展成2048×12位RAM ,每一条I/O 总线上并联了几条数据线?( C ) A )24 B )12 C )8 D )4 7.如下图中电路的名称是( D ) A )单稳态电路 B )JK 触发器 C )施密特电路 D )多谐振荡器 8.已知函数D C B A Y ++=)(,则其反函数为( B ) A )D C B D C A + B ) D C B A ++ C )AC D AB + D )D B C A + 9.可实现逻辑函数A Y =的是( D ) A ) A A ⋅ B ) A A + C )0⊕A D ) 1⊕A

21798《数字电子技术》习题参考答案

21798《数字电子技术》习题参考答案 模块一数字逻辑基础 (1) 项目一数制与数制转换 (1) 项目二代码 (2) 项目三基本逻辑与逻辑门电路 (2) 项目四集成门电路 (3) 项目五逻辑代数定律与逻辑化简 (4) 模块二组合逻辑电路 (5) 项目一组合逻辑电路的分析与设计 (5) 项目二编码器 (6) 项目三译码器 (6) 项目四加法器 (7) 项目五数值比较器 (7) 项目六数据选择器 (8) 模块三触发器 (8) 项目一 RS触发器 (8) 项目二主从型JK触发器 (9) 项目三维持阻塞D触发器 (10) *项目四不同类型触发器的转换 (10) 模块四时序逻辑电路 (12) 项目一时序逻辑电路的分析 (12) 项目二计数器 (13) 项目三寄存器 (13) 模块五 555时基电路与石英晶体多谐振荡器 (14) 项目一定时器 (14) 项目二施密特触发器 (14) 项目三多谐振荡器 (15) 模块六数模与模数转换 (16) 项目一数模转换器 (16) 项目二模数转换器 (17) 模块七半导体存储器 (17) 项目一只读存储器 (17) 项目二随机存储器 (19) *项目三可编程逻辑器件 (20)

模块一数字逻辑基础 项目一数制与数制转换 一、填空题 1. 1、23 2. 1、27 3. B、O、D、H 二、问答题 1. 答:数字电路中的存储器元件只有“通”和“断”两种工作状态,数字电路中的脉冲信号也只有“高电平”和“低电平”两种形式,它们正好与二进制数码“1”和“0”相对应,因此,在数字电路中采用二进制电路结构简单,处理数据方便。 2. 答:二进制数码“1”在不同位置时,所代表的数值不同,称之为二进制的“位权”。高位位权是相邻低位位权的2倍。 三、计算题 1. 7,15,31 2. [1010]2,[1000 0000]2,[100 0000 0010]2 3. [17]8,[37]8,[66]8 4. [101]8,[1 000]8,[10 000 000]8 5. [0F]16,[36]16,[0AE63]16 6. [1 0110]2,[1011 1000 1111 1100]2,[11 1111 1111 1101 0101]2 7. 表1-3 用数值表示输出端的工作状态

《数字电子技术》习题及答案

第1章 数制和码制 一、填空题 1.数制转换:(011010)2 =( )10 =( )8 =( )16。 2.数制转换:(35)10 =( )2 =( )8 =( )16。 3.数制转换:(251)8 =( )2 =( )16 =( )10。 4.数制转换:(4B )16 =( )2 =( )8 =( )10。 5.数制转换:(69)10 =( )2 =( )16 =( )8。 6.将二进制数转换为等值的八进制和十六进制数 (10011011001)2 =( )8 =( )16。 7.将二进制数转换为等值的八进制和十六进制数 (1001010.011001)2 =( )8 =( )16。 一、填空题答案: 1.26、32、1A ; 2.100011、43、 23; 3.10101001、A9、169; 4.1001011、113、75; 5.1000101、45、105; 6.2331、4D9; 7.112.31、4A.64。 第2章 逻辑代数基础 一、填空题 1.逻辑函数Y AB A B ''=+,将其变换为与非-与非形式为 。 2.逻辑函数Y A B AB C ''=+,将其变换为与非-与非形式为 。 3. 将逻辑函数AC BC AB Y ++=化为与非-与非的形式,为 。 4.逻辑函数Y A A BC '''=+,化简后的最简表达式为 。 5.逻辑函数Y A B A B ''=++,化简后的最简表达式为 。 6.逻辑函数()()Y A BC AB ''''=+,化简后的最简表达式为 。 7. 逻辑函数Y AB AB A B ''=++,化简后的最简表达式为 。 一、填空题答案 1.()()()Y AB A B '''''= ; 2.()()()Y A B AB C '''''=; 3. ()()()()Y AB BC AC ''''=; 4. Y A '=; 5.1Y =; 6.1Y =; 7.Y A B =+。 二、选择题 1.下面逻辑等式中,正确的是 。 A. 1A A '+= B. 0A A '+= C. A A A '+= 2.下面逻辑等式中,正确的是 。 A. 1A A '= B. 0A A '= C. A A A '=

《数字电子技术》课后习题答案

第1单元能力训练检测题(共100分,120分钟) 一、填空题:(每空0.5分,共20分) 1、由二值变量所构成的因果关系称为逻辑关系。能够反映和处理逻辑关系的数学工具称为逻辑代数。 2、在正逻辑的约定下,“1”表示高电平,“0”表示低电平。 3、数字电路中,输入信号和输出信号之间的关系是逻辑关系,所以数字电路也称为逻辑电路。在逻辑关系中,最基本的关系是与逻辑、或逻辑和非逻辑。 4、用来表示各种计数制数码个数的数称为基数,同一数码在不同数位所代表的权不同。十进制计数各位的基数是10,位权是10的幂。 5、8421 BCD码和2421码是有权码;余3码和格雷码是无权码。 6、进位计数制是表示数值大小的各种方法的统称。一般都是按照进位方式来实现计数的,简称为数制。任意进制数转换为十进制数时,均采用按位权展开求和的方法。 7、十进制整数转换成二进制时采用除2取余法;十进制小数转换成二进制时采用乘2取整法。 8、十进制数转换为八进制和十六进制时,应先转换成二进制,然后再根据转换的二进数,按照三个数码一组转换成八进制;按四个数码一组转换成十六进制。 9、逻辑代数的基本定律有交换律、结合律、分配律、反演律和非非律。 10、最简与或表达式是指在表达式中与项中的变量最少,且或项也最少。 13、卡诺图是将代表最小项的小方格按相邻原则排列而构成的方块图。卡诺图的画图规则:任意两个几何位置相邻的最小项之间,只允许一位变量的取值不同。 14、在化简的过程中,约束项可以根据需要看作1或0。 二、判断正误题(每小题1分,共10分) 1、奇偶校验码是最基本的检错码,用来使用PCM方法传送讯号时避免出错。(对) 2、异或函数与同或函数在逻辑上互为反函数。(对) 3、8421BCD码、2421BCD码和余3码都属于有权码。(错) 4、二进制计数中各位的基是2,不同数位的权是2的幂。(对) 3、每个最小项都是各变量相“与”构成的,即n个变量的最小项含有n个因子。(对) 4、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。(错) 5、逻辑函数F=A B+A B+B C+B C已是最简与或表达式。(错) 6、利用约束项化简时,将全部约束项都画入卡诺图,可得到函数的最简形式。(错) 7、卡诺图中为1的方格均表示逻辑函数的一个最小项。(对)

相关主题
相关文档
最新文档