主板时钟电路工作原理
时钟电路工作原理

时钟电路工作原理
时钟电路是一种用于产生和控制电子设备中时间的电路。
它通常由一个或多个振荡器和一组计数器、分频器以及其他辅助电路组成。
其工作原理可以分为以下几个步骤。
1. 振荡器产生稳定的时钟信号。
振荡器是时钟电路的核心部件,它负责产生稳定的振荡输出。
常见的振荡器类型包括晶体振荡器、RC振荡器和LC振荡器。
这些振荡器根据其设计原理,
通过在电路中形成周期性的振荡信号来产生频率稳定的时钟信号。
2. 计数器将时钟信号转换为数字表示。
计数器是时钟电路中的重要组成部分,它接收来自振荡器的时钟信号,并将其转换为相应的数字表示。
计数器通常是二进制计数器,根据时钟信号的上升沿或下降沿触发,逐次递增或递减数字。
计数器的位数决定了其能够表示的最大数字。
3. 分频器将时钟信号进行分频。
分频器用于将高频的时钟信号分频为低频的时钟信号。
这是因为某些电子设备可能需要不同的时钟频率来执行不同的任务。
分频器可以通过设置不同的分频比将时钟频率降低到所需的范围。
4. 辅助电路进行时钟信号处理。
时钟电路中还可以包含一些辅助电路,用于对时钟信号进行进一步处理。
例如,锁相环(PLL)可以用于对时钟信号进行相位或频率调整,以满足特
定的要求。
另外,时钟电路中通常还会包含使能电路、复位电路和延时电路等,以控制和调整时钟信号的行为。
通过以上的步骤,时钟电路可以产生稳定的时钟信号并将其用于电子设备中。
时钟信号的稳定性和准确性对于许多电子设备的正常工作至关重要,因此时钟电路被广泛应用于各种设备中,如计算机、手机、电视和微控制器等。
时钟电路基本原理

1时钟供电组成时钟电路主要由时钟发生器(时钟芯片)、、、和等组成。
● 时钟芯片时钟芯片主要有S. Winbond、 PhaseLink. C-Media、IC. IMI等几个品牌,主板上见得最多的是ICS和Winbond两种,如图6-1、图6-2所示。
● 晶振时钟芯片通常使用的晶振,如图6-3所示。
晶振与组成一个谐振回路,从晶振的两脚之问产生的输入到时钟芯片,如图6-4所示。
判断品振是否工作,可以用测量晶振两脚分别对地是否有(以上),这是晶振工作的前提条件,再用示波器测量晶振任意一脚是否有与标称频率相同的振荡正弦波输出(这是最准确的方法)。
在没有示波器的情况下,可以直接更换新的晶振和谐振电容,用替换法来排除故障。
2 时钟电路工作原理时钟电路的1=作原理图,如图6-5所示。
时钟芯片有电压输入后(有的时钟芯片还有一组电压),再有一个好信号,表示主板各部位所有的供电止常,于是时钟芯片开始工作。
晶振两脚产生的基本频率输入到时钟芯片内部的,从振荡器出来的基本频率经过“频率扩展锁相网路”进行频率扩展后输入到各个,最后得到不同频率的时钟输出。
初始默认输出频率由频率选择锁存器输入引脚FS(4:0)设置,之后可以通过IIC总线再进行设置。
多数时钟芯片都支持IIC总线控制,通过一根双向的数据线(SD ATA)和一根时钟线( SCLK)对芯片的时钟输出频率进行设置。
图6-5中:48MHz USB与48MHz DOT为固定48MHz时钟输出;3V66(3:1)共3组为的66MHz时钟输出:CPUCLKT (2:0)共3组为CPU时钟输出;CPUCLKC (2:0)共3组为CPU时钟输出,与CPUCLKT互为;CLK (6:0)共7组为 33MHz 的PCI时钟输出,输出到PCI插槽,有多少个PCI插槽就使用多少组。
主板的时钟分布如图6-6所示,内存总线时钟由北桥供给,部分主板电路设计有独立的内存时钟发生器,如图中虚线所示。
时钟电路工作原理

时钟电路工作原理时钟电路是电子设备中非常重要的一部分,它用于产生和维持设备的时序信号,控制各个部件的工作节奏,保证整个系统的正常运行。
时钟电路的工作原理涉及到许多电子学的知识,包括振荡器、计数器、分频器等。
本文将详细介绍时钟电路的工作原理及其在电子设备中的应用。
1. 时钟信号的作用。
时钟信号是指在电子设备中用来同步各个部件工作的信号,它可以看作是设备的“心跳”,控制着设备内部各个部件的工作节奏。
在数字电路中,时钟信号决定了数据的采样时刻,保证了数据的正确传输和处理。
在模拟电路中,时钟信号可以用来控制各个部件的工作状态,保证整个系统的稳定运行。
2. 振荡器的作用。
时钟信号的产生离不开振荡器,它是时钟电路中最基本的部件之一。
振荡器可以产生一定频率的周期性信号,这个信号就是时钟信号的基础。
常见的振荡器包括晶体振荡器、RC振荡器、LC振荡器等。
它们通过不同的原理产生周期性信号,为时钟电路提供稳定的时钟信号源。
3. 计数器的作用。
计数器是时钟电路中的另一个重要部件,它可以将输入的时钟信号进行计数,产生不同的输出信号。
在时钟电路中,计数器通常用来产生分频信号,将高频的时钟信号分频为设备内部各个部件所需的时钟信号。
通过计数器,可以实现对时钟信号的精确控制,满足不同部件的工作需求。
4. 分频器的作用。
分频器是时钟电路中的另一个重要部件,它可以将输入的时钟信号进行分频,产生不同频率的输出信号。
分频器通常与计数器结合使用,实现对时钟信号的精确控制。
在电子设备中,不同部件对时钟信号的频率要求不同,通过分频器可以满足这些不同的需求,保证整个系统的正常运行。
5. 时钟电路的应用。
时钟电路在电子设备中有着广泛的应用,几乎所有的数字电路和模拟电路都需要时钟信号来同步各个部件的工作。
在计算机、通信设备、消费电子产品等领域,时钟电路都扮演着至关重要的角色。
它不仅可以控制设备内部各个部件的工作节奏,还可以实现数据的同步传输和处理,保证设备的稳定运行。
主板时钟电路工作原理

主板时钟电路工作原理主板时钟电路是计算机硬件中的一个重要组成部分,它负责产生和管理计算机系统中的各种时钟信号,确保各个硬件设备能够按照统一的时间基准进行工作。
本文将详细介绍主板时钟电路的工作原理。
一、主板时钟电路的作用主板时钟电路的主要作用是为计算机系统提供统一的时钟信号,以保证各个硬件设备之间的协调工作。
时钟信号的产生和分配是计算机系统中非常重要的一个环节,它直接影响到计算机的稳定性和性能。
二、主板时钟电路的组成主板时钟电路由时钟发生器、时钟分频器和时钟分配器三部分组成。
1. 时钟发生器时钟发生器是主板时钟电路中的核心部件,它负责产生基准时钟信号。
基准时钟信号的频率通常为几十兆赫兹,它是计算机系统中所有时钟信号的参考。
时钟发生器可以采用晶体振荡器或者压控振荡器等元件来产生高精度的时钟信号。
2. 时钟分频器时钟分频器用于将基准时钟信号进行分频,得到不同频率的时钟信号,以满足各个硬件设备的工作需求。
分频器通常采用计数器和锁存器等元件来实现,它可以将基准时钟信号分频为CPU时钟、内存时钟、总线时钟等不同频率的时钟信号。
3. 时钟分配器时钟分配器负责将分频后的时钟信号分配给各个硬件设备。
它通过时钟总线将时钟信号传输到不同的硬件设备上,确保它们按照统一的时间基准进行工作。
时钟分配器通常采用多路选择器和缓冲器等元件来实现,它可以根据不同的时钟信号需求将时钟信号分配给不同的硬件设备。
三、主板时钟电路的工作原理主板时钟电路的工作原理可以分为时钟信号的产生、分频和分配三个步骤。
1. 时钟信号的产生主板时钟电路首先通过时钟发生器产生基准时钟信号。
时钟发生器可以根据晶体振荡器或者压控振荡器的工作原理,产生稳定的时钟信号。
基准时钟信号的频率通常为几十兆赫兹,它是计算机系统中所有时钟信号的参考。
2. 时钟信号的分频基准时钟信号经过时钟分频器进行分频,得到不同频率的时钟信号。
时钟分频器通常采用计数器和锁存器等元件,根据预设的分频系数将基准时钟信号进行分频。
主板时钟电路工作原理

主板时钟电路工作原理一、引言主板时钟电路是计算机中的重要组成部分,它负责提供计算机系统中的时钟信号,控制各个部件的工作节奏和同步。
本文将详细介绍主板时钟电路的工作原理。
二、主板时钟电路的组成主板时钟电路通常由以下几个部分组成:1. 晶体振荡器:晶体振荡器是主板时钟电路的核心部件,它负责产生稳定的时钟信号。
晶体振荡器通常采用石英晶体作为振荡元件,通过振荡电路将电能转换为机械能,产生稳定的振荡信号。
2. 预分频器:预分频器用于将晶体振荡器产生的高频信号进行分频,得到更低频的时钟信号。
预分频器通常采用计数器电路实现,根据设定的分频比例将高频信号分频为所需的时钟信号。
3. 锁相环(PLL):锁相环是主板时钟电路中的重要组成部分,它能够通过反馈机制控制时钟信号的频率和相位。
锁相环通常由相频比较器、低通滤波器、VCO(Voltage Controlled Oscillator)和分频器等部件组成。
4. 时钟分配器:时钟分配器负责将时钟信号分配给各个子系统和部件,确保它们按照同步的节奏工作。
时钟分配器通常采用多路复用器和缓冲器等电路实现。
三、主板时钟电路的工作原理主板时钟电路的工作原理如下:1. 晶体振荡器产生高频信号:晶体振荡器通过振荡电路将电能转换为机械能,产生稳定的高频振荡信号。
晶体振荡器通常采用石英晶体作为振荡元件,石英晶体具有稳定的振荡特性,能够提供准确的时钟信号。
2. 预分频器进行分频:晶体振荡器产生的高频信号经过预分频器进行分频,得到更低频的时钟信号。
预分频器根据设定的分频比例将高频信号分频为所需的时钟信号,以满足系统对时钟频率的要求。
3. 锁相环控制时钟信号:锁相环通过反馈机制控制时钟信号的频率和相位。
锁相环中的相频比较器将分频后的时钟信号与参考信号进行比较,得到误差信号。
低通滤波器对误差信号进行滤波,得到控制信号。
控制信号通过控制VCO的频率,使得输出的时钟信号与参考信号同步。
4. 时钟分配器分配时钟信号:时钟分配器将时钟信号分配给各个子系统和部件,确保它们按照同步的节奏工作。
主板时钟电路工作原理

主板时钟电路工作原理时钟电路是计算机主板上的一个重要组成部份,它负责产生和控制计算机系统中各个部件的时序信号,确保它们能够按照正确的时间顺序进行工作。
本文将详细介绍主板时钟电路的工作原理。
一、时钟信号的产生主板时钟电路通常由一个晶体振荡器和相应的频率分频电路组成。
晶体振荡器是主板时钟电路的核心部件,它通过利用晶体的谐振特性来产生稳定的振荡信号。
晶体振荡器的频率由晶体的物理特性决定,通常为4MHz、8MHz或者更高的频率。
晶体振荡器产生的振荡信号经过频率分频电路进行分频,得到不同频率的时钟信号。
这些时钟信号被用于驱动计算机系统中的各个部件,如CPU、内存、总线等。
二、时钟信号的分频时钟信号的分频是为了将高频率的振荡信号转换为适合不同部件工作的低频率信号。
不同的部件对时钟信号的要求不同,因此需要根据实际情况进行分频。
例如,CPU对时钟信号的要求较高,通常需要一个较高频率的时钟信号来驱动其内部的运算逻辑。
而内存则对时钟信号的要求相对较低,通常使用较低频率的时钟信号即可。
在主板时钟电路中,通常会使用锁相环(PLL)来实现时钟信号的分频。
PLL是一种电路,可以根据输入的参考信号和反馈信号来产生稳定的输出时钟信号。
三、时钟信号的分配主板时钟电路会将分频后的时钟信号分配给不同的部件。
通常会有一个时钟分配器来实现这个功能。
时钟分配器可以根据不同的部件的时钟需求,将合适的时钟信号分配给它们。
时钟分配器通常会有多个时钟输出通道,每一个通道可以输出不同的时钟频率。
这样可以满足不同部件对时钟信号频率的需求。
四、时钟信号的同步在计算机系统中,不同部件之间需要进行数据的传输和交互。
为了确保数据的正确传输,时钟信号的同步是非常重要的。
主板时钟电路中通常会有一个时钟同步电路,用于确保各个部件的时钟信号保持同步。
时钟同步电路通常会使用锁存器等元件来实现。
时钟同步电路会根据输入的时钟信号,生成一个同步的时钟信号,并将其分配给各个部件。
电脑主板时钟电路

以时钟芯片为中心的电路即称之为时钟电路。
时钟电路组成:
时钟电路原理:
1.供电
3.发出时钟信号
2.PG
VRM
PG
时钟电路原理:
1. 3.3v供电给时钟芯片,有的有2.5v供电
2.收到cpu电源芯片发出的pg(power good 电源好)信号后开始工 作
DDR2
137# 138# 185# 186# 220# 221#
DDR3
63# 64# 184# 185#
接口: AGP PCI BIOS PCI—E SOCKET 370 SOCKET 478 SOCKET 775 SOCKET 754 SOCKET 940
频率: 66 MHZ 33 MHZ 33 MHZ 100 MHZ 66/100/133 MHZ 100/133/200 MHZ
1.供电的查找:
1.供电线比较粗 2.供电线上有保 险电阻和电感 3.有大的滤波电 容
时钟电路
时钟电路原理与维修
时钟电路作用?
发出时钟信号送到主板的各个芯片。让主板各 个芯片协调统一的工作。
时钟信号==口令信号
时钟电路识别:
时钟芯片: 1。长条形两边有脚,Байду номын сангаас些板例如单桥板无时钟芯片 2。有14.318MHZ晶振 3。有的在内存附近还有个副时钟芯片 4。常见型号:ICS, WINBOND,PLL,RTM
电压: 1.6V 左右 1.5 V 左右 1.5 V 左右 0.5 V 左右 0.8—1.2V 0.2—0.8V 0.2—0.8V 1.5—2.5V 1.5—2.5V
电压:
主板电路工作原理

主板各电路工作原理主要内容:1、主板开机电路2、主板供电电路(含主供电及其他供电电路)3、时钟电路4、复位电路5.1 主板开机电路5.1.1软开机电路的大致构成及工作原理开机电路又叫软开机电路,是利用电源(绿线被拉成低电平之后,电源其它电压就可以输出)的工作原理,在主板自身上设计的一个线路,此电路以南桥或I/O为核心,由门电路、电阻、电容、二极管(少见)三极管、门电路、稳压器等元件构成,整个电路中的元件皆由紫线5V提供工作电压,并由一个开关来控制其是否工作,(如图4-1)当操作者瞬间触发开机之后,会产生一个瞬间变化的电平信号,即0或1的开机信号,此信号会直接或间接地作用于南桥或I/O内部的开机触发电路,使其恒定产生一个0或1的的信号,通过外围电路的转换之后,变成一个恒定的低电平并作用于电源的绿线。
当电源的绿线被拉低之后,电源就会输出各路电压(红5V、橙3.3V、黄12V等)向主板供电,此时主板完成整个通电过程。
图5-1 主板通电电路的工作原理图5.1.2学习重点:①主板软开机电路的大致构成及工作原理;②软开机线路的寻找;④主板不通电故障的检修;⑤实际检修中需注意的特殊现象。
5.1.3实例剖析:一款MS-6714主板,故障为不能通电,其开机电路如图5-2所示(图5-2)通过以上线路发现,开机电路由W83627HF-AW组成整个线路,按照主板不通电故障的检修流程进行检修,测其67脚没有3.3V左右的控制电压,此时就算更换I/O仍是不能工作的,于是查找相关线路,发现此点的控制电压是由FW82801DB直接发出,再查此南桥的1.5V的待机电压异常,跟寻此点线路,发现南桥旁一个型号为702的场效应管损坏,更换此管后,故障排除。
注:W83627系列I/O在Intel芯片组的主板中从Intel810主板开始,到目前的主板当中,都有广泛的应用,而且在实际维修中极容易损坏.5.1.4目前主板中常见的几种开机电路图:ASROCK P4S61 开机电路图5.2 主板供电电路5.2.1主板供电电路(见图5-3 )是主板中最容易损坏的部分,在实际的维修中占有相当大的比例,在学习本节之前,我们先来了解一下主板的供电机制。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
时钟电路工作原理:3.3v电源经过二极管和电感进入分频器后,分频器开始工作,和晶体一起产生振荡,在晶体的两脚均可以看到波形。
晶体的两脚之间的阻值在450---700欧之间。
在它的两脚各有1V左右的电压,由分频器提供。
晶体两脚常生的频率总和是14.318M。
总频(OSC)在分频器出来后送到PCI槽的B16脚和ISA的B30脚。
这两脚叫OSC测试脚。
也有的还送到南桥,目的是使南桥的频率更加稳定。
在总频OSC线上还电容。
总频线的对地阻值在450---700欧之间,总频时钟波形幅度一定要大于2V电平。
如果开机数码卡上的OSC灯不亮,先查晶体两脚的电压和波形;有电压有波形,在总频线路正常的情况下,为分频器坏;无电压无波形,在分频器电源正常情况下,为分频器坏;有电压无波形,为晶体坏。
没有总频,南、北桥、CPU、CACHE、I/O、内存上就没有频率。
有了总频,也不一定有频率。
总频一定正常,可以说明晶体和分频器基本上正常,主要是晶体的振荡电路已经完全正常,
反之就不正常。
当总频产生后,分频器开始分频,R2将分频器分过来的频率送到南桥,在南桥处理过后送到P CI槽B8和ISA的B20脚,这两脚叫系统测试脚,这个测试脚可以反映主板上所有的时钟是否正常。
系统时钟的波形幅度一定要大于1.5V,这两脚的阻值在450---700欧之间,由南桥提供。
在主板上RESET和CLK者是南桥处理的,在总频正常下,如果RESET和CLK都没有,在南桥电源正常情况下,为南桥坏。
主板不开机,RESET不正常,先查总频。
在主板上,时钟线
比AD线要粗一些,并带有弯曲。
二、主板时钟芯片电路及时序关系讲解
1、概述
主板时钟芯片电路提供给CPU,主板芯片组和各级总线(CPU总线,AGP总线,PCI总线,ISA总线等)和主板各个接口部分基本工作频率,有了它,电脑才能在CPU控制下,按步就班,协调地完成各项功能工作:
2、石英晶体多谐振荡器
a、解释说明,主板时钟芯片即分频器的原始工作振荡频率,由石英晶体多谐振荡器的谐振频率来产生,提供给分频率一个基准的14.318MHZ的振荡频率,它是一个多谐振荡器的正反馈环电路,也就是说它把输入作为输出,把输出作为输入的反馈频率,象这样一个永无休止的循环自激过程。
b、基本电路部分:
c、分频器(时钟芯片)电路部分:分频器基本工作条件;石英晶体多谐振荡器提供14.318MHZ基准频率.;VCC(3.3V)工作电压(依具体时钟芯片而定);V SS接地线(~);滤波电容(对分频器产生的各级频率进行标正微调;分频器产生的各级总线时钟;CPU外部总线时钟频率(CPU CLOCK):66MHZ.100MHZ.133MHZ内存控制管理器总线时钟频率(DIMM):66MHZ.100.133MHZ;AGP总线时钟频率:66MH Z;PCI总线时钟频率:33MHZ;ISA总线时钟频率:8MHZ。
d、基本时序关系:
CPU 66、100、133
PCI(33MHZ)
ISA(8MHZ)
三、图解
频率发生器芯片
频率也可以称为时钟信号,频率在主板的工作中起着决定性的作用。
我们目前所说的CPU速度,其实也就是CPU的频率,如P4
1.7GHz,这就是CPU的频率。
电脑要进行正确的数据传送以及正常的运行,没有时钟信号是不行的,时钟信号在电路中的主要作用就是同步;因为在数据传送过程中,对时序都有着严格的要求,只有这样才能保证数据在传输过程不
出差错。
时钟信号首先设定了一个基准,我们可以用它来确定其它信号的宽度,另外时钟信号能够保证收发数据双方的同步。
对于CPU而言,时钟信号作为基准,C PU内部的所有信号处理都要以它作为标尺,这样它就确定CPU指令的执行速度。
时钟信号频率的担任,会使所有数据传送的速度加快,并且提高了CPU 处理数据的速度,这就是我们为什么超频可以提高机器速度的原因。
要产生主板上的时钟信号,那就需要专门的信号发生器,也称为频率发生器。
但是主板电路由多个部分组成,每个部分完成不同的功能,而各个部分由于存在自己的独立的传输协议、规范、标准,因此它们正常工作的时钟频率也有所不同,如CPU的FSB可达上百兆,I/O口的时钟频率为24MHz,USB的时钟频率为48MHz,因此这么多组的频率输出,不可能单独设计,所以主板上都采用
专用的频率发生器芯片来控制。
频率发生器芯片的型号非常繁多,其性能也各有差异,但是基本原理是
相似的。
例如ICS
950224AF时钟频率发生器,是在I845PE/GE的主板上得到普遍采用时钟频率发生器,通过BIOS内建的“AGP/PCI频率锁定”功能,能够保证在任何时钟频率之下提供正确的PCI/AGP分频,有了起提供的这“AGP/PCI频率锁定”功能,使用多高的系统时钟都不用担心硬盘里面精贵的数据了,也不用担心显卡、声卡等的安全了,超频,只取决于CPU和内存的品质而已了。
主板时钟电路工作原理
时钟电路工作原理:
DC3.5V电源经过二极管和L1(L1可以用0Ω电阻代替)进入分频器后,分频器开始工作,和晶体一起产生振荡。
在晶体的两脚均可以看到波形。
晶体的两脚之间的阻值在450-700Ω之间。
在它的两脚各有1V左右的电压,由分频器提供。
晶体两脚产生的频率总和是14.318M。
总频OSC在分频器出来后送到PCI槽的B16脚和ISA槽的B30脚(这两个脚叫OSC测试脚)。
也有的还送到南桥,目的是使南桥的频率更加稳定。
在总频OSC的线上还有电容,总频线的对地电阻在450
-700Ω之间。
总频的时钟波形幅度一定要大于2V。
如果开机数码卡上的OSC灯不亮,先查晶体两脚的电压和波形。
有电压有波形,在总频线路正常的情况下,为分频器坏。
若无电压无波形,在分频器电源正常的情况下,为分频器坏;有电压无波形,为晶体坏。
没有总频,南、北桥、CPU、CACHE、I/O、内存上就没有频率,有了总频,南、北桥、内存、CPU、C ACHE、I/O上不一定有频率。
总频一旦正常,可以说明晶体和分频器基本正常,主要是晶体的振荡电路
已经完全正常,反之就不正常。
当分频产生后,分频器开始分频,R2经分频器过来的频率送到南桥,在南桥处理过后送到PCI槽的B39脚(PCICLK)和ISA槽的B20脚(SYSCLK),这两脚叫系统时钟测试脚。
这个测试脚可以反映主板上所有的时钟是否正常。
系统时钟的波形幅度一定要大于1.5V。
在主板上,RST和CLK都是由南桥处理的。
若总频正常,如果RST和CLK都没有,在南桥电源正常的情
况下,为南桥坏。
主板不开机,RST灯不正常,要先查总频。
如果在数码卡上有OSC灯和RST灯,没有CLK灯的话,先查R3输出的分频有没有。
若没有,在线路正常的情况下,一般是分频器坏。
如果CLK的波形幅度不够,那得先查R3输出的幅度够不够。
若不够,一般为分频器坏。
若够,查南桥的电压够不够。
若够,南桥坏;
不够,查电源电路。
R1将分频器分过来的频率送给CPU的第6脚(在CPU上RST较旁边,见图纸),这个脚为CPU时钟脚。
CPU如果没有时钟,是绝对不会工作的。
CPU的时钟有可能由北桥提供。
如果南桥上有CLK信号而
CPU上没有,就可能是分频器或南桥坏。
R4为I/O提供频率。
在主板上,时钟线比AD线要粗一些,并带有弯曲。
频率发生偏移,是晶体电容所导致的。
它的现象是刚开机就死机,运行98出错,分频器本身坏了,会导致频率上不去,和晶体无关。
C PU的两边为控制处理(位置见图),控制南桥和分频器,当频率发生偏移,会自动调整。
当CACHE短路会引起不开机,开路不会导致不开机故障。
如果不读内存(C1、C6、D3、D4),多为C ACHE内部或数据线坏。
如果应显示却无显示(2A、0D),一般也是CACHE坏。
开机即死机,也是C ACHE坏。
进入C盘慢或者运行windows死机,也多为CACHE坏.若不进C盘,那一般为TAG或其
电路有故障。