数字电路答案大全(DOC)
(完整版)数字电路试题及参考答案

《数字电路》试卷及答案一、【单项选择题】(本大题共20小题,每小题2分,共40分)在每小题列出的四个选项中只有一个选项是符合题目要求的,请将正确选项前的字母填在答题卷相应题号处。
1、对于钟控RS触发器,若要求其输出“0”状态不变,则输入的RS信号应为( A )。
[A] RS=X0 [B] RS=0X [C] RS=X1 [D] RS=1X2、以下各电路中,( B )可以产生脉冲定时。
[A] 多谐振荡器[B] 单稳态触发器[C] 施密特触发器[D] 石英晶体多谐振荡器3、下列逻辑电路中为时序逻辑电路的是( C )。
[A] 变量译码器[B] 加法器[C] 数码寄存器[D] 数据选择器4、同步时序电路和异步时序电路比较,其差异在于后者( B )。
[A] 没有触发器[B] 没有统一的时钟脉冲控制[C] 没有稳定状态[D] 输出只与内部状态有关5、当用专用输出结构的PAL设计时序逻辑电路时,必须还要具备有( A )。
[A] 触发器[B] 晶体管[C] MOS管[D] 电容6、能将输出端直接相接完成线与的电路有( C )。
[A] TTL与门[B] 或门[C] 三态门[D] 三极管非门7、TTL与非门的多余脚悬空等效于( A )。
[A] 1 [B] 0 [C] Vcc [D] Vee8、以下哪一条不是消除竟争冒险的措施( B )。
[A] 接入滤波电路[B] 利用触发器[C] 加入选通脉冲[D] 修改逻辑设计9、主从触发器的触发方式是( D )。
[A] CP=1 [B] CP上升沿[C] CP下降沿[D] 分两次处理10、组合型PLA是由( A )构成。
[A] 与门阵列和或门阵列[B] 一个计数器[C] 一个或阵列[D] 一个寄存器11、下列四个数中,最大的数是( B )。
[A] (AF)16[B] (001010000010)8421BCD[C] (10100000)2[D] (198)1012、触发器有两个稳态,存储8位二进制信息要( B )个触发器。
数字电路第五版(康华光)课后答案

第一章数字逻辑习题1.1 数字电路与数字信号图形代表的二进制数1.1.4 一周期性数字波形如图题所示,试计算:(1)周期;(2)频率;(3)占空比例MSB LSB0 1 2 11 12 (ms)解:因为图题所示为周期性数字波,所以两个相邻的上升沿之间持续的时间为周期,T=10ms 频率为周期的倒数,f=1/T=1/=100HZ占空比为高电平脉冲宽度与周期的百分比,q=1ms/10ms*100%=10%数制将下列十进制数转换为二进制数,八进制数和十六进制数(要求转换误差不大于24(2)127 (4)解:(2)(127)D= 27 -1=()B-1=(1111111)B=(177)O=(7F)H(4)()D=B=O=H二进制代码将下列十进制数转换为 8421BCD 码:(1)43 (3)解:(43)D=(01000011)BCD试用十六进制写书下列字符繁荣 ASCⅡ码的表示:P28(1)+ (2)@ (3)you (4)43解:首先查出每个字符所对应的二进制表示的 ASCⅡ码,然后将二进制码转换为十六进制数表示。
(1)“+”的 ASCⅡ码为 0101011,则(00101011)B=(2B)H(2)@的 ASCⅡ码为 1000000,(01000000)B=(40)H(3)you 的 ASCⅡ码为本 1111001,1101111,1110101,对应的十六进制数分别为 79,6F,75(4)43 的 ASCⅡ码为 0110100,0110011,对应的十六紧张数分别为 34,33逻辑函数及其表示方法在图题 1. 中,已知输入信号 A,B`的波形,画出各门电路输出 L 的波形。
解: (a)为与非, (b)为同或非,即异或第二章逻辑代数习题解答用真值表证明下列恒等式(3)A⊕ =B AB AB+ (A⊕B)=AB+AB解:真值表如下由最右边2栏可知,A⊕B与AB+AB的真值表完全相同。
用逻辑代数定律证明下列等式(3)A+ABC ACD C D E A CD E+ + +( ) = + +解:A+ABC ACD C D E++ +( )=A(1+BC ACD CDE)+ += +A ACD CDE+= +A CD CDE+ = +A CD+ E用代数法化简下列各式(3)ABC B( +C)解:ABC B( +C)= + +(A B C B C)( + )=AB AC BB BC CB C+ + + + +=AB C A B B+ ( + + +1)=AB C+(6)(A+ + + +B A B AB AB) ( ) ( )( )解:(A+ + + +B A B AB AB) ( ) ( )( )= A B + A B +(A + B A )( +B )=AB(9)ABCD ABD BCD ABCBD BC + + + +解:ABCD ABD BCD ABCBD BC +++ +=ABC D D ABD BC D C ( + +) + ( + ) =B AC AD C D ( + + + ) =B A C A D ( + + + ) =BA C D ( + + ) =AB BC BD + +画出实现下列逻辑表达式的逻辑电路图,限使用非门和二输入与非门B AB AB = + + AB B = + A B = +(1)L AB AC = +(2) ( ) L DAC= +已知函数L (A ,B ,C ,D )的卡诺图如图所示,试写出函数L 的最简与或表达式用卡诺图化简下列个式(3) ()() L ABCD =++解: ( , , , ) L ABCDBCDBCDBCDABD= + + +(1)ABCD ABCD AB AD ABC+ + + +解:ABCD ABCD AB AD ABC+ + + +=ABCD ABCD ABC C D D AD B B C C ABC D D+ + ( + )( + +) ( + )( + +) ( + )=ABCD ABCD ABCD ABCD ABCD ABCD ABCD+ + + ++ +(6)L A B C D( , , , )=∑m(0,2,4,6,9,13)+∑d(1,3,5,7,11,15)解:L= +A D∑m(0,13,14,15)+∑d(1,2,3,9,10,11)(7)L A B C D( , , ,) =解:已知逻辑函数L AB BC CA= + + ,试用真值表,卡诺图和逻辑图(限用非门和与非门)表示解:1>由逻辑函数写出真值表A B C L0 0 0 00 0 1 10 1 0 10 1 1 11 0 0 11 0 1 11 1 0 11 1 1 0用摩根定理将与或化为与非表达式L = AB + BC + AC = AB BC AC4>由已知函数的与非-与非表达式画出逻辑图2> 由真值表画出卡诺图3> 由卡诺图,得逻辑表达式 LABBCAC = + +第三章习题MOS 逻辑门电路根据表题所列的三种逻辑门电路的技术参数,试选择一种最合适工作在高噪声环境下的门电路。
数字电路试卷 答案

标准答案及评分标准课程名称:数字电路 适用专业(班级):课程归属:理工学科部 是否可携带(填写计算器、词典等):计算器 开卷、闭卷:闭卷 学科部主任:出卷人:―――――――――――――――――――――――――――――――――― 一.选择题(每小题2分,共20分)1.一位8421BCD 码译码器的数据输入线与译码输出线的组合是 【 C 】 A .4:6 B.1:10 C.4:10 D.2:42.若输入变量A 、B 全为1时,输出F=1,则其输入与输出的关系是 【 B 】 A.异或 B.同或 C.或非 D.与或3.在下列逻辑电路中,不是组合逻辑电路的是 【 D 】 A. 译码器 B. 加法器 C. 编码器 D.寄存器4.一个8选一的数据选择器,其地址输入(选择控制输入)端的个数是【 C 】A.4B.2C.3D.165.最小项ABCD 的逻辑相邻最小项是 【 A 】 A. ABCD B. ABCD C. ABCD D. ABCD6.同步计数器和异步计数器比较,同步计数器的最显著优点是 【 A 】 A .工作速度高 B.触发器利用率高 C.电路简单 D.不受时钟CP 控制7.一位8421BCD 码译码器的数据输入线与译码输出线的组合是 【 C 】 A .4:6 B.1:10 C.4:10 D.2:48.组合逻辑电路通常由【 】组合而成。
【 B 】 A.触发器 B.门电路 C.计数器 D.锁存器9.8线—3线优先编码器的输入为I0—I7 ,当优先级别最高的I7有效时,其输出012Y Y Y ∙∙的值是 【 C 】 A.111 B.010 C.000 D.10110.逻辑表达式A +B C = 【 C 】 A.A+B B. A+C C.(A+B )(A+C ) D.B+C二.填空题(每小题2分,共20分)1.555定时器构成的施密特触发器,若电源电压V CC =12V ,电压控制端经0.01µF 电容接地,则下触发电平U T –= 4 V 。
10套数字电路复习题(带完整答案)

Made by 遇见第一套一.选择题(18分)1.以下式子中不正确的是()a.1?A=Ab.A+A=Ac.d.1+A=12.已知下列结果中正确的是()a.Y=Ab.Y=Bc.Y=A+Bd.3.TTL反相器输入为低电平时其静态输入电流为()a.-3mAb.+5mAc.-1mAd.-7mA4.下列说法不正确的是()a.集电极开路的门称为OC门b.三态门输出端有可能出现三种状态(高阻态、高电平、低电平)c.OC门输出端直接连接可以实现正逻辑的线或运算d利用三态门电路可实现双向传输5.以下错误的是()a.数字比较器可以比较数字大小b.实现两个一位二进制数相加的电路叫全加器c.实现两个一位二进制数和来自低位的进位相加的电路叫全加器d.编码器可分为普通全加器和优先编码器6.下列描述不正确的是()a.触发器具有两种状态,当Q=1时触发器处于1态b.时序电路必然存在状态循环c.异步时序电路的响应速度要比同步时序电路的响应速度慢d.边沿触发器具有前沿触发和后沿触发两种方式,能有效克服同步触发器的空翻现象7.电路如下图(图中为下降沿Jk触发器),触发器当前状态Q3 Q2 Q1为“011”,请问时钟作用下,触发器下一状态为()a.“110” b.“100” c.“010” d.“000”8、下列描述不正确的是()a.时序逻辑电路某一时刻的电路状态取决于电路进入该时刻前所处的状态。
b.寄存器只能存储小量数据,存储器可存储大量数据。
c.主从JK触发器主触发器具有一次翻转性d.上面描述至少有一个不正确9.下列描述不正确的是()a.EEPROM具有数据长期保存的功能且比EPROM使用方便b.集成二—十进制计数器和集成二进制计数器均可方便扩展。
c.将移位寄存器首尾相连可构成环形计数器d.上面描述至少有一个不正确二.判断题(10分)1.TTL门电路在高电平输入时,其输入电流很小,74LS系列每个输入端的输入电流在40uA以下()2.三态门输出为高阻时,其输出线上电压为高电平()3.超前进位加法器比串行进位加法器速度慢()4.译码器哪个输出信号有效取决于译码器的地址输入信号()5.五进制计数器的有效状态为五个()6.施密特触发器的特点是电路具有两个稳态且每个稳态需要相应的输入条件维持。
(完整版)数字电路试题及答案

1)“0”的补码只有一种形式。
(√)2)卡诺图中,两个相邻的最小项最少有一个变量互反。
(√)3)用或非门可以实现 3 种基本的逻辑运算。
(√)4)三极管饱和越深,关断时间越短。
(X)5)在数字电路中,逻辑功能同样的TTL 门和 CMOS 门芯片可以相互代替使用。
(X)6)多个三态门电路的输出可以直接并接,实现逻辑与。
(X)7)时钟触发器仅当有时钟脉冲作用时,输入信号才能对触发器的状态产生影响。
(√)8)采纳奇偶校验电路可以发现代码传递过程中的全部错误。
(X)9)时序图、状态变换图和状态变换表都可以用来描述同一个时序逻辑电路的逻辑功能,它们之间可以相互变换。
(√)10)一个存在无效状态的同步时序电路能否拥有自启动功能,取决于确立激励函数时对无效状态的办理。
(√)二.选择题(从以下各题的备选答案中选出 1 个或多个正确答案,将其填在括号中。
共 10 分)1.不可以将减法运算变换为加法运算。
( A)A.原码B.反码C.补码2.小数“ 0”的反码可以写为。
(AD)A. 0.0 0B. 1.0 0C.0.1 1D.1.1 13.逻辑函数 F=A B 和 G=A⊙B 满足关系。
( ABD)A.F=G B.F’= G C.F’= GD.F=G 14.要使 JK 触发器在时钟脉冲作用下,实现输出Q n 1Q n,则输入端信号应为。
(B)A.J=K =0B.J=K =1 C.J=1, K=0D.J=0,K =15.设计一个同步 10 进制计数器,需要触发器。
(B)A.3个B.4 个C.5 个D.10 个三.两逻辑函数 F1 ( AB AC D BCD)BC CD ABCD ,F2 AB D C D ,求二者的关系。
(10 分)解:两函数相等,∑(0, 3,4, 7, 11, 12)四.用与非门-与非门电路实现逻辑函数F A B B C 。
(10分)解: F BC AC AB AB BC AC (8分),图(2分)略五.已知: TTL 与非门的 I OL= 15mA ,I OH= 400μ A ,V OH=,V OL;发光二极管正导游通电压 V D=2V ,正向电流 I D= 5~ 10mA 。
数字电路试题及答案

数字电路试题及答案一、单项选择题(每题2分,共10分)1. 在数字电路中,最基本的逻辑门是:A. 与门B. 或门C. 非门D. 异或门答案:C2. 以下哪个不是数字电路的特点?A. 离散性B. 线性C. 确定性D. 可预测性答案:B3. 一个D触发器的输入端是:A. SB. RC. DD. Q答案:C4. 在TTL逻辑门中,高电平的最小值是:A. 0.8VB. 2.0VC. 3.5VD. 5.0V答案:A5. 以下哪个是组合逻辑电路?A. 计数器B. 寄存器C. 译码器D. 触发器答案:C二、填空题(每题2分,共10分)1. 一个标准的二进制数由______和______组成。
答案:0,12. 一个完整的触发器可以存储______位二进制信息。
答案:13. 一个4位二进制计数器可以计数到______。
答案:154. 一个8x3的译码器可以产生______个输出。
答案:85. 在数字电路中,______是最小的可识别信号单位。
答案:位三、简答题(每题5分,共20分)1. 简述数字电路与模拟电路的主要区别。
答案:数字电路处理的是离散信号,具有确定性,而模拟电路处理的是连续信号,具有不确定性。
2. 解释什么是上升沿触发。
答案:上升沿触发是指在时钟信号的上升沿(从低电平变为高电平)时,触发器会根据输入信号更新其状态。
3. 什么是同步电路和异步电路?答案:同步电路是指电路中的各个部分都由同一个时钟信号控制,而异步电路则没有统一的时钟信号,各个部分可以独立工作。
4. 描述一个典型的数字电路设计流程。
答案:数字电路设计流程通常包括需求分析、逻辑设计、电路设计、仿真测试、PCB布局布线、调试和验证。
四、计算题(每题10分,共20分)1. 给定一个逻辑表达式:Y = AB + A'C,请计算当A=0, B=1, C=0时,Y的值。
答案:Y = 0*1 + 0'*0 = 0 + 1 = 12. 一个4位二进制计数器,初始状态为0000,每次计数加1,求经过5次计数后的状态。
《数字电路》作业参考答案.

23.随时间连续变化的模拟电压,随时间离散变化的数字
24.EPROM,E2PROM,FLASH MEMORY
25.SRAM , DRAM
《数字电路》作业参考答案
一.填空题
1.53.375D 35.6H 65.5H
2.饱和、截止
3.与或非
4.辑表达式真值表逻辑图
5.0 1高阻
6.集电极开路门—OC门,三态门—TSL门
7.MOS,NMOS
8.时序逻辑逻辑门触发器
9.具有多个输入端具有多个输出端
10.
11.电源VCC正极,地
12.接地,接电源VDD正极
13.代表某种信息的电平信号,二进制代码,二进制代码,控制信号
14.8,28=256
15.反馈清零法,反馈置数法
16.2n≥N,M=2n
17.1,6
18.8421BCD计数器,5421BCD计数器
19.2,3,2n (n=0,1,…)
20.保持、量化和编码,时间上连续变化,时间上离散的,
21.并联,Βιβλιοθήκη 联
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
数字电路试卷答案大全 试卷A 一、选择题(从每小题的四个备选答案中,选出一个正确答案,并将其号码填在括号内,每小题2分,共20分) 1.将十进制数(18)10转换成八进制数是 [ ] ① 20 ② 22 ③ 21 ④ 23
2. 三变量函数BCACBAF,,的最小项表示中不含下列哪项 [ ] ① m2 ② m5 ③ m3 ④ m7 3.一片64k×8存储容量的只读存储器(ROM),有 [ ] ①64条地址线和8条数据线 ②64条地址线和16条数据线 ③16条地址线和8条数据线 ④16条地址线和16条数据线 4.下列关于TTL与非门的输出电阻描述中,正确的是 [ ] ①门开态时输出电阻比关态时大 ②两种状态都是无穷大输出电阻 ③门关态时输出电阻比开态时大 ④两种状态都没有输出电阻 5.以下各种ADC中,转换速度最慢的是 [ ] ① 并联比较型 ② 逐次逼进型 ③ 双积分型 ④ 以上各型速度相同 6. 关于PAL器件与或阵列说法正确的是 [ ] ① 只有与阵列可编程 ② 都是可编程的③ 只有或阵列可编程 ④ 都是不可编程的 7. 当三态门输出高阻状态时,输出电阻为 [ ] ① 无穷大 ② 约100欧姆 ③ 无穷小 ④ 约10欧姆 8.通常DAC中的输出端运算放大器作用是 [ ] ① 倒相 ② 放大③ 积分 ④ 求和 9. 16个触发器构成计数器,该计数器可能的最大计数模值是 [ ] ① 16 ② 32 ③ 162 ④ 216 10.一个64选1的数据选择器有( )个选择控制信号输入端。 [ ] ① 6 ② 16 ③ 32 ④ 64 二、填空题(把正确的内容填在题后的括号内。每空1分,共15分。) 1.已知一个四变量的逻辑函数的标准最小项表示为13,11,9,8,6,4,3,2,0,,,mdcbaF
,那么用最小项标准表
示F ,以及F ,使用最大项标准表示F ,以及F 。
2.具有典型实用意义的可编程逻辑器件包括 , , , 。 3.为了构成4K×16bit的RAM,需要 块1K×8bit的RAM,地址线的 高 位作为地址译码的输入,地址译码使用的是 译码器。 4.在AD的量化中,最小量化单位为Δ,如果使用四舍五入法,最大量化误差为 Δ,如果使用舍去小数法,最大量化误差为 Δ。 5.如果用J-K触发器来实现T触发器功能,则T,J,K三者关系为 ;如果要用J-K触发器
来实现D触发器功能,则D,J,K三者关系为 。 三、 简答题(每小题5分,共10分) 1.用基本公式和定理证明下列等式: ABCBCACABBCAB
2.给出J-K触发器的特征方程,状态转移真值表,状态转移图。 四、 分析题(25分) 1.8选1数据选择器CC4512的逻辑功能如表4.1所示。试写出图4.1所示电路输出端F的最简与或形式的表达式。(9分)
表4.1 CC4512功能表 IS INH A2 A1 A0 Y 0 0 0 0 0 D0 0 0 0 0 1 D1 0 0 0 1 0 D2 0 0 0 1 1 D3 0 0 1 0 0 D4 0 0 1 0 1 D5 0 0 1 1 0 D6 0 0 1 1 1 D7 0 0 × × × 0 1 × × × × 高阻
2. 如图4.2电路由CMOS传输门构成。试写出输出端的逻辑表达式。(8分)
A & 1 VDD 100K 图4.2 F1 A & 1
VDD
100K F2
B & 1
TG TG TG
3. 试分析图4.3所示时序电路。(8分) (1) 该电路是同步的还是异步的? (2) 列出状态转移表和画出状态转移图,并说明电路的逻辑功能。
五、设计题(30分) 1. 设计一个PLA形式的全减器。设A为被减数,B为减数,C为低位借位,差为D,向高位的借位为CO。
0 A 0
A 1
A 2
D D 1 D 2 D 3 D 4 D 5 D 6 D 7
INH DIS
Y CC4512
C
B A
1 0
F 图 4.1
D 完成对PLA逻辑阵列图的编程。(10分) A B C
D CO 或阵列
或阵列
图5.1 PLA逻辑阵列图 2. 试用555定时器设计一个多谐振荡器,要求输出脉冲的振荡频率为500 Hz,占空比等于60%,积分电容等于1000 pF。(10分) (1)画出电路连接图; (2)画出工作波形图; (3)计算R1、R2的取值。 3. 用中规模集成十六进制同步计数器74161设计一个13进制的计数器。要求计数器必须包括状态0000和1111,并且利用CO端作13进制计数器的进位输出。74161的功能表如下,可以附加必要的门电路(10分)
D0 D3
D2
D1
CO
LD RD Q0 Q3 Q2 Q1
EP CP ET 74161
图5.2 试卷A_解答 一、选择题(从每小题的四个备选答案中,选出一个正确答案,并将其号码填在括号内,每小题2分,共20分) 1. ② 2. ① 3. ③ 4. ① 5. ③ 6. ① 7. ① 8. ④ 9. ④ 10. ①
二、填空题(把正确的内容填在题后的括号内。每空1分,共15分。) 1. ∑m(2,4,6,7,9,11,12,13,15) ∑m(1,5,7,10,12,14,15) ∏M(1,5,7,10,12,14,15) ∏M(0,2,3,4,6,8,9,11,13) 2. PLA, PAL, GAL, CPLD等 3. 8, 2, 2-4
4. ±21, +1 5. T=J=K, D=J=K
74161功能表 输 入 输 出 RD LD ET EP CP D0 D1 D2 D3 Q0 Q1 Q2 Q3
0 0 0 0 0 1 0 d0 d1 d2 d3 d0 d1 d2 d3 1 1 1 1 计 数 1 1 0 保 持, CO =0 1 1 1 0 保 持 五、 简答题(每小题5分,共10分) 1.证:右=)CA(B)CCA(B)AA(BCCAB 左=)CA(BBCAB=右, 证毕!
2.特征方程:nn1nQKQJQ (1分) 状态转移真值表: (2分)
状态转移图: (2分) 00 01
J=1,K=×
J=×,K=1 J=× K=0 J=0
K=×
四、分析题(25分) 1.(9分) 解:根据数据选择器的工作原理,由图可得:
分)分)4(DCCBCA5(1CAB1CBA1CBADCBAF
2.(8分) 解: F1=A (4分) F2=AB (4分)
3.(8分) 解: (1)是异步的。 (2分) (2)由图可得电路得状态方程为: (6分)
2n31n31n21n2n11n1QQQQQQCPQQ
由状态方程可得状态转移表如下:
由状态转移表可画出状态转移图:
J K 1nQ 0 0 nQ 0 1 0 1 0 1 1 1 nQ
CP 3Q 2Q 1
Q
0 0 0 0 1 0 0 1 2 0 1 0 3 0 1 1 4 1 0 0 5 1 0 1 6 1 1 0 7 1 1 1 000 Q3Q2Q1 001 010 011 111 110 101 100 功能:8进制计数器。
五、设计题(30分) 1.(10分) 解:由题意可得真值表为:(3分)
卡诺图为:(3分) 0 0 1 0 1 0 1 0 1 00 01 11 10 1 A BC D 0 0 1 1 1 0 1 0 0
00 01 11 10
1 A
BC
CO 编程图为:(4分)
A B C
D CO 或阵列
或阵列
图5.1 PLA逻辑阵列图 2.(10分) 解: (1)电路连接图如下: (4分)
A B C D CO 0 0 0 0 0 0 0 1 1 1 0 1 0 1 1 0 1 1 0 1 1 0 0 1 0 1 0 1 0 0 1 1 0 0 0 1 1 1 1 1