DSP原理及应用——总复习(包括大纲要求和97个复习自测题)(终)

合集下载

DSP原理及应用(杨风开)考试复习重点及课后部分习题答案

DSP原理及应用(杨风开)考试复习重点及课后部分习题答案

1-1程序存储器中保存的是什么?程序的最终表现形式是什么?答:(1)程序存储器中保存的是二进制数据,即物理上的高低电平信号。

(2)程序的最终表现形式是机器码,即用二进制表示的高低电平。

1-2 何为总线?总线的图形表示形式是怎样的?(画图说明)P5 P8答:(1)总线是连接多个设备、供多个设备使用的一系列性质相同的连线。

(2)总线用双线箭头表示。

1-5 计算机系统由哪两部分构成?两大部分间通过什么连接?P5答:(1)由CPU和外设构成;(2)通过总线连接。

1-6 何为单片机?何为DSP?P5 P7答:(1)单片机是将CPU和外设功能集成在一块芯片上的计算机系统;(2)DSP是特殊的单片机,特指数字信号处理器。

1-8 经典的数字信号处理方法有哪些?P7答:(1)时域中的数字滤波(2)时域、频域的快速傅里叶变换(FFT)1-10 区别单片机和DSP的标志是什么?P7答:是加连乘指令。

DSP有加连乘指令而单片机没有。

1-14 DSP有几个移位定标寄存器?作用是什么?P11 P12答:(1)有3个(ACC与a输入数据总线、b输出数据总线、c乘积寄存器之间)(2)作用a使数据在传送过程中按指定方式移位;b按指定方式对数据进行小数处理(定标)数据的移位和定标均在传送过程中自动发生,不需要花费CPU时间。

1-17 在DSP中做乘法运算时,一个乘数必须来自TREG,运算结果保存在PREG。

1-22 DSP有哪3个独立地址空间?每个空间容量是多少?P18答:有程序存储器、数据存储器和I/O。

每个空间容量是64K字。

1-24 DARAM和SARAM有什么区别?P18~20答:(1)DARAM是双访问RAM,SARAM是单访问RAM;(2)DARAM在CPU内部,而SARAM在芯片内部,CPU外部。

1-27 LF25407型DSP片内有多大容量FLASH程序存储器?FLASH程序存储器属于那一部分电路?P22答:有32K容量FLASH程序存储器。

DSP原理及应用考试卷复习资料

DSP原理及应用考试卷复习资料

3、若链接器命令文件的MEMORY部分如下所示:MEMORY{PAGE 0: PROG: origin=C00h, length=1000hPAGE 1: DATA: origin=80h, length=200h}则下面说法不正确的是(A)A、程序存储器配置为4K字大小B、程序存储器配置为8K字大小C、数据存储器配置为512字大小D、数据存储器取名为DATA6、假定AR3中当前值为200h,AR0中的值为20h,下面说法正确的是()A、在执行指令*AR3+0B后,AR3的值是200h;B、在执行指令*AR3-0B后,AR3的值为23Fh;C、在执行指令*AR3-0B后,AR3的值是180h;7、下面对一些常用的伪指令说法正确的是:(D )A、.def所定义的符号,是在当前模块中使用,而在别的模块中定义的符号;B、.ref 所定义的符号,是当前模块中定义,并可在别的模块中使用的符号;C、.sect命令定义的段是未初始化的段;D、.usect命令定义的段是未初始化的段。

8、在采用双操作数的间接寻址方式时,要使用到一些辅助寄存器,在此种寻址方式下,下面的那些辅助寄存器如果使用到了是非法的( D )A、AR2B、AR4C、AR5D、AR63、假设AR3的当前值为200h,当使用以下TMS320C54XX寻址模式后其中的值为多少?假定AR0的值为20h。

(1)*AR3+0 (2)*AR3-0(3)*AR3+ (4)*AR32.在直接寻址中,指令代码包含了数据存储器地址的低7 位。

当ST1中直接寻址编辑方式位CPL =0 时,与DP相结合形成16位数据存储器地址;当ST1中直接寻址编辑方式位CPL =1 时,加上SP基地址形成数据存储器地址。

3.TMS320C54有两个通用引脚,BIO和XF,BIO 输入引脚可用于监视外部接口器件的状态;XF 输出引脚可以用于与外部接口器件的握手信号。

4.累加器又叫做目的寄存器,它的作用是存放从ALU或乘法器/加法器单元输出的数据。

DSP原理及应用考试必备资料

DSP原理及应用考试必备资料

DSP原理及应用考试必备资料本人精心整理哦一、填空题部分:1.TI公司的定点DSP产品主要有TMS320C2000 系列、TMS320C5000系列和TMS320C6000 系列。

2.’C54x DSP中传送执行指令所需的地址需要用到PAB 、CAB、DAB和EAB4条地址总线。

3.DSP的内部存储器类型可分为随机存取存储器(RAM)和只读存储器(ROM)。

其中RAM又可以分为两种类型:单寻址RAM(SARAM)和双寻址RAM(DARAM)。

4.’C54x DSP的内部总存储空间为192K字,分成3个可选择的存储空间:64K字的程序存储空间、64K字的数据存储空间和64K字的I/O空间。

5.从功能结构上,’C54X DSP的CPU可以划分成运算部件和控制部件两大部分。

6.’C54x DSP的寻址方式有七种,分别为立即寻址、绝对寻址、累加器寻址、直接寻址、间接寻址、存储器映象寄存器寻址、堆栈寻址。

7.在’C54x DSP寻址和指令系统中,Xmem和Ymem表示16位双寻址操作数,Dmad为16位立即数,表示数据存储器地址,Pmad为16位立即数,表示程序存储器地址。

8.程序计数器的值可以通过复位操作、顺序执行指令、分支转移,累加器转移,块重复,子程序调用,从累加器调用子程序,中断等操作改变。

9.’C54x DSP芯片采用了6级流水线的工作方式,即一条指令分为预取指、取指、译码、寻址、读数和执行6个阶段。

10.解决MMR写操作的流水线冲突时,一般可用采用推荐指令和插入空操作指令的方法。

11.’C54x DSP定时器由3个16位存储器映射寄存器组成:定时器寄存器(TIM)、定时器周期寄存器(PRD)和定时器控制寄存器(TCR)。

12.主机接口(HPI,Host Port Interface)是TMS320C54x 系列定点芯片内部具有的一种接口部件,主要用于DSP与其他总线或CPU进行通信。

13.’C54x DSP的指令系统有助记符指令和代数指令两种形式。

DSP原理及其应用(复习题集)

DSP原理及其应用(复习题集)

1、累加器A分为三个部分,分别为 AG、AH、AL ;2、TMS320VC5402型DSP的内部采用 8 条 16 位的多总线结构;3、TMS320VC5402型DSP采用哈佛总线结构对程序存储器和数据存储器进行控制;4、TMS320VC5402型DSP有 8 个辅助工作寄存器;5、DSP处理器TMS320VC5402中DARM的容量是 16K 字;6、TI公司的DSP处理器TMS320VC5402PGE100有 2 个定时器;7、在连接器命令文件中,PAGE 1 通常指数据存储空间;8、C54x的中断系统的中断源分为硬件中断和软件中断;9、TI公司DSP处理器的软件开发环境是 CCS(Code Composer Studio);10、DSP处理器TMS320VC5402外部有 20根地址线;11、直接寻址中从页指针的位置可以偏移寻址 128 个单元;12、在链接器命令文件中,PAGE 0通常指程序存储空间;13、C54x系列DSP处理器中,实现时钟频率倍频或分频的部件是锁相环PLL ;14、TMS320C54x系列DSP处理器上电复位后,程序从指定存储地址 FF80H 单元开始工作;15、TMS320C54x系列DSP处理器有 2 个通用I/O引脚,分别是 BIO和XF ;16、DSP处理器按数据格式分为两类,分别是定点DSP和浮点DSP ;17、TMS329VC5402型DSP的ST1寄存器中,INTM位的功能是开放/关闭所有可屏蔽中断;18、MS320C54X DSP主机接口HPI是 8 位并行口;19、在C54X系列中,按流水线工作方式,分支转移指令的分为哪两种类型:无延迟分支转移、延迟分值转移;20、C54x的程序中,“.bss”段主要用于为变量保留存储空间;21、从数据总线的宽度来说,TMS320VC5402PGE100是 16 位的DSP存储器;22、TMS320VC5402型DSP处理器的内核供电电压 1.8V ;23、TMS320C5402系列DSP处理器最大的数据存储空间为 64K 字;24、在链接器命令文件中,PAGE 0通常指程序存储空间;25、DSP技术是利用专用或通用数字信号处理芯片,通过数值运算的方法对信号进行处理;26、C54x的程序中,“.text”段是文本段,主要包含可执行文本;27、C54x系列DSP上电复位后的工作频率是由片外3个管脚 CLKMD1、CLKMD2、CLKMD3 来决定的;28、DSP处理器TMS320C5402最大的程序存储空间为 1M 字;29、从应用领域来说,MCU(单片机)主要用于控制领域;DSP处理器主要应用于信号处理;30、TMS320C54X DSP提供一个用16位堆栈指针(SP)寻址的软件堆栈。

DSP原理及应用总复习资料(1)

DSP原理及应用总复习资料(1)

DSP复习资料一、填空题1、TMS320C54x的CPU状态控制寄存器应包括处理器工作方式控制及寄存器PMST、状态寄存器ST0和状态寄存器ST1。

P15-162、TMS320C54x系列DSP芯片的总线结构包括1条程序总线、3条数据总线和4条地址总线。

P103、试写出两种存储器映像寄存器寻址指令:POP 、LDM 。

P332-。

4、TMS320C54xDSP的Q12.3定标的最大数据精度是35、54x系列的存储空间在不扩展的情况下共可提供192kW的可寻址存储空间。

6、54X系列DSP的CPU结构单元中专用于通信Viterbi编码的是比较、选择和存储单元(CSSU)。

P147、编写命令链接文件时所用的两个命令分别是MEMORY和SECTIONS。

P1028、通用DSP芯片使用SUBC完成除法运算的限制条件是两个操作数必须为正数。

9、TMS320C54x系列芯片的存储空间在不扩展的情况下应包括64K字程序存储空间、64K字数据存储空间和64K字I/O存储空间,总共192K字可寻址存储空间。

P1710、负小数0.05在16位定点DSP的汇编语言中的正确描述是.word -5*32768/100。

P1642-。

11、TMS320C54xDSP的Q.15定标的数据范围是+1~-1,其最大数据精度是1512、TMS320C54x的地址总线访问方式中,程序读、写访问的是PAB总线。

P1013、54x系列DSP的6条独立流水线操作分别是预取指、取指、取操作数和执行指令。

P214、DSP的中断处理包括接收中断请求、中断确认和执行中断服务程序三个流程。

P237-23815、DSP芯片根据数据运算方式分为定点和浮点DSP,54x系列属于16位定点DSP。

P416、TMS320C54x系列芯片的存储空间在不扩展的情况下应包括64K字程序存储空间、64K字数据存储空间和64K字I/O存储空间。

同9题17、试写出两种寻址32位数的指令:DADD、DSUB。

DSP原理及应用_复习题.doc

DSP原理及应用_复习题.doc

一.判断题(本题总分10分,每小题1分)############################ 错误 ##################################### 4.DSP处理器TMS320VC5402的供电电压为5V。

()8.TMS320C54X DSP是浮点型处理器。

()10. TMS320VC5402型DSP内部有8K字的ROM,用于存放自举引导程序、u律和A律扩展表、sin函数表以及屮断向量表。

1.DSP的流水线冲突产生的原因是由于DSP运行速度还不够快。

()3.TMS320C54X系列DSP外部程序存储器的分页扩展受DROM位控制。

()1.汇编伪指令可以用大写表示。

()10. TMS320VC5402型DSP町以通过设置DROM位实现数据存储空间和程序存储空间共享片内DARAMo1.TMS320VC5402型DSP汇编指令READA的寻址范围为64K字。

()2.TMS320C54X系列DSP可以通过设置OVLY位实现数据存储空间和程序存储空间共亨片内ROMc ()5.TMS320VC5402型DSP汇编语言的伪指令也是一种指令,同样占用存储空间。

()8.TMS320VC5402型DSP的工作频率是由外部晶振唯一确定的。

()9.TMS320VC5402型DSP汇编语言的伪指令也是一种指令,同样占用存储空间。

()1.DSP处理器TMS320VC5402内部含有SARAM存储器。

()2. 3.3V的TTL电平器件可以直接驱动5V的CMOS器件。

()3.DSP的流水线冲突产生的原因是由于DSP运行速度还不够快。

()6.C54X系列DSP处理器的累加器A,B是32位的。

()8.DSP处理器TMS320VC5402有不止一种串行口。

()4.DSP处理器TMS320VC5402在微型计算机工作模式吋,上电复位后程序从片外存储器的FF80h单元开始执行。

()9.DSP处理器TMS320VC5402的程序存储空间只有64K字。

dsp原理及应用试卷及答案

dsp原理及应用试卷及答案

dsp原理及应用试卷及答案【篇一:dsp原理及应用_复习题】ass=txt>1.累加器a分为三个部分,分别为。

1.ag,ah,al2.tms320vc5402型dsp的内部采用2.8,163.tms320vc5402型dsp采用总线结构对程序存储器和数据存储器进行控制。

3.哈佛4.tms329vc5402型dsp有个辅助工作寄存器。

4.8个5.dsp处理器tms320vc5402中daram的容量是字。

5.16k字6.ti公司的dsp处理器tms320vc5402pge100有___________个定时器。

6.27.在链接器命令文件中,page 1通常指________存储空间。

7.数据8.c54x的中断系统的中断源分为_______中断和____ ____中断。

8.硬件、软件1.ti公司dsp处理器的软件开发环境是__________________。

1.答:ccs(code composer studio)2.dsp处理器tms320vc5402外部有___________根地址线。

2.答:20根3.直接寻址中从页指针的位置可以偏移寻址3.答:1284.在链接器命令文件中,page 0通常指________存储空间。

4.答:程序5.c54x系列dsp处理器中,实现时钟频率倍频或分频的部件是_____________。

5.答:锁相环pll6.tms320c54x系列dsp处理器上电复位后,程序从指定存储地址________单元开始工作。

6.答:ff80h7.tms320c54x系列dsp处理器有_____个通用i/o引脚,分别是_________。

7.答:2个,bio和xf8.dsp处理器按数据格式分为两类,分别是;。

8.答:定点dsp和浮点dsp9.tms329vc5402型dsp的st1寄存器中,intm位的功能是。

9.答:开放/关闭所有可屏蔽中断10.ms320c54x dsp主机接口hpi是________位并行口。

DSP原理及应用复习资料word版本

DSP原理及应用复习资料word版本

DSP 原理及应用复习资料一、填空题(每空2分,共20分)二、选择题(每题2分,共20分)三、判断题(每题2分,共10分)1、DSP芯片采用改进的哈佛结构使其具有极高的数值运算效率。

()2、DSP的中断处理包括接受中断请求、响应中断两个流程。

()3、ST0中的控制位’C”能决定DSP是工作于双精度还是双字运算方式。

()4、DSP用符号@”加立即数表示采用的直接寻址,不可省略。

()5、程序计数器扩展寄存器XPC在MMR中的地址是0018H。

()6 54X系列DSP的中央CPU结构里包含有一个16x16位硬件乘法器单元。

()7、暂存器T 在存储器映像CPU寄存器的地址是OOOEH。

()8、控制字OVM可用于配置54x系列DSP芯片的片内存储器。

()9、编写命令链接文件时所用的两个命令分别是MEMORY和SECTION。

()10、TMS320VC5402片内具有两个8位的软件可编程定时器。

()11、汇编器对公用目标文件中的.bss定义段映射到目标存储器的RAM空间()12、通用DSP芯片使用SUBC完成除法的限制条件是两个操作数必须为正。

()13、C54x系列芯片的存储空间不扩展时能提供64K字的可寻址存储空间。

14、通用DSP芯片依靠带条件减法指令(SUBC)和RPTB指令实现除法。

()15、堆栈指针SP在存储器映像CPU寄存器的地址是001EH。

()16、DSP在对32位数寻址时,一般先处理低有效字,然后处理高有效字。

()17、若DSP当前中断为INT2且PMST=0080H,则中断向量地址应为C0H。

()18、汇编器对公用目标文件中的.data段映射到目标存储器的EPROM空间。

()19、ST1中的控制位“C16”能决定DSP是工作于双精度还是双字运算方式。

()20、汇编器对公用目标文件中的.text段映射到目标存储器的RAM空间。

()21、TMS320C54X的数据总线访问方式中,数据读访问的是CB和EB总线。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

本章内容概念较多,并多为理解记忆的知 识要点,其复习应围绕教学重点进行归纳 总结,可通过做课后习题以及下述测试题 来进行。 1、请写出TMS320C54xDSP 8条总线的英 文简称。 2、程序总线传送取自程序存储器的 ______和______。
• 3、请说明TMS320C54xDSP的CPU执行 下列读写操作时分别用到哪些总线? (1)程序写 (2)单数据读 (3)双数据读/系数读 (4)外设读 (5)外设写 4、TMS320C54xDSP的3组数据总线CB、 DB和EB中, ______和______传送读到 数据存储器的操作数, ______传送写到 存储器的数据。
• 36、C5402内部含有_____字的ROM、 _____字的DARAM、 _____字的SARAM。
• 37、C5402有20条外部程序地址线,其程序 空间可扩展至1M字。整个程序空间分成 _____页,页号由存储器映像CPU寄存器 _____设定。 • 38、当TMS320VC5402片内RAM安排到程 序空间时,每页程序存储器分成两部分:一 部分_____ ;另一部分是_____ ;当片内 ROM被寻址(MP/MC=0),它只能在_____ 页,不能映像到程序存储器的其它页。
• 29、处理器工作方式状态寄存器PMST中的 _____为中断向量指针,它指示中断向量所 驻留的128字程序存储器的位置,DSP复位 时,这9位字段全部置“1”,所以复位向量 总是驻留在程序存储空间的_____ 。 • 30、C54x处理器工作方式状态寄存器 PMST中有3个状态位_____ 、 _____和 _____ ,用来安排C54X片内存存储器作为 程序或数据空间。
• 40、C54x提供了一个具有64K字的I/O空间, 主要用于对片外设备的访问。可以使用_____ 指令和_____ 指令对I/O空间寻址。对I/O空间 访问时,除了使用数据总线和地址总线外, 还要用到_____ 、 _____ 、 _____控制线。其 中_____和_____ 用于选通I/O空间, _____ 用 于控制访问方向。 • 41、 C54X片内有两个部件——_______和 ______,控制着外部总线的工作。
• 7、TI公司目前常用的DSP芯片归纳为 三大系列:即________系列(包括 ________ )、 ________系列(包括 ________ )、 ________系列(包括 ________ )。 • 8、目前世界上生产通用DSP的厂家主 要有哪几家?(请至少说出4个) • 9、请说出衡量DSP芯片运算速度的性 能指标?(至少3种) • 10、请画出4级流水线操作图。
• 25、状态寄存器0中,DP字段称_____ ,在 直接寻址方式,若ST1中的CPL= _____ , 该字段(9位)与指令中给出的低7位地址一 起形成一个16位直接寻址存储器的地址。 • 26、CPL=1,选择_____ 的直接寻址方式。 • 27、INTM=0, _____ 全部可屏蔽中断。 (A)开放 (B)关闭 28、ASM规定一个多大范围的移位值?
• 14、DSP系统的设计过程可分为________ 、 ________ 、 ________ 、 ________ 、 ________ 、 ________ 6个阶段。
• 15、DSP芯片按基础特性分类可分为 ________ DSP芯片和________ DSP芯 片;按用途可分为________ DSP芯片 和________ DSP芯片;按数据格式可 分为________ DSP芯片和________ DSP芯片。
• 18、C54X CPU的乘法器/加法器单元包含一个 _____ 位乘法器和_____位加法器可以,在一个 流水线状态周期内完成一次_____运算。 • 19、当ST1中的小数方式位FRCT= _____ ,乘 法器工作在小数相乘方式,乘法结果自动左移 1位,以消去多余的符号位。
• 20、比较﹑选择和存储单元CSSU是专为 _____算法设计的硬件单元,只要将ST1中 的_____位置1,ALU就被配置成双16位工 作方式,所有的双字指令都变成双16位的 算术运算指令。ALU可以在一个机器周期 内完成两个16位数的加/减运算,结果分别 存放在累加器的高16位和低16位,然后可 以利用_____指令对累加器的高16位和低16 位进行比较,并选择较大者存放到指令所 规定的存贮单元中。
《DSP原理及应用》总复习
第1章 绪论
大纲要求:
• 基本内容:数字信号处理概述;可编程DSP芯片; DSP系统;DSP产品简介。 • 教学重点:DSP系统的构成和DSP系统的设计过程。 • 教学难点:DSP芯片的特点及DSP芯片的应用。 • 基本要求:理解数字信号处理理论与方法;正确理 解可编程DSP芯片的发展概况和特点、分类及应用; 掌握DSP系统的构成、特点、设计过程和芯片的选 择。
3、TMS320C54x内部有________等4条总线, 每条总线又包括________和________ 。可 以在一个机器周期内从程序存储器取 ________条指令,从数据存储器读________ 个操作数和向数据存储器写________个操作 数。 • 4、一般而言,一个具有四级流水线的DSP芯 片执行一条指令,是将指令分为________ 、 ________ 、 ________ 、 ________ 四个阶 段。
• 21、指数编码器是使用_____指令和_____指令对累 加器的数值进行归一化处理。 • 22、指数编码器可以在单个周期内执行_____指令, 求得累加器中数的_____值,并以2的补码的形式存 放到_____中。
• 23、C54x提供三个16位寄存器来作为CPU状态和控 制寄存器,它们分别为_____﹑_____和_____ 。 • 24、状态寄存器0中,_____字段是作为辅助寄存器 指针,在间接寻址_____操作数时,用来选择辅助寄 存器,当DSP工作在_____方式时,不能修正ARP, 它必须置“0”。
本章内容主要是概念性知识要点,其复习可在 熟悉教材的基础上复习课后作业和完成以下测 试题来进行。 • 1、DSP芯片内部采用________结构,这种结 构将________和________分开,允许同时取来 自________的指令和________的数据。 • 2、改进的哈佛结构允许指令存储在________ 中,执行此指令,不需要再从存储器中读取 指令,节约了一个指令周期的时间。
• 34、C54X中,内部存储器的形式有_____ 、 _____和_____三种, _____总是安排到数据 存储空间,也可以构成程序存储空间; _____ 一般构成程序存储空间,也可部分地安排到 数据存储空间。 • 35、所谓双寻址RAM(DARAM)就是_____ 的RAM存储器,而单寻址RAM(SARAM)就 是_____的RAM存贮器。
• 11、根据ALU功能框图回答问题:
• (1)ALU如何获取数据? • (2)ALU输出数据送往何方? • (3)请分别说明SXM、C、C16控制位的 作用? 12、若OVM=1,当正向溢出和负向溢出时, ALU将如何处理运行结果?
13、累加器A和B都可分为三部分: _____﹑_____和_____。其中,_____用作计 算时的数据位余量,以防止诸如自相关那样的 迭代运算时溢出。
Hale Waihona Puke • 42、C5402有一个_____级深度的流水线,在 任何一个机器周期内,可以有_____条不同 的指令在同时工作,每条指令工作在不同 级的流水线上。 • 43、C5402的流水线结构可分为_____ 、 _____ 、 _____ 、 _____ 、 _____ 、 _____ 几个阶段。
• 31、若MP/ MC=0,则片内ROM安排到 _____ 。 • 32、若OVLY=1,则片内RAM安排到_____ 。 • 33、若DROM= _____ ,则片内ROM不安排 到数据空间。
• 34、 C54x的CPU包括________、________、 ________、 ________、________、 ________、 及________。
• 8、TMS320C54x芯片都有2个通用的 IO引脚,分别为______和______。 • 9、TMS320C54x系列DSP芯片的内部 结构包括________、________、 ________、 ________、________、 ________、________、________、 ________及________10个组成部分。 • 10、C54x的2个地址生成器包括______ 个辅助寄存器和______个辅助寄存器 算术单元。
14、设A=FF20100614H,执行STL A,6,T指 令后, 累加器A和数据存储器单元T中的 结果分别是多少?
• 15、累加器A和B的差别仅在于累加器 _____的31~16位可以用做乘法器的一个 输入。 • 16、如何对进位位C清零和置位?
• 17、桶形移位寄存器的任务是为输入的数据 _____ ,包括在ALU运算前对来自数据存储器 的操作数或累加器的值进行_____ ﹑对累加器 的值进行_____ ﹑ _____等。
• 5、TMS320C54xDSP的FIR指令专门用于系 数对称的________算法(请写全称), LMS指令用于________算法(请写全称)。
• 6、选择DSP芯片应考虑________ 、 ________ 、 ________ 、 ________ 、 ________ 、 ________等主要因素,其它 如封装形式、质量标准、供货情况和生命周 期也应顾及。
《DSP原理及应用》总复习
第2章 TMS320C54x的硬件结构
大纲要求:
• 基本内容:C54x的基本结构;C54x的主要特性和 外部引脚;C54x的内部总线结构;C54x的中央处 理器;C54x的存储器空间结构;C54x的片内外设 电路;C54x的系统控制;C54x的外部总线。 • 教学重点:C54x的中央处理器;C54x的存储空间 结构和片内外设电路。 • 教学难点:C54x的系统控制中关于流水线操作的 理解。 • 基本要求:掌握DSP芯片的CPU、存储器和片内外 设的基本结构和工作原理;正确理解C54x的系统 控制和外部总线。
相关文档
最新文档