实验四 译码显示电路 实验报告
译码显示电路实验报告

一、实验目的1. 熟悉译码显示电路的基本原理和组成;2. 掌握译码器和显示器的功能及使用方法;3. 通过实验,验证译码显示电路的工作性能;4. 培养动手实践能力和团队协作精神。
二、实验原理译码显示电路是一种将数字信号转换为可直观显示的图形或字符的电路。
它主要由译码器和显示器两部分组成。
译码器将输入的数字信号转换为对应的控制信号,显示器则根据这些控制信号显示相应的图形或字符。
1. 译码器:译码器是一种多输入、多输出的组合逻辑电路,其作用是将输入的二进制代码转换为输出的一组控制信号。
常见的译码器有二进制译码器、十进制译码器等。
2. 显示器:显示器用于显示译码器输出的控制信号。
常见的显示器有七段显示器、液晶显示器等。
本实验采用七段显示器,它由七个独立的段组成,通过控制每个段的亮与灭,可以显示0-9的数字以及其他符号。
三、实验仪器与器材1. 实验箱;2. 译码器(例如:74LS47);3. 显示器(例如:七段显示器);4. 连接线;5. 示波器(可选);6. 电源。
四、实验步骤1. 熟悉实验箱和实验器材,了解译码器和显示器的功能及使用方法。
2. 按照实验原理图连接译码器和显示器,确保连接正确无误。
3. 在译码器输入端输入二进制代码,观察显示器是否按照预期显示相应的数字或符号。
4. 调整译码器的输入代码,验证译码器的工作性能。
5. (可选)使用示波器观察译码器和显示器的信号波形,进一步分析电路工作原理。
6. 记录实验数据,撰写实验报告。
五、实验结果与分析1. 当译码器输入端输入二进制代码时,显示器按照预期显示相应的数字或符号。
2. 调整译码器的输入代码,显示器能够正确显示相应的数字或符号。
3. 通过实验,验证了译码显示电路的基本原理和组成,掌握了译码器和显示器的功能及使用方法。
4. 在实验过程中,注意观察译码器和显示器的信号波形,有助于理解电路工作原理。
六、实验总结1. 本实验成功实现了译码显示电路的基本功能,验证了译码器和显示器的工作性能。
实验四 译码与显示电路--实验报告

数字电子技术 实验报告院系:电子与信息工程学院 班级:电子信息科学与技术13-2班组员名:艾杜鹃(134********)蒋韫晗(134********)甘天文(134********)一、实验题目:译码与显示电路 二、实验目的1.掌握3线—8线译码器和七段显示译码器的工作状况和工作方式,加深对译码器电路的类型,工作原理及应用的理解和掌握。
2.了解LED 数码管工作原理,掌握数码管的应用。
三、实验原理及电路设计1.3线—8线译码器74LS13874LS138是双列16脚的3线—8线译码器,它有A 0,A 1,A 2三个输入脚,Y 0~Y 7的八个输出脚,还有G 1,G 2A ,G 2B 三个控制脚。
只有当G 1=1,G 2A =G 2B =0时,译码器才处于工作状态,输入端A 0,A 1,A 2的变化决定了Y 0~Y 7中总有一个为低电平,否则Y 0~Y 7都为高电平。
图1为74LS138引脚图,表1为3线—8线译码器74LS138的功能表。
输 入 输 出 G 1 G 2A + G 2B A 2 A 1 A 0 Y 0 Y 1 Y 2 Y 3 Y 4 Y 5 Y 6 Y 7× 1 1 1 1 1 1 1 1× 1 0 0 0 0 0 0 0 0× × × × × × 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0表1 3线—8线译码器74LS138的功能表12347 6516 15 14 13 10 11 12 74LS13889 A 1 Y 0 Y 1 Y 4 Y 5 Y 3 Y 2 Y 6 GND+5v 图1 3-8线译码器引脚图 A 0 A 2 G 2A G 2B G 1 Y 72 . 七段数码管图2 七段数码管管脚分布 图3 七段数码管内部电路七段数码管内部有8支发光二级管,按照二极管的连接方式又分为共阴极(图3上)和共阳极(图3下)。
(完整word版)实验四74HC138译码器实验

实验四 74HC138译码器实验一、实验目的与要求1、掌握74HC138译码器的工作原理,熟悉74HC138译码器的具体运用连接方法,了解74HC138是如何译码的。
2、认真预习本节实验内容,尝试自行编写程序,填写实验报告二、实验内容1、编写程序:使用82C55的PC0、PC1、PC2控制74HC138的数据输入端,通过译码产生8选1个选通信号,轮流点亮8个LED指示灯。
2、运行程序,验证译码的正确性。
1C3区C3区C3B4区:CS、A0、A1——A3区:CS1、A0、A12、调试程序,查看运行结果是否正确。
五、实验程序及流程图。
MODEL TINYCon_8255 EQU0F003H;8255控制口PC_8255 EQU 0F002H;8255 PC口.STACK 100.CODESTART:MOV DX,Con_8255MOV AL,80HOUT DX,AL;8255初始化,PC口作输出用MOV DX,PC_8255MOV AL,0START1:OUT DX,ALCALL DelayINC ALJMP START1Delay PROC NEAR;延时Delay1:XOR CX,CXLOOP $RETDelay ENDPEND START六、实验结果8个LED灯循环亮灭。
七、实验总结74HC138译码器通过将ABC三个口表示的十进制数转换为Y0-Y7显示的二进制数实现译码,并且可与控制端口一起实现对地址的选择。
还可以将74HC138译码器与8255的三个端口连在一起,实现对它的编程控制。
(集成电路应用设计实验报告)计数、译码、显示电路实验

计数、译码、显示电路实验一、实验器材(设备、元器件):1,数字、模拟实验装置(1台);2,数字电路实验板(1块);3,74LS90、74LS00芯片(各一片);4,函数信号发生器(1台)。
二、实验内容及目的:1,熟悉和测试74LS90的逻辑功能;2,运用中规模集成电路组成计数、译码、显示电路。
三、实验步骤:1、利用数字电路实验装置测试74LS90芯片的逻辑功能异步计数器74LS90为中规模TTL集成计数器,可实现二分频、五分频、十分频等功能,它由一个二进制计数器和一个五进制计数器构成,其外引脚图和功能表如下图所示:异步:同步:满足1)2()1(00=∙R R ,1)2()1(=∙Sq Sq 时:①1CP =CP ,2CP =0时:二进制计数; ②1CP =0,2CP =CP 时:五进制计数;③1CP =CP ,2CP =A Q 时:8421码二进制计数; ④1CP =D Q ,2CP =CP 时:5421码十进制计数。
插好74LS90芯片,连好电源和接地端,计数脉冲由函数信号发生器提供,)1(0R 、)2(0R 、)1(9S 、)2(9S 分别接逻辑开关,四个输出端接电平显示或数码管,按功能表拨动开关验证其结果。
2,设计一个显示星期的计数器,使之重复0——6的显示(用74LS90与74LS00实现)利用反馈归零法可以使74LS90实现十以内的N 进制计数器,即从0记到要设计的进制时使清零端)1(0R 、)2(0R 有效(同时为高电平),进而反馈清零。
此实验实现0——6显示,即设计七进制数,当计数器计到111时,用反馈清零法使之为000,故先将)1(9S 、)2(9S 接地,1CP 接计数脉冲CP ,2CP 接A Q ,构成十进制数,再由于此只为七进制,故只用到A Q 、B Q 、C Q ,又用74LS00,故可使C Q 接B Q 、A Q 与非后再和“1”与非后接)2(0R ,使得当计数器计到111时,)1(0R 、)2(0R 实现清零。
实验四编码器,译码器,数码管(定稿)

实验四编码器、译码器、数码管一、实验目的1.掌握编码器、译码器和七段数码管的工作原理和特点。
2.熟悉常用编码器、译码器、七段数码管的逻辑功能和他们的典型应用。
3. 熟悉“数字拨码器”(即“拨码开关”)的使用。
二、实验器材1. 数字实验箱 1台2. 集成电路:74LS139、 74LS248、 74LS145、 74LS147、 74LS148 各1片74LS138 2片3. 电阻: 200Ω 14个4. 七段显示数码管:LTS—547RF 1个三、预习要求1.复习编码器、译码器和七段数码管的工作原理和设计方法。
2. 熟悉实验中所用编码器、译码器、七段数码管集成电路的管脚排列和逻辑功能。
3. 画好实验用逻辑表。
四、实验原理和电路按照逻辑功能的不同特点,常把数字电路分成两大类:一类叫做组合逻辑电路,另一类叫做时序逻辑电路。
组合逻辑电路在任何时刻其输出信号的稳态值,仅决定于该时刻各个输人端信号的取值组合。
在这种电路中,输入信号作用以前电路的状态对输出信号无影响。
通常,组合逻辑电路由门电路组成。
(一)组合逻辑电路的分析方法:a.根据逻辑图,逐级写出函数表达式。
b.进行化简:用公式法或图形法进行化简、归纳。
必要时,画出真值表分析逻辑功能。
(二)组合逻辑电路的设计方法:从给定逻辑要求出发,求出逻辑图。
一般分以下四步进行。
a.分析要求:将问题分析清楚,理清哪些是输入变量,哪些是输出函数。
进行逻辑变量定义(即定义字母A、B、C、D ……所代表的具体事物)。
b. 根据要求的输入、输出关系,列出真值表。
c. 进行化简:变量比较少时,用图形法;变量多时,可用公式法化简。
化简后,得出逻辑式。
d. 画逻辑图:按逻辑式画出逻辑图。
进行上述四步工作,设计已基本完成,但还需选择元件——数字集成电路,进行实验论证。
值得注意的是,这些步骤的顺序并不是固定不变的,实际设计时,应根据具体情况和问题难易程度进行取舍。
(三)常用组合逻辑电路:1.编码器编码器是一种常用的组合逻辑电路,用于实现编码操作。
译码器、编码器及其应用实验报告

实验四译码器、编码器及其应用实验人员:班号:学号:一、实验目的(1) 掌握中规模集成译码器的逻辑功能和使用方法;(2) 熟悉掌握集成译码器和编码器的应用;(3) 掌握集成译码器的扩展方法。
二、实验设备数字电路实验箱,74LS20,74LS138。
三、实验内容(1) 74LS138译码器逻辑功能的测试。
将74LS138输出接数字实验箱LED 管,地址输入接实验箱开关,使能端接固定电平(或GND)。
电路图如Figure 1所示:Figure 2时,任意拨动开关,观察LED显示状态,记录观察结果。
时,按二进制顺序拨动开关,观察LED显示状态,并与功能表对照,记录观察结果。
用Multisim进行仿真,电路如Figure 3所示。
将结果与上面实验结果对照。
Figure 4(2) 利用3-8译码器74LS138和与非门74LS20实现函数:四输入与非门74LS20的管脚图如下:对函数表达式进行化简:按Figure 5所示的电路连接。
并用Multisim进行仿真,将结果对比。
Figure 6实验四 译码器、编码器及其应用 郑佳琳3(3) 用两片74LS138组成4-16线译码器。
因为要用两片3-8实现4-16译码器,输出端子数目 刚好够用。
而输入端只有 、 、 三个,故要另用使能端进行片选使两片138译码器进行分时工作。
而实验台上的小灯泡不够用,故只用一个灯泡,而用连接灯泡的导线测试 ,在各端子上移动即可。
在multisim 中仿真电路连接如Figure 7所示(实验台上的电路没有接下面的两个8灯LED ):Figure 8四、实验结果(1) 74LS138译码器逻辑功能的测试。
当输入 时,应该是 输出低电平,故应该第一个小灯亮。
实际用实验台测试时,LE0灯显示如Figure 9所示。
当输入 时,应该是 输出低电平,故理论上应该第二个小灯亮。
实际用实验台测试时,LE0灯显示如Figure 6所示。
Figure 10Figure 11(2) 利用3-8译码器74LS138和与非门74LS20实现函数。
译码显示电路试验报告

译码显示电路试验报告译码显示电路试验报告一、试验目标本试验主要目标是设计并实现一个译码显示电路,该电路接收一组二进制编码信号,并将其转换为对应的七段数码管显示输出,以实现数字的直观显示。
二、试验原理译码显示电路的核心原理是利用编码器将数字信号转换为二进制编码,再利用译码器将二进制编码转换对应的七段数码管点亮,以显示数字。
其中,七段数码管由七个独立的LED段(A、B、C、D、E、F、G)组成。
三、硬件设计1.编码器:采用4-to-16编码器,将4位二进制数转换为16位输出,以实现对输入信号的编码。
2.译码器:采用7-to-8译码器,将8位二进制数转换为7段数码管的输出,以实现对七段数码管的点亮。
3.数码管:采用共阳极七段数码管,接收译码器的输出信号,以显示相应的数字。
四、软件设计本试验采用Verilog HDL语言进行编程设计。
1.编码器模块:通过输入的4位二进制数,控制编码器的输出。
2.译码器模块:通过译码器将编码器的输出转换为七段数码管的输出。
3.数码管模块:通过驱动数码管的7个LED段,实现数字的显示。
五、测试与分析1.测试方法:通过改变输入的4位二进制数,观察数码管显示的数字是否正确。
2.测试结果与分析:对所有可能输入进行测试,均得到了正确显示结果,验证了电路的正确性。
六、结论本试验成功设计并实现了一个译码显示电路,该电路可以将4位二进制数转换为对应的七段数码管显示输出,实现了数字的直观显示。
本试验中,硬件设计合理,软件设计也达到了预期的目标。
但是,由于硬件设备的限制,本试验未能对更高位数的译码显示电路进行设计和测试。
在未来的工作中,我们建议进一步扩展电路的设计,以实现对更高位数数字的译码显示。
七、建议与展望本试验虽然已经实现了一个相对简单的译码显示电路,但是在实际应用中可能还需要进行一些改进和优化。
以下是对未来工作的建议和展望:1.考虑采用更先进的数字芯片技术,以提高电路的稳定性和可靠性。
计数译码显示电路实验报告体会

计数译码显示电路实验报告体会
作为一名学生,我完成了计数译码显示电路的实验,并撰写了实验报告。
在实验过程中,我深刻体会到实验的重要性,能够帮助我们更深入地理解理论知识,提高实际操作能力,同时也能够锻炼我们的独立思考和解决问题的能力。
在实验过程中,我首先了解了计数译码显示电路的基本原理和组成结构,然后按照说明书的要求,依次完成了电路的设计、焊接和测试工作。
在实验过程中,我认真观察了电路的工作状态,仔细分析了电路的工作原理,不断探索实验现象背后的本质原因。
通过本次实验,我深刻认识到了实验的重要性。
实验不仅能够让我们更深入地理解理论知识,还能够提高我们的实际操作能力,锻炼我们的独立思考和解决问题的能力。
同时,我也意识到实验室的安全规范的重要性,只有遵守实验室的安全规定,才能够确保实验的安全性和可靠性。
总之,通过本次实验,我不仅获得了实验技能的提升,还加深了对理论知识的理解,同时也增强了独立思考和解决问题的能力。
我相信,在未来的学习和工作中,这些经验和能力将给我带来巨大的帮助。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
一、
By kqh from SYSU 测试 74LS194 并实现四节拍顺序脉冲发生器
测试 74LS194 1. 数字显示测试:Cr、S1、S0 接高电平,D0、D1、D2、D3 分别接逻辑开关,Q0、 Q1、 Q2、 Q3 分别接七段发光数码管, CP 接单步脉冲。 模拟输入若干二进制数, 若能显示出对应数字,即为正常。 2. 其他功能测试:将 74LS194 的 Cr、S1、S0 分别接入逻辑模拟开关,D0、D1、 D2 接低电平,D3 接高电平,Q0、Q1、Q2、Q3 分别接七段发光数码管,CP 接 单步脉冲。测试表格上各种情况,若能执行移位、清零等功能,即为正常。 四节拍顺序脉冲发生器的实现
~BI/RBO ~RBI OG ~LT OF OE D OD C OC B OB A OA
14 15 9 10 11 12 13
U1 74LS48N
XWG1
0 16
4 5 3
6 2 1 7
O O O
74LS138D U12A 74LS00D U9A U11A 74LS00D U10A 74LS00D 74LS00D
图4
图5
三、
四位同时显示电路实现
电路设计 由于每次只能送入一组信号, 即 4 位二进制代码, 因此实现四位同时显示需要利用 晶体管的余辉。 据此设计两种方案: 1. 调节 74LS194 和 74LS48 输出频率相同,并使得 74LS48 的 A3、A2 始终接低电平输 入,即四个七段数码管只分别显示 0000、0001、0002、0003 四种数字。 2. 弃用 74LS194,而使点亮七段数码管的选择信号由 74LS48 的输入信号转化而来。也 即当输入信号为 0000 时,点亮 0 号七段数码管,当输入信号为 0001 时,点亮 1 号 七段数码管,以此类推。此功能可以用 74LS138 完成。 由于只有 4 个数码管,因此需使得 74LS48 的 A3、A2 始终接低电平输入。 仿真图如下所示。
U
A B C D E F G H
A B C D E F G H
A B C D E F G H
A B C D E F G H
VCC 5V
U10B 74LS00D U13D 74LS00D U4B 74LS00D U9B 74LS00D U2
16 15 14 13 12 11 10 9 7 VCC Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7 A B C G1 ~G2A ~G2B GND 1 2 3 6 4 5 8
四位扫描译码显示电路的设计 将设计好的各电路模块相连,即可获得如下图所示的四位扫描译码显示电路。
U8
CK CK CK CK
U7
U5
U6
A B C D E F G H
A B C D E F G H
A B C D E F G H
A B C D E F G H
VCC 5V
16 15 14 13 12
~BI/RBO ~RBI OG ~LT OF OE D OD C OC B OB A OA
15
X X X
31
R
T
电路连接 由于时间原因,我们只选择了第一种方案进行实践。结果如图所示。
图6
VCC QA QB QC QD
A B C D SL SR S0 S1 ~CLR CLK GND
3 4 5 6 7 2 9 10 1 11 8
14 15 9 10 11 12 13
U2
U1 74LS48N
XWG1
0 16
U3A
2 3 1 14 ~1CLR 1K 1CLK 1J ~1Q 1Q 13 12
CP 图1 如图 1 接线,Cr 接入逻辑模拟开关。并将 Q0、Q1,Q1、Q2 和 Q2、Q3 分别 接入 0、1 显示 LED。打开电源后应首先用模拟开关对节拍发生器进行清零操作, 再观察 LED 亮灭现象即可
二、
实现四位扫描译码显示电路
伪码灭灯电路设计 输入为伪码(1010~1111)时,七段管需要灭灯,即 BI/RBO 输入为高电平。得 到卡诺图如下所示: D1 D2 00 01 11 10 D3 D4 00 01 11 10 0 0 0 0 0 0 0 0 表1 得 X=D1D2+D1D3=D1D2 ∙ D1D3 逻辑关系如图所示: 1 1 1 1 0 0 1 1
4 5 3
6 2 1 7
O O O
74LS194D
74LS73D U4A U12A 74LS00D U9A 74LS00D U11A 74LS00D U10A 74LS00D 74LS00D
15
X X X
31
XFG1
R
T
图2 仿真结果如下图所示:
图3 实际结果如下图所示,其中图 4 表现的是移位功能,图 5 表现的是伪码灭灯功能。