数学电子技术-随堂练习

合集下载

电子技术基础练习题库及答案

电子技术基础练习题库及答案

电子技术基础练习题库及答案一、单选题(共70题,每题1分,共70分)1、本征半导体温度升高后,两种载流子浓度仍然相等。

A、✔B、×正确答案:A2、单相半波整流电路,负载电阻RL=750W,变压器次级电压有效值,U2=20V,则输出电压平均值U0为。

A、18VB、20VC、9V正确答案:C3、PN结两端加正向电压时,那么参加导电的是()A、少数载流子。

B、既有多数载流子又有少数载流子。

C、多数载流子。

正确答案:C4、符号IB表示三极管基极电流的()A、直流分量。

B、交流分量。

C、直流分量和交流分量之和。

正确答案:A5、在晶体三极管放大电路中,当输入电流一定时,若静态工作点设置太低,将产生()A、截止失真。

B、放大失真。

C、饱和失真。

正确答案:A6、三端集成稳压器cw7812的输出电压是()A、5VB、9VC、12V正确答案:C7、测得在放大状态的三极管的三个管角电位分别是15.5v,6v,6.7v,则该三极管类型是()A、npn型硅管。

B、npn型锗管C、PnP型锗管正确答案:A8、稳压管的稳压区是指其工作在()的区域。

A、正向导通。

B、反向击穿。

C、反向截止。

正确答案:B9、在由运放组成的电路中运放工作在非线性状态的电路是。

()A、差值放大器。

B、反相放大器。

C、电压比较器。

正确答案:C10、组合逻辑电路的输出与电路的原状态()A、无关B、有关C、不一定正确答案:B11、组合电路的特点是任意时刻的输出与电路的原状态有关。

A、×B、✔正确答案:A12、下列三种电路中,输入电阻最大的电路是()A、共集放大电路。

B、共射放大电路。

C、共基放大电路。

正确答案:A13、最常用的显示器件是()数码显示器。

A、七段B、五段C、九段正确答案:A14、逻辑代数运算于普通代数运算结果()A、相同B、不想同C、有的相同,有的不相同。

正确答案:C15、非门的逻辑功能是()A、有0出0。

全1出1。

B、有1出1。

电子技术练习题(数字基础)

电子技术练习题(数字基础)

电子练习题一、判断1、逻辑变量的二值0和1表示数量的大小。

()2、逻辑变量是二元常量,只有两个值,即0和1,而没有中间值。

()3、变量A、B、C逻辑函数其对应卡诺图的小方格有16个。

()4、变量A、B、C、D逻辑函数其对应卡诺图的小方格有10个。

()5、变量A、B、C、D逻辑函数其对应卡诺图的小方格有16个。

()6、变量A、B、C逻辑函数其对应卡诺图的小方格有8个。

()7、2位二进制编码器有2个输入端2个输出端。

( )8、3位二进制编码器有3个输入端8个输出端。

( )9、在逻辑代数中,如果A+1=1,则A=0.()10、在逻辑代数中,如果AB=AC,则B=C.()11、在逻辑学中,B+B=B。

()12、n个变量的逻辑函数,其卡诺图有n2个小方格。

()13、逻辑函数式1+BC=BC。

()14、在数字电路逻辑电路中,信号只有“高”和“低”电平两种取值。

()15、 CMOS的输入端可以悬空,而TTL的输入端不可以悬空。

()16、正逻辑是指用1表示低电平,用0表示高电平。

()17、负逻辑是指用1表示高电平,0表示低电平。

()18、 TTL与非门的噪声容限是用来说明与非门抗干扰能力大小的参数,噪声容限小,说明抗干扰能力强,反之则弱。

()19、非门的逻辑功能是有1出1,有0 出0. ()20、非门通常是多个输入端和一个输出端。

()21、在数字电路中,高电平和低电平指的是一定的电压范围,而不是一个固定不变的数值。

()22、三极管饱和之后,如基极电流愈大,则管子饱和俞深,抗干扰能力愈强。

()23、与门的逻辑功能是有1出1,全0出0。

()24、或门的逻辑功能是有0出0,全1 出1. ()25、与非门的逻辑功能是全0出1,有1出0. ()26、或非门的逻辑功能是全0出1,有0出1. ()27、异或门的逻辑功能是同出1,异出0. ()28、同或门的逻辑功能是同出0,异出1. ()29、数字信号是指随时间变化在数值是连续变化的电信号。

数字电路-练习

数字电路-练习

数字电路-练习B(总16页)--本页仅作为文档封面,使用时请直接删除即可----内页可以根据需求调整合适字体及大小--数字电子技术练习一、填空题1.=⊕⊕⊕A偶数个A A A ① 。

2.逻辑函数F=A +B+C D 的反函数F = ① ,对偶式为 ② 。

触发器的特征方程为 ① ,JK 触发器的特征方程为② 。

4.构造一个模10计数器需要 ① 个状态, ② 个触发器。

5.将JK 触发器的J 端和K 端连在一起,就得到了 ① 触发器。

6. ① 型触发器克服了空翻现象。

的清零端是异步清零,则下图构成 ① 进制计数器。

1. ① 02. ①)(D C B A +⋅⋅ ②)(D C B A +⋅⋅3. ①D Q = ②n n Q K Q J Q +=4. ① 10 ② 45. ① T6. ① 边沿7. ① 641.进制转换(31)10 = ① 2 = ② 16。

2.逻辑函数的表示方法有 ① 、卡诺图、函数式、 ② 和波形图。

触发器的特性方程是: ① ,T 触发器的特性方程=+1n Q ② 。

4.下图(a)、(b)所示的组合逻辑电路,已知(a)中为TTL 门电路,(b )中为OC 门,它们的输出表达式Y 1 = ① ,Y = ② 。

(a)(b)5.译码集成电路74LS138的地址码有 ① 个,译码输出端的个数有 ② 个。

6.某加计数器是由74LS161构成的十进制计数器,设初始状态Q 3Q 2Q 1Q 0 = 0000,当采用同步归零方式时其最后一个状态是 ① ,当采用异步归零方式时其最后一个状态是 ② 。

1. ① 11111 ② 1F 2. ① 真值表 ② 逻辑图 (可对调) 3. ①0,1=+=+RS Q R S Q n n ② n n Q T Q T + 4. ① A ② CD AB CD AB +⋅或5. ① 3② 8 6. ① 1001 ② 1010CP 1Q 0 Q 1 Q 2 Q 3 CP 1 CPCP 074LS290(个位)Q 0 Q 1 Q 2 Q 3CP 074LS290(十位)S 9A S 9B R 0A R 0BS 9A S 9B R 0A R 0B&1.进制转换:()10 = ① 2 ,(1F )16 = ② 2。

华工2020模拟电子技术随堂练习

华工2020模拟电子技术随堂练习

1. 自然界中的物质不是按照导电性能分类的是()。

A.导体B.绝缘体C.半导体D.单向导电PN结展参考答案:D2.(单选题)2. 电子体温计是利用半导体的()电子器件来测量体温。

A.热敏性B.光敏性C.掺杂性D.单向导电性参考答案:A3.(单选题)3. 太阳能电池是利用半导体的()特性制造成器件。

A.热敏性B.光敏性C.掺杂性D.单向导电性参考答案:B4.(单选题)4. 各种半导体器件是利用半导体的()特性制造成器件。

A.热敏性B.光敏性C.掺杂性D.单向导电性答题: A. B. C. D. (已提交)参考答案:C问题解析:5.(单选题)5. 半导体的导电能力( )。

A. 与导体相同B. 与绝缘体相同C. 介乎导体和绝缘体之间D. 常温下非常高答题: A. B. C. D. (已提交)参考答案:C问题解析:6.(单选题)6. 将PN结加适当的正向电压时,空间电荷区将( )。

A. 变窄B.变宽C.基本不变D.不确定答题: A. B. C. D. (已提交)参考答案:A7.(单选题)7. 二极管的死区电压随环境温度的升高而( )。

A. 增大B.减小C.基本不变D.不确定答题: A. B. C. D. (已提交)参考答案:B问题解析:8.(单选题)8.二极管完全导通时在二极管两端存在正向导通压降,硅二极管正向导通压降为()。

A.0.1~0.3VB.0.3~0.5VC. 0.6~0.7VD. 0.7~1V答题: A. B. C. D. (已提交)参考答案:C问题解析:9.(单选题)9. 二极管电路如图1-1所示,二极管D1、D2为理想二极管,判断图中二极管工作状态()。

A. D1和D2都导通B. D1和D2都截止C. D1导通,D2截止D. D1截止,D2导通答题: A. B. C. D. (已提交)参考答案:C问题解析:10.(单选题)10. 二极管电路如图1-2所示,二极管为硅二极管,二极管的工作状态是()。

电子技术习题册答案

电子技术习题册答案

第1章 逻辑代数基础1. 用真值表证明下列等式。

(1) (A B)C=A (B C)⊕⊕⊕⊕ (2) C B A C B A A +=++ A B C B A ⊕C B ⊕C B A ⊕⊕)( A )(C B A ⊕⊕0 0 0 0 0 0 0 0 0 1 0 1 1 1 0 1 0 1 1 1 1 0 1 1 1 0 0 0 1 0 0 1 0 1 1 1 0 1 1 1 0 0 1 1 0 0 1 0 0 1 1111A B C AC B +C BC B A A ++ C B A +0 0 0 1 1 1 1 1 0 0 1 1 0 0 0 0 0 1 0 1 0 0 0 0 0 1 1 1 0 0 0 0 1 0 0 0 1 1 1 1 1 0 1 0 0 1 1 1 1 1 0 0 0 1 1 1 1110 0112. 用代数法化简下列各式。

(1) A+ABC+ABC+CB+CB(CA B B C BC BC A +=++++=)()1(2) ABC+ABC+ABC+ABCAABB AC C AB C C B A =+=+++=)()(3.将下列各函数化为最小项之和的形式。

(1) Y=ABC+BC+AB7543)()(mmmmCBACBABCAABCBCACCBAAABCBCA+++=++++=++++=(2))(ABY DCBCABD+++=DCABDCBDCABDCBCDBDADCBCADBBDADCBCABDBA=+=+++++=+++++=++++=)()()()(4.根据下列各逻辑式,画出逻辑图。

①Y=(A+B)C;②Y=AB+BC;③Y=(A+B)(A+C);5.试对应输入波形画出下图中Y1 ~ Y4 的波形。

6.如果“与”门的两个输入端中,A为信号输入端,B为控制端。

设当控制端B=1和B=0两种状态时,输入信号端A的波形如图所示,试画出输出端Y的波形。

如果A和B分别是“与非”门、“或”门、“或非”门的两个输入端,则输出端Y的波形又如何?总结上述四种门电路的控制作用。

《数字电子技术》课后习题答案

《数字电子技术》课后习题答案

第1单元能力训练检测题(共100分,120分钟)一、填空题:(每空0.5分,共20分)1、由二值变量所构成的因果关系称为逻辑关系。

能够反映和处理逻辑关系的数学工具称为逻辑代数。

2、在正逻辑的约定下,“1”表示高电平,“0”表示低电平。

3、数字电路中,输入信号和输出信号之间的关系是逻辑关系,所以数字电路也称为逻辑电路。

在逻辑关系中,最基本的关系是与逻辑、或逻辑和非逻辑。

4、用来表示各种计数制数码个数的数称为基数,同一数码在不同数位所代表的权不同。

十进制计数各位的基数是10,位权是10的幂。

5、8421 BCD码和2421码是有权码;余3码和格雷码是无权码。

6、进位计数制是表示数值大小的各种方法的统称。

一般都是按照进位方式来实现计数的,简称为数制。

任意进制数转换为十进制数时,均采用按位权展开求和的方法。

7、十进制整数转换成二进制时采用除2取余法;十进制小数转换成二进制时采用乘2取整法。

8、十进制数转换为八进制和十六进制时,应先转换成二进制,然后再根据转换的二进数,按照三个数码一组转换成八进制;按四个数码一组转换成十六进制。

9、逻辑代数的基本定律有交换律、结合律、分配律、反演律和非非律。

10、最简与或表达式是指在表达式中与项中的变量最少,且或项也最少。

13、卡诺图是将代表最小项的小方格按相邻原则排列而构成的方块图。

卡诺图的画图规则:任意两个几何位置相邻的最小项之间,只允许一位变量的取值不同。

14、在化简的过程中,约束项可以根据需要看作1或0。

二、判断正误题(每小题1分,共10分)1、奇偶校验码是最基本的检错码,用来使用PCM方法传送讯号时避免出错。

(对)2、异或函数与同或函数在逻辑上互为反函数。

(对)3、8421BCD码、2421BCD码和余3码都属于有权码。

(错)4、二进制计数中各位的基是2,不同数位的权是2的幂。

(对)3、每个最小项都是各变量相“与”构成的,即n个变量的最小项含有n个因子。

(对)4、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。

数字电子技术随堂练习答案

数字电子技术随堂练习答案

1.与二进制数.011相应的十六进制数是()。

A. (1D4.3)16B. (1D4.6)16C. (724.3)16D. (EA0.6)16答题: A. B. C. D. (已提交)答题: A. B. C. D. (已提交)2. 与二进制数1101010.01相应的八进制数是()。

A. (152.2)8B. (152.1)8C. (6A.1)8D. (650.2)8答题: A. B. C. D. (已提交)答题: A. B. C. D. (已提交)3. 与二进制数.11相应的十进制数为()。

A. (650.3)10B. (640.75)10C. (642.3)10D. (652.75)10答题: A. B. C. D. (已提交)答题: A. B. C. D. (已提交)4. 与十六进制数2AD.E相应的十进制数为()。

A. (680.875) 10B. (685.14) 10C. (685.875) 10D. (671.814) 10答题: A. B. C. D. (已提交)答题: A. B. C. D. (已提交)5. 与十进制数79相应的二进制数是()。

A. (1001111)2B. (1001110)2C. (1001101)2D. (1001011)2答题: A. B. C. D. (已提交)答题: A. B. C. D. (已提交)6. 与十进制数101相应的二进制数是()。

A. (1100001) 2B. (1100100) 2C. (1100101) 2D. (1100111) 2答题: A. B. C. D. (已提交)答题: A. B. C. D. (已提交)7. (-1011)2的原码、反码、补码分别是()。

A. 11011.00100、00101B. 11011.10100、10101C. 01011.00100、00101D. 01011.10100、10101答题: A. B. C. D. (已提交)答题: A. B. C. D. (已提交)8. 采用二进制补码运算, (-1011-1001)的运算结果, 其补码、原码分别为()。

数字电子技术习题课

数字电子技术习题课
CP A Q0 Q1 V0
输出波形
第9页/共36页
第5章、触发器
例5:画出与或非门的输出端T以及在时钟CP作用下触发器输出波形。 设触发器初态为零。
CP
A
B
C
T
(a)
Q
Q
电路及输入波形 第10页/共36页
(b)
第5章、触发器
解:该触发器是下降沿触发的JK触发器,触发器的两个输入端J和K连 在一起,构成T触发器。与或非门的输出构成T触发器的输入信号,若 T=1,Q翻转;若T=0,Q保持。输出波形见下图。
都没有发生变化,所以由CP下降沿的R、S值决定输出状态。
第一个CP下降沿:S=1,R=0,触 发器输出置1,Q由初态0变1;
第二个CP下降沿:S=0,R=1,触 发器输出复位,Q由1变0;
第三个CP下降沿:S=0,R=0,触 发器输出保持原来值,Q仍为0;
第四个CP下降沿:S=1,R=1,触 发器输出不确定,Q为不定;
题5.19 试写出图P5.19(a)中各电路的次态函数(即Q1 、 n1Q 2、n1Q 3、n1Q 4 n1 与现态和输入变量之间的函数式),并画出在图P5.19(b)所给定信 号的作用下Q1、Q2、Q3、Q4的电压波形。假定各触发器的初始状态 均为Q=0。
图P5.19
第30页/共36页
第5章、触发器
图P5.15
第25页/共36页
第5章、触发器
解:此图为带异步置位、复位的上升沿触发的JK触发器,由图可知:
异步置位、复位端均为高电平 有效,SD始终接“0”无效,所以输 出不会出现异步置位的情况;RD初 始为1,所以触发器输出初始状态为 复位状态0。
由边沿触发器的特点可知:边 沿触发器的输出状态仅取决于边沿 时刻瞬间的输入数据。图中注意RD 值的变化情况。
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

图 6-2 图 6-3 答题: A. B. C. D. (已提交)
3. 由同步十六进制计数器 74LS161 和门电路组成的计数器电路如图 6-4 所示。74LS161 的功能表如图 6-5 所 示。该电路的功能为( )。 A.11 进制加法计数器 B.11 进制减法计数器 C.10 进制加法计数器 D.10 进制减法计数器
D.(671.814) 10
答题: 5.
与十进制数 79 相应的二进制数是( )。 A.(1001111)2 B.(1001110)2 C.(1001101)2 A. B. C. D. (已提交)
D.(1001011)2
答题: 6.
与十进制数 101 相应的二进制数是( )。 A.(1100001) 2 B.(1100100) 2 C.(1100101) 2 A. B. C. D. (已提交)
图 6-4 图 6-5 答题: 1. A. B. C. D. (已提交)
数据通过(
)存储在存储器中。
A.读操作 C.写操作 答题: 2. A.
B.启动操作 D.寻址操作 B. C. D. (已提交)
下列说法不正确的是( )。 A.半导体存储器的基本结构都是由地址译码器、存储矩阵和读写控制电路三大部分构成 B.ROM 的主要特点是在工作电源下可以随机地写入或读出数据 C.静态 RAM 存储单元的主体是由一对具有互为反馈的倒相器组成的双稳态电路 D.动态 RAM 存储单元的结构比静态 RAM 存储单元的结构简单 A. B. C. D. (已提交) )位。
触发器输出的状态取决于( )。 A. 输入信号 B.电路的初始状态 C. 时钟信号 D.输入信号和电路的原始状态 A. B. C. D. (已提交) )。
答题: 2.
假设 JK 触发器的现态 Q=0,要求次态 Q*=0,则应使( A.J=×,K=0 B.J=0,K=× C.J=1,K=× D.J=K=1 B. C. D. (已提交)
的卡诺图如图 2-2 所示,其最简“与或”表达式为( )。
图 2-2 A. B. C. D. 答题: A. B. C. D. (已提交)
1. 图 3-1(a)、(b)、(c)、(d)中 74 系列 TTL 门电路的输出状态为低电平的是( )。 A.Y1 B.Y2 C.Y3 D.Y4
(a) (b) (c) (d) ,该电路的功能为( )。 A.不能自启动同步五进制加法计数器 B.可自启动异步五进制加法计数器 C.不能自启动异步五进制减法计数器 D.可自启动同步五进制减法计数器
图 6-1 答题: A. B. C. D. (已提交)
2. 由同步十进制计数器 74LS160 和门电路组成的计数器电路如图 6-2 所示。 74LS160 的功能表如图 6-3 所示。 该电路的功能为( )。 A.8 进制减法计数器 B.8 进制加法计数器 C.9 进制减法计数器 D.9 进制加法计数器
答题: 6.
D. (已提交)
某逻辑电路的状态表如图 2-1 所示,其输入变量为 A,B,C,输出为 F,则 F 的逻辑式为( )。
A.F=A'B'C+ABC
B.F=A'BC'+ABC C.F=A'B'C'+ABC D.F=AB'C'+ABC
图 2-1 答题: 7. 函数 A. B. C. D. (已提交)
C. D. 答题: 4. A. B. C. D. 答题: 5. A. B. C. D. (已提交) )。 函数 A. B. C. D. (已提交) 转换成与非-与非式为( )。
函数 F=A'B'+AB 转换成或非-或非式为( A.F=(( (AB)'+(A'B')')') ' B.F=(( (A+B)'+(A'+B')')') ' C.F= ( (AB)'+(A'B')')' D.F= ( (A+B)'+(A'+B')')' A. B. C.
答题: 11.
十进制数 27 若用余 3BCD 码表示,可写成( )。 A.0 1 0 1 1 0 1 0 B.0 0 1 0 0 1 1 1 C.0 0 1 0 1 0 1 0 A. B. C. D. (已提交)
D.0 1 0 1 0 1 1 1
答题:
1.
函数式 Y=AB´+A´BD+CD´的对偶式为( )
D.(1100111) 2
答题: 7.
(-1011)2 的原码、反码、补码分别是( )。 A.11011、00100、00101 B.11011、10100、10101 C.01011、00100、00101 D.01011、10100、10101 D. (已提交) )。
答题: 8.
A.
B.
C.
采用二进制补码运算,(-1011-1001)的运算结果,其补码、原码分别为( A.101100 010100 B.001100 110100 C.001100 0110100 D.101100 110100 A. B. C. D. (已提交) )。
答题: 3.
与二进制数 1010001100.11 对应的十进制数为( )。 A.(650.3)10 B.(640.75)10 C.(642.3)10 D.(652.75)10 A. B. C. D. (已提交)
答题: 4.
与十六进制数 2AD.E 对应的十进制数为( )。 A.(680.875) 10 B.(685.14) 10 C.(685.875) 10 A. B. C. D. (已提交)
答题:
A.
B.
C.
D. (已提交)
2. 图 3-2(a)、(b)、(c)、(d)中 74HC 系列 CMOS 门电路的输出状态为低电平的是( )。 A.Y1 B.Y2 C.Y3 D.Y4
(a) (b) (c) (d) 图 3-2 答题: 3. A. B. C. D. (已提交)
TTL 或非门多余的输入端在使用时( )。 A.应该接高电平 1 B.应该接低电平 0 C.可以接高电平 1 也可以接低电平 0 D.可以与其它有用端并联也可以悬空
图 5-3 A.具有计数功能 B.保持原状态 C.置“0” D.置“1” 答题: 7. A. B. C. D. (已提交)
设图 5-4 所示电路的初态 Q1Q2 =00,试问加入 3 个时钟正脉冲后,电路的状态将变为( )。
图 5-4 A. 0 0 B. 0 1 C. 1 0 D. 1 1 答题: A. B. C. D. (已提交)
答题: 3.
A.
T 触发器的功能是( )。 A.翻转、置“0” B.保持、置“1” C.置“1”、置“0” D.翻转、保持 A. B. C. D. (已提交)
答题: 4.
在时钟脉冲作用下,图 5-1 所示电路的功能是( )。
图 5-1 A. 答题: B. A. C. B. C. D. D. (已提交)
A. C. 答题: 2. A. B. C. D. 答题: 3. A. A. B. C. A. B. C.
B. D. D. (已提交)
运用反演定理写出函数 Y=A´D´+A´B´C+AC´D+CD´的反函数 Y´为( )。
D. (已提交)
函数 Y(A,B,C)=A´BC+AC´+B´的最小项之和的形式为( )。
答题: 8.
在 CMOS 门电路中, 三态输出门、 OD 门、 与非门、 异或门和非门中, 能实现“线与”逻辑功能的门为 ( A.OD 门 B.三态门 C.或非门 D.异或门 A. B. C. D. (已提交)
) 。
答题: 9.
门电路中,能实现总线连接方式的门为( )。 A.OD 门 B.OC 门 C.或非门 D.三态门 A. B. C. D. (已提交)
图 4-2 图 4-3 答题: A. B. C. D. (已提交)
3. 用 8 选 1 数据选择器 74LS152 设计的逻辑电路如图 4-4 所示,74LS152 的功能表如图 4-5 所示。则其输出 F 的函数式为( )。 A.
B. C. D.
图 4-4 图 4-5 答题: 1. A. B. C. D. (已提交)
答题: 9.
5421BCD 码中表示十进制数 9 的编码为( A.1010 B.1001 C.1100 D.1101 A. B. C.
答题: 10.
D. (已提交) )。
8421BCD 码中表示十进制数 9 的编码为( A.1010 B.1001 C.1100 D.1101 A. B. C. D. (已提交)
12. 图 3-3 中由 74 系列 TTL 与非门组成的电路中, 门 G 输出高电平/低电平时流出其输出端的电流分别为 ( ) 。 已知与非门的输入电流为 IIL= -1.6mA,IIH=40uA。
图 3-3 A.3IIH、3IIL B.3IIH、6IIL C.6IIH、3IIL D.6IIH、6IIL 答题: A. B. C. D. (已提交)
答题: 10.
欲使漏极开路的 CMOS 门电路实现“线与”,则其输出端应该( )。 A.并联 B.并联且外接上拉电阻和电源 C.外接上拉电阻和电源但不需并联 D.无需并联也无需外接上拉电阻和电源 A. B. C. D. (已提交) )。
答题: 11.
三态输出的门电路其输出端(
A.可以并联且实现“线与” B.不能并联也不能实现“线与” C.可以并联但不能实现“线与” D.无需并联但可以实现“线与” 答题: A. B. C. D. (已提交)
答题: 6.
相关文档
最新文档