第2章 集成逻辑门

合集下载

集成逻辑门实验报告

集成逻辑门实验报告

集成逻辑门实验报告实验报告:集成逻辑门实验目的:1. 理解集成逻辑门的组成原理;2. 熟练掌握集成逻辑门的电路连接及测试方法;3. 了解不同类型逻辑门电路的特点。

实验器材:1. 集成电路芯片;2. 逻辑门实验板;3. 电流表;4. 电压表;5. 示波器。

实验原理:集成逻辑门是将多个逻辑门电路组装在一起,形成一个芯片的技术。

通过集成逻辑门,可以使整个电路的复杂度大大降低,提高集成度,降低功耗。

集成逻辑门具有高速运算、低功耗、可靠性高、自动形成电路等优点,因此得到广泛的应用。

实验步骤:1. 将芯片插入逻辑门实验板中,保证芯片的引脚与实验板的导线连接正确。

2. 插入电压表和电流表,测量输入端和输出端的电压和电流。

3. 根据不同类型的逻辑门(如与门、或门、非门等),连接不同的电路。

4. 接通电源,进行电路测试。

使用示波器检查输出波形是否符合预期。

5. 根据实验结果,对芯片的性能进行比较分析。

实验注意事项:1. 在连接电路时,一定要注意引脚的标号,防止连接错误。

2. 在插拔芯片时,要轻拿轻放,避免损坏芯片。

3. 在进行电路测试时,要小心操作示波器,以免触电或误操作。

实验结果分析:通过本次实验,我们可以看到集成逻辑门的优点,比如运算速度快、功耗低、容易组装等。

同时,我们还可以了解不同类型的逻辑门电路,并对它们的性能进行比较分析,以便更好地应用它们。

结论:本次实验让我们对集成逻辑门有了更深刻的认识,也让我们在实践中掌握了电路连接和测试的方法。

集成逻辑门在数字电路设计中有着重要的应用,我们需要不断学习和探索,以适应不断发展的电子技术。

《数字电子技术(第三版)》2. 基本逻辑运算及集成逻辑门

《数字电子技术(第三版)》2. 基本逻辑运算及集成逻辑门

Y=A+ Y=A+B
功能表
开关 A 断开 断开 闭合 闭合 开关 B 断开 闭合 断开 闭合 灯Y 灭 亮 亮 亮
真值表
A 0 0 1 1
B 0 1 0 1
逻辑符号
Y 0 1 1 1
实现或逻辑的电 路称为或门。或 门的逻辑符号:
A B
≥1
Y=A+B
2.1.3、非逻辑(非运算) 2.1.3、非逻辑(非运算) 非逻辑指的是逻辑的否定。当决定事件(Y) 发生的条件(A)满足时,事件不发生;条件不 满足,事件反而发生。表达式为: Y=A 开关A控制灯泡Y
A E B Y
A断开、B接通,灯不亮。 断开、 接通 灯不亮。 接通, 断开
A E B Y
A接通、B断开,灯不亮。 接通、 断开,灯不亮。 接通 断开
A、B都接通,灯亮。 、 都接通,灯亮。 都接通
两个开关必须同时接通, 两个开关必须同时接通, 灯才亮。逻辑表达式为: 灯才亮。逻辑表达式为:
Y=AB
2.4 集成逻辑门
2.4.1 TTL与非门 TTL与非门 2.4.2 OC门和三态门 OC门和三态门 2.4.3 MOS集成逻辑门 MOS集成逻辑门 2.4.4 集成逻辑门的使用问题 退出
逻辑门电路:用以实现基本和常用逻辑运算的电子电 路。简称门电路。 基本和常用门电路有与门、或门、非门(反相器)、 与非门、或非门、与或非门和异或门等。 逻辑0和1: 电子电路中用高、低电平来表示。 获得高、低电平的基本方法:利用半导体开关元件 的导通、截止(即开、关)两种工作状态。 集成逻辑门 双极性晶体管逻辑门 TTL ECL I2L 单极性绝缘栅场效应管逻辑门 PMOS NMOS CMOS
(6)平均传输延迟时间tpd:从输入端接入高电平开始,到输出端 输出低电平为止,所经历的时间叫导通延迟时间(tpHL); 从输入端接入低电平开始,到输出端输出高电平为止,所经 历的时间叫截止延迟时间(tpLH)。 tpd=(tpHL+ tpLH)/2=3~40ns 平均传输延迟时间是衡量门电路运算速度的重要指标。 (7)空载功耗:输出端不接负载时,门电路消耗的功率。 静态功耗是门电路的输出状态不变时,门电路消耗的功率。其中: 截止功耗POFF是门输出高电平时消耗的功率; 导通功耗PON是门输出低电平时消耗的功率。 PON> POFF (8)功耗延迟积M:平均延迟时间tpd和空载导通功耗PON的乘积。 M= PON× tpd (9)输入短路电流(低电平输入电流)IIS:与非门的一个输入端直 接接地(其它输入端悬空)时,由该输入端流向参考地的电流。 约为1.5mA。

集成逻辑门电路基本知识

集成逻辑门电路基本知识

集成逻辑门电路基本知识1. 引言集成逻辑门电路是现代数字电路的基础,广泛应用于计算机、通信、控制等领域。

了解集成逻辑门电路的基本知识对于理解数字电路的原理和设计至关重要。

本文将介绍集成逻辑门电路的基础概念、分类和应用。

2. 集成逻辑门电路的概述集成逻辑门电路是由多个逻辑门组成的电路,逻辑门通过控制输入端的电信号,产生特定的输出信号。

逻辑门的种类包括与门、或门、非门、与非门、或非门、异或门等。

3. 集成逻辑门电路的分类3.1 与门与门是最基本的逻辑门之一,其输入端都要为高电平时,输出端才会为高电平。

与门的符号为“&”或“∩”,常用的与门有AND、NAND等类型。

3.2 或门或门是另一种基本的逻辑门,只要输入端中有一个为高电平,则输出端为高电平。

或门的符号为“|”或“∪”,常用的或门有OR、NOR等类型。

3.3 非门非门是最简单的逻辑门之一,若输入端为高电平,则输出端为低电平;若输入端为低电平,则输出端为高电平。

非门的符号为“!”或“¬”。

3.4 异或门异或门是比较特殊的逻辑门,当输入端中只有一个为高电平时,输出端为高电平;否则,输出端为低电平。

异或门的符号为“⊕”或“≠”。

4. 集成逻辑门电路的应用集成逻辑门电路可以用于各种数字电路的设计和实现,以下是集成逻辑门电路的一些常见应用场景:4.1 逻辑运算集成逻辑门电路可以实现各种逻辑运算,例如用与门组成加法器、用异或门实现比较器等。

逻辑运算是计算机和数字电路的基础。

4.2 存储器设计存储器是计算机系统中重要的组成部分,集成逻辑门电路可以用于存储器的设计和实现。

常见的存储器包括静态随机存取存储器(SRAM)和动态随机存取存储器(DRAM)。

4.3 时序电路设计时序电路是处理与时间有关的数字信号的电路,集成逻辑门电路可以用于时序电路的设计和实现。

时序电路广泛应用于计时器、时钟、触发器等领域。

5. 总结集成逻辑门电路是数字电路中的基本组成单元,通过不同逻辑门的组合,可以实现各种逻辑运算和功能。

第2章集成逻辑门电路

第2章集成逻辑门电路

2.3.2
TTL集电极开路门
TTL集电极开路门(Open Collector Gate)也称为OC门。 在用门电路组成逻辑电路时,如果能将输出端直接并联(称为 “线与”逻辑),可以使电路简化许多。前面所介绍的TTL与非 门却不能这样使用,原因有两个:一是TTL与非门无论输出为高 电平还是低电平,输出电阻都很小;二是两个TTL与非门连在一 起以后,如果一个门输出为高电平,另一个输出为低电平,那么 会有很大的电流从截止门的三极管VT4流到导通门的三极管VT5, 此电流大大超过正常工作电流,严重时会损坏门电路。解决的办 法是把TTL与非门电路的输出级改为集电极开路的三极管结构,
图2.25
二极管的开关电路特性
2.双极型三极管的开关特性 双极型三极管的输出特性曲线如图2.26所示。由输出特性曲线 可知,三极管可分为三个区域:截止区、放大区和饱和区。特别 当三极管工作在截止区和饱和区时,电参数也表现为对立的两个 状态,可以作为开关使用。
图2.26
三极管的输出特性曲线
2.2
晶体二极管和三极管的开关特性
第一个字母C代表中国,T代表TTL;它们对应型号的门电路逻辑 功能和引脚图与国际标准基本是一样的。本书电路举例将以最常 用的74XX系列和74LSXX系列门电路为主。本章讨论的集成逻辑门 属于小规模集成电路(SSI)。
2.3.1
TTL与非门电路
1.电路结构 每个系列的TTL与非门基本都是由输入级、中间级(倒相级) 和输出级组成。图2.30为TTL与非门的基本电路。 输入级通常由多发射极晶体三极管组成,如图中VT1。我们可 以把VT1看成是发射极独立而基极和集电极分别并联在一起的三 极管。输入级完成“与”逻辑功能。 中间级由VT2组成,其集电极和发射极输出的信号相位相反。 由这两个相位相反的信号去控制输出级的VT3和VT5,所以中间级 也称倒相级。 输出级由VT3、VT4和VT5组成,采用推拉式结构。其中VT3、

数字电子技术与应用2集成逻辑门电路及其应用

数字电子技术与应用2集成逻辑门电路及其应用
路。 数字集成电路具有体积小,重量轻,引出线和焊接点少,寿命长,
可靠性高,性能好等优点,同时成本低,便于大规模生产。
2.1 二极管基本门电路 2.1.1晶体二极管的开关特性 数字电路中的晶体二极管、三极管和MOS管等器件一般是以 开关方式工作的,其工作状态相当于相当于开关的“接通”
与“断开”。
1.静态特性 静态特性是指二极管在导通和截止两种稳定状态下的特性。典型
表ห้องสมุดไป่ตู้
由真值表得到或门输出逻辑表达式为: Y=A+B 二极管门电路虽然很简单,但存在着严重的缺点:(1)输出电平 都比输入电平高出0.7V—电平偏离,如果将三个这种门级联(前级 的输出作为后级的输入),则最后一级的输出低电平偏离到2.1V, 已接近规定的输入的高电平,会造成逻辑混乱;(2)当输出端对
地接上负载电阻(常称为下拉负载)时,会使输出高电平降低, 即带负载能力差,严重时会造成逻辑混乱。如图2.5二极管与门电
(b) 与门逻辑符号
二极管与门电路如图2.5所示。其中A、B代表与门输入,Y代表输 出。若二极管的正向压降VD =0.7V,输入端对地的高电平、低电 平分别为VIH =+3V、VIL =0V,则可得到图2.5所示电路的输入和输
出的电平关系,见表2.1。 若按正逻辑进行赋值,即高电平用“1”表示,低电平用“0”表 示,则可将表2.1变为表2.2的与逻辑真值表。由真值表可知该电路
时间tr。一般trtrr,所以可以忽略不计。 上升时间、恢复时间都很小,基本上由二极管的制作工艺决定, 存储时间与正向电流,反向电压有关。当vi 为一矩形电压时,二 极管电流的变化过程不够陡峭(不理想),这就限制了二极管的
最高工作频率。 2.1.2 二极管门电路
我们已经知道基本逻辑关系有与、或、非三种,能实现其逻辑功

数字电路习题-第二章

数字电路习题-第二章

第二章 逻辑门电路集成逻辑门电路是组成各种数字电路的基本单元。

通过本章的学习,要求读者了解集成逻辑门的基本结构,理解各种集成逻辑门电路的工作原理,掌握集成逻辑门的外部特性及主要参数,掌握不同逻辑门之间的接口电路,以便于正确使用逻辑门电路。

第一节 基本知识、重点与难点一、基本知识(一) TTL 与非门 1.结构特点TTL 与非门电路结构,由输入极、中间极和输出级三部分组成。

输入级采用多发射极晶体管,实现对输入信号的与的逻辑功能。

输出级采用推拉式输出结构(也称图腾柱结构),具有较强的负载能力。

2.TTL 与非门的电路特性及主要参数 (1)电压传输特性与非门电压传输特性是指TTL 与非门输出电压U O 与输入电压U I 之间的关系曲线,即U O=f (U I )。

(2)输入特性当输入端为低电平U IL 时,与非门对信号源呈现灌电流负载,1ILbe1CC IL R U U U I −−−=称为输入低电平电流,通常I IL =-1~1.4mA 。

当输入端为高电平U IH 时,与非门对信号源呈现拉电流负载,通常I IH ≤50μA 称为输入高电平电流。

(3)输入负载特性实际应用中,往往遇到在与非门输入端与地或信号源之间接入电阻的情况。

若U i ≤U OFF ,则电阻的接入相当于该输入端输入低电平,此时的电阻称为关门电阻,记为R OFF 。

若U i ≥U ON ,则电阻的接入相当于该输入端输入高电平,此时的电阻称为开门电阻,记为R ON 。

通常R OFF ≤0.7K Ω,R ON ≥2K Ω。

(4)输出特性反映与非门带载能力的一个重要参数--扇出系数N O 是指在灌电流(输出低电平)状态下驱动同类门的个数IL OLmax O /I I N =其中OLmax I 为最大允许灌电流,I IL 是一个负载门灌入本级的电流(≈1.4mA )。

N O 越大,说明门的负载能力越强。

(5)传输延迟时间传输延迟时间表明与非门开关速度的重要参数。

数字电子技术 第2章 逻辑门

数字电子技术  第2章 逻辑门
(2)理解基本逻辑运算及复合逻辑运算 (3)掌握基本逻辑门及复合逻辑门的逻辑符号、逻辑表达 式、真值表。 二、教学重点、难点 重点:(1)真值表的含义及写法; (2)各种逻辑门的功能。 难点:逻辑运算的理解。
2
2.1
主要内容:
基本逻辑门
与、或、非三种基本逻辑运算
与、或、非三种基本逻辑门的逻辑功能
41
标准TTL门的输入 / 输出逻辑电平 :
42
CMOS门的输入 / 输出逻辑电平(+5V电源时) :
4.4V
0.33V
43
传输延迟时间tpd
t pd 1 (tPHL tPLH ) 2

tPHL和tPLH的定义(下图为非门的输入和输出波形) :
44
输入/输出电流 (1)“拉电流”工作状态 (2)“灌电流”工作状态
9
2.1.2 或门
实现“或”运算的电路称为或逻辑门,简称或门 。 逻辑或运算可用开关电路中两个开关相并联的例 子来说明
真 值 表
A 0 0 1 1
B 0 1 0 1
F A B
0 1 1 1
10
“或”运算的逻辑表达式为: F = A+B “或”逻辑的运算规律为:
一般形式
000 0 1 1 0 1 11 1
A
一般形式
A A A A 1 A A 0
14
非门的逻辑符号:
74LS04(六非门)
例2-5 : 向非门输入图示的波形,求其输出波形F。 解:
15
2.2 复合逻辑门
主要内容:
与非、或非、异或、同或的复合逻辑运算 与非门、或非门的逻辑功能 异或门、同或门的逻辑功能 各种复合逻辑门的真值表及输出波形

数字电子技术 第二章 集成逻辑门

数字电子技术 第二章 集成逻辑门

第2章 集成逻辑门
本章要点 • TTL逻辑门 • CMOS逻辑门 • 集成逻辑门的功能测试
2.1 TTL逻辑门
TTL逻辑门是一种晶体三极管集成电路,通常一个集 成块内包含多个相同的逻辑门。由于TTL集成电路生产工
艺成熟、产品参数稳定、工作可靠、开关速度高,因此,
获得了广泛的应用。在实际应用中,TTL逻辑门产品型号 较多,国外型号有HD74××系列、SN74××系列等,国 内的型号是CT××。
2.2 CMOS逻辑门
CMOS逻辑门是另一种集成逻辑门,集成电路内部是 场效晶体管。由于场效晶体管集成电路制造工艺简单、集
成度高、功耗低,因此在实际应用中也非常普及。可供选
择的CMOS逻辑门产品的型号较多,国外型号有CD××系 列、SN74AC××系列等,国内的型号是CC××系列。
2.2.1 任务描述
基系列。4个系列中,以74LS××的综合性能最佳,应用 最广。
2.1.5 TTL逻辑门的使用
2. 参数识读 通常,TTL逻辑门的制造商会以产品说明书的形式给 出该产品推荐的工作条件、电气特性、外形尺寸、引脚间
距等参数。这些参数是正确使用TTL逻辑门的依据,在实
际应用中,应养成使用产品前查阅说明书的习惯。
图2.6 74LS02引脚排列
2.1.3 TTL或非门
1. 74LS27 74LS27是3个3输入端TTL或非门,每个或非门都能够 实现3个输入逻辑变量的“或非”逻辑功能。其中1、2、 13、12脚构成1个或非门,3、4、5、6脚构成1个或非门, 9、10、11、8脚构成1个或非门,14脚接供电电源,7脚为 接地端。其引脚排列如图2.7所示。
图2.19 (a) 与非门闲置输入端的处理方法
2.1.5 TTL逻辑门的使用
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

+UCC RC R
A B C
DA DB DC
R1 R2 -UBB
T
Y
•“或非” 门电路 或非”
+UCC A B C
DA DB DC
RC R1 R R2 T
Y
-UBB
2.4 TTL门电路 门电路
(三极管 三极管逻辑门电路 三极管—三极管逻辑门电路 三极管 三极管逻辑门电路)
TTL门电路是双极型集成电路,与分立元件相比,具有 门电路是双极型集成电路,与分立元件相比, 门电路是双极型集成电路 速度快、可靠性高和微型化等优点, 速度快、可靠性高和微型化等优点,目前分立元件电路已 被集成电路替代。 与非” 被集成电路替代。下面介绍集成 “与非”门电路的工作 原理、特性和参数。 原理、特性和参数。
(1) 开关 断开时,通过开关的电流 , 这时开关两端 开关S断开时,通过开关的电流i=0, 断开时 点间呈现的电阻为无穷大。 点间呈现的电阻为无穷大。 (2) 开关 闭合时,开关两端的电压 v=0,这时开关两端点间呈 开关S闭合时, 闭合时 , 现的电阻为零。 现的电阻为零。 (3) 开关S的接通或断开动作瞬间完成。 开关 的接通或断开动作瞬间完成。 的接通或断开动作瞬间完成 (4) 上述开关特性不受其他因素(如温度等)的影响。 上述开关特性不受其他因素(如温度等)的影响。
VB1=2.1V VCES2=0.3V VC2=(0.3+0.7)V
R1 4 Ω k
1 k .6 Ω
R2
1 0 3 Ω
R4
VCC
VCC
4Ω k
iB3很小
A B C T1 T2
Y
T4 R3 1Ω k
•当输入信号 、B、C中至少有一个为低电平 当输入信号A、 、 中至少有一个为低电平 中至少有一个为低电平(0.3V)时 当输入信号 时
vO =V C −iB3R −vBE3 −vD4 ≈3.6 C 2
即输出为高电平,有时称电路处于关态。 即输出为高电平,有时称电路处于关态。 高电平 关态
+Ucc 12V R A B C
DC DA DB
“与” 门逻辑状态表 A B C Y 0 0 0 0 1 1 1 1 0 0 1 1 0 0 1 1 0 1 0 1 0 1 0 1 0 0 0 0 0 0 0 1
Y
逻辑表达式: 逻辑表达式:
Y=A B C
“ 3. 逻辑关系: 与”逻辑 逻辑关系: “与” 门逻辑状态表 A B C Y 0 0 0 0 1 1 1 1 0 0 1 1 0 0 1 1 0 1 0 1 0 1 0 1 0 0 0 0 0 0 0 1
74LS00 的引脚排列图
2.4.1 TTL“与非”门电路 TTL“与非” 与非
VCC
R1 4Ω k
1.6k Ω
R2
130Ω
R4
T3 T2 D4
A B C
T1
Y
T4
1Ω k
R3
输入级
倒相级
推拉式输出
R1 4Ω k A A B C B T1 C
R1
与逻辑
(1) 输入级
P N N N
P N
•当输入低电平时, uI=0.3V,发射结正向导通, uB1=1.0V , , •当输入高电平时, uI=3.6V,发射结受后级电路的影响将 , , 反向截止。 uB1由后级电路决定。
iVD + ui - VD R + ui=UIH -
+
- uVD=0.7V R
+ VD ui=UIL -
R
(a)电路图
(b)输入高电平等效电路
(c)输入低电平等效电路
•动态特性 动态特性
ui UIH UIL iVD IH o IL trr t o t
反向恢复时间: 由正值U 跃变为负值U 的瞬间, 并不能立 反向恢复时间:当输入电压ui由正值 IH跃变为负值 IL的瞬间,VD并不能立 由正值 即截止,而是在反向电压U 的作用下,产生了很大的反向电流I 即截止,而是在反向电压 IL的作用下,产生了很大的反向电流 L ,经过一段 称作反向恢复时间( 时间后二极管才进入截止状态trr称作反向恢复时间(又称关断时间)。 称作反向恢复时间 又称关断时间)。 正向导通时间:二极管 由截止转为导通所需的时间称为正向导通时间 由截止转为导通所需的时间称为正向导通时间( 正向导通时间:二极管VD由截止转为导通所需的时间称为正向导通时间(又 称为开通时间)。这个时间比反向恢复时间 小得多 小得多, 称为开通时间)。这个时间比反向恢复时间trr小得多,所以一般情况下可以 )。 忽略不计
即:有“1”出“1”, 出 , 全“0”出“0” 出
“或” 门逻辑状态表 A B C Y 0 0 0 0 1 1 1 1 0 0 1 1 0 0 1 1 0 1 0 1 0 1 0 1 0 1 1 1 1 1 1 1
逻辑符号: 逻辑符号:
A B C
>1
Y
2.3.2 三极管门电路 •三极管“非” 门电 三极管“ 路 1. 电路
ui
UIH
t
UIL
iC
IC(sat)
0.1IC(sat) o td tr ts tf 0.9IC(sat)
t
uo
VCC
UCE(sat) o t
ton
toff
3.二极管开关应用电路 限幅电路: 限幅电路 将输入波形的一部分传送到输出端, 而将其余部分抑制掉。 将输入波形的一部分传送到输出端 , 而将其余部分抑制掉。 常用的有串( 常用的有串(并)联上限、下限和双向限幅器。 联上限、下限和双向限幅器。
处理数字信号的电路称为数字电路,它注重研究的 处理数字信号的电路称为数字电路, 是输入、输出信号之间的逻辑关系。 是输入、输出信号之间的逻辑关系。 在数字电路中,晶体管一般工作在截止区和饱和区, 在数字电路中,晶体管一般工作在截止区和饱和区, 起开关的作用。 起开关的作用。
+UCC RC +UCC 3V 0V RB RC uO T 截止 饱和 0V +UCC RC
I/mA 80 60 正向
二极管
40 20 -50 -25
击穿 电压 死区 电压
O 0.4 -20 -40 I/µA
0.8 U/V
反向
C
IC/mA
B 4 3 E 2 1 0 3 6 9 100 80 60 40 20µA
IB=0
12
UCE/V
S

E

R
理想开关的特性: 理想开关的特性:
理想开关


D
R
+ -
vI

vO
VREF1

限幅电平为VREF1的串联下限限幅器 的串联下限限幅器 限幅电平为


D
R
+ -
vI

vO
VREF1

vI
VREF1
t
限幅电平为VREF1的串联 下限限幅器及工作波形
vO
VREF1
t
串联双向限幅器(假设 串联双向限幅器(假设VREF1<VREF2)
A
+ +
D1
VCC 3A
3B 3Y 4A 4B 4Y
VCC 2A 2B NC 2C 2D 2Y
14
13
12
11 10
9
8
14
13
12
11 10
9
8
74LS00 1 2 3 4 5 6 7 1 2 3
74LS20 4 5 6 7
1A
1B 1Y
2A 2B 2Y GND
1A 1B NC 1C 1D 1Y GND 74LS20 的引脚排列图
2.3 分立元件门电路
2.3.1 二极管门电路 • 二极管“与” 门电路 二极管“ 1. 电路
0V A 3V 0V B 3V 0V C 3V
DA DB DC
+Ucc 12V R Y 3V 0V
2. 工作原理 输入A、 不全为“ , 输入 、B、C不全为“1”,输出 Y 为“0”。 不全为 。 输入A、 全为高电平“ , 输入 、B、C全为高电平“1”,输出 Y 为“1”。 全为高电平 。
R1
D2

VREF2 VA O
vI
vO
R2
vO
vI


t
VREF1
- -
VREF2

(a)
(b)
vI=0时,A点电位为 时 点电位为
VREF2 −VREF1 VA = ⋅ R +VREF1 1 R +R2 1
vI≤VA时,D1截止,D2导通,vO≈VA。实现下限限幅,限幅电平为 A 。 截止, 导通, 实现下限限幅,限幅电平为V vI≥VREF2时,D1导通,D2截止,vO≈VREF2。实现上限限幅,限幅电平为 REF2。 导通, 截止, 实现上限限幅,限幅电平为V 均导通,输出v 当VA<vI<VREF2时, D1、D2均导通,输出 O≈vI。
即:有“0”出“0”, 出 , 全“1”出“1” 出
逻辑符号: 逻辑符号:
A B C
& Y
• 二极管“或” 门电 二极管“ 路 1. 电路
0V 3V 0V 3V 3V 0V 3V A B C
DA DB DC
Y 3V R 0V -Ucc -12V
2. 工作原理 输入A、 有一个为“ , 输入 、B、C有一个为“1”,输出 Y 为“1”。 有一个为 。 全为低电平“ , 输入A、 输入 、B、C全为低电平“0”,输出 Y 为“0”。 全为低电平 。
1. 二极管的开关特性
+ iD vD IS - (a) 二极管电路表示 O
相关文档
最新文档