数字电子——考试题库及答案

合集下载

数字电子技术期末考试题含答案

数字电子技术期末考试题含答案

.z."数字电子技术"考试试卷〔第一套〕课程号2904025035考试时间 100 分钟一、填空题〔共28分〕1、〔2分〕〔5E.8〕H =〔 94.5 〕D =〔 10010100.0101 〕8421BCD 。

2、〔2分〕逻辑函数L =+ A+ B+ C +D =〔 1 〕。

3、〔2分〕由传输门构成的电路如以下图所示,当A=0时,输出L= B 。

4、〔2分〕三态门可能输出的三种状态是 低电平 、高电平和 高阻态_。

5、〔3分〕A/D 转换器一般要经过_ 采样__、保持、量化和__编码__这4个步骤,A/D 转换器的转换速度主要取决于转换类型。

对双积分型A/D 转换器、并行比拟型A/D 转换器和逐次比拟型A/D 转换器的相对速度进展比拟,转换速度最快的是_并行比拟型A/D 转换器__。

6、〔2分〕集成优先编码器CD4532〔功能表见后〕正常接电源和地,且待编码信号输入端I 0 =I 2 = I 6 = I 7 = 1,输入使能端EI=1,其余输入端为0,其输出Y 2Y 1Y 0为 111 。

7、〔3分〕集成数据选择器74HC151构成的电路如以下图所示,则其输出Y= ABC BC A C B A ++⋅⋅ 。

〔注:不需化简〕8、〔3分〕*PLA 电路如以下图所示,其输出逻辑函数表达式*=适用专业年级〔方向〕: 应用物理、电信科技2010级考试方式及要求:闭卷笔试题 号 一二三四五六七 总分 得 分 阅卷人. z. 6分L D ABC=+4分四、〔16分〕在举重比赛中有A、B、C三名裁判,A为主裁判,B、C 为副裁判。

当两名或两名以上裁判〔且必须包括A在〕认为运发动上举杠铃合格时,按动电钮可发出裁决合格信号〔即输出Z为1〕。

请设计该三输入的组合逻辑电路。

要求:〔1〕列出真值表;〔2〕写出逻辑函数的最简与或式;〔3〕用与非门实现该电路,画出电路图;〔4〕用3线8线译码器74HC138实现该电路,画出电路图。

数字电子技术考试题及答案

数字电子技术考试题及答案

数字电子技术考试题及答案一、选择题(每题2分,共20分)1. 以下哪个不是数字电子技术中的基本逻辑门?A. 与门(AND)B. 或门(OR)C. 非门(NOT)D. 异或门(XOR)答案:C2. 在数字电路中,一个触发器的稳定状态是指:A. 触发器输出为高电平B. 触发器输出为低电平C. 触发器输出不随输入变化而变化D. 触发器输出随输入变化而变化答案:C3. 以下哪个不是数字电子技术中的计数器类型?A. 二进制计数器B. 十进制计数器C. 十六进制计数器D. 以上都是答案:D4. 在数字电路设计中,以下哪个不是常用的时序逻辑元件?A. 寄存器B. 计数器C. 译码器D. 触发器答案:C5. 以下哪个不是数字电路的分类?A. 组合逻辑电路B. 时序逻辑电路C. 模拟电路D. 混合电路答案:C6. 一个简单的数字电子系统通常包括哪些基本部分?A. 输入、处理、输出B. 电源、输入、输出C. 输入、存储、输出D. 电源、输入、处理、输出答案:D7. 以下哪个不是数字电子技术中常用的存储元件?A. 触发器B. 寄存器C. 锁存器D. 放大器答案:D8. 在数字电子技术中,一个信号的上升时间是指:A. 信号从0%到90%的最大值所需的时间B. 信号从10%到90%的最大值所需的时间C. 信号从0%到100%的最大值所需的时间D. 信号从10%到100%的最大值所需的时间答案:A9. 以下哪个是数字电子技术中的同步电路的特点?A. 所有触发器的时钟信号是独立的B. 所有触发器的时钟信号是同步的C. 电路中没有时钟信号D. 电路中只有一个触发器答案:B10. 在数字电子技术中,以下哪个不是布尔代数的基本运算?A. 与(AND)B. 或(OR)C. 非(NOT)D. 除(DIV)答案:D二、填空题(每空2分,共20分)11. 在数字电路中,逻辑“1”通常表示电压为______,逻辑“0”通常表示电压为______。

《数字电子技术》期末考试题及答案(经典)

《数字电子技术》期末考试题及答案(经典)

xxx~xxx学年第x学期《数字电子技术》期末复习题第一部分题目一、判断题(每题2分,共30分。

描述正确的在题号前的括号中打“√”,错误的打“×”)【】1、二进制有0 ~ 9十个数码,进位关系为逢十进一。

【】2、(325)8 >(225)10【】3、十进制数整数转换为二进制数的方法是采用“除2取余法”。

【】4、在二进制与十六进制的转换中,有下列关系:(100111010001)2=(9D1)16【】5、8421 BCD码是唯一能表示十进制数的编码。

【】6、十进制数85的8421 BCD码是101101。

【】7、格雷码为无权码,8421 BCD为有权码。

【】8、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。

【】9、逻辑变量的取值,1比0大。

【】10、在逻辑代数中,逻辑变量和函数均只有0和1两个取值,且不表示数量的大小。

【】11、逻辑运算1+1=1【】12、逻辑运算A+1+0=A【】13、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。

【】14、在时间和幅度上均不连续的信号是数字信号,所以语音信号是数字信号。

【】15、逻辑函数的运算次序为:先算括号内,后算括号外;先求与,再求或,最后求非。

【】16、AB A C BC AB A C++=+【】17、逻辑函数表达式的化简结果是唯一的。

【】18、逻辑真值表、逻辑表达式、逻辑图均是逻辑关系的描述方法。

【】19、n个变量组成的最小项总数是2n个。

【】20、逻辑函数的化简方法主要有代数化简法和卡诺图化简法。

【】21、逻辑函数化简过程中的无关项一律按取值为0处理。

【】22、数字电路中晶体管工作在开关状态,即不是工作在饱和区,就是工作在截止区。

【】23、TTL或非门的多余输入端可以接高电平。

【】24、某一门电路有三个输入端A、B、C,当输入A、B、C不全为“1”时,输出Y为“0”,输入A、B、C全为高电平“1”时,输出Y为“1”,此门电路是或门电路。

数字电子技术期末考试题及答案(经典)

数字电子技术期末考试题及答案(经典)

xxx~xxx学年第x学期《数字电子技术》期末复习题第一部分题目一、判断题(每题2分,共30分。

描述正确的在题号前的括号中打“√”,错误的打“×”)【】1、二进制有0 ~ 9十个数码,进位关系为逢十进一。

【】2、(325)8 >(225)10【】3、十进制数整数转换为二进制数的方法是采用“除2取余法”。

【】4、在二进制与十六进制的转换中,有下列关系:(100111010001)2=(9D1)16【】5、8421 BCD码是唯一能表示十进制数的编码。

【】6、十进制数85的8421 BCD码是101101。

【】7、格雷码为无权码,8421 BCD为有权码。

【】8、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。

【】9、逻辑变量的取值,1比0大。

【】10、在逻辑代数中,逻辑变量和函数均只有0和1两个取值,且不表示数量的大小。

【】11、逻辑运算1+1=1【】12、逻辑运算A+1+0=A【】13、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。

【】14、在时间和幅度上均不连续的信号是数字信号,所以语音信号是数字信号。

【】15、逻辑函数的运算次序为:先算括号内,后算括号外;先求与,再求或,最后求非。

【】16、AB A C BC AB A C++=+【】17、逻辑函数表达式的化简结果是唯一的。

【】18、逻辑真值表、逻辑表达式、逻辑图均是逻辑关系的描述方法。

【】19、n个变量组成的最小项总数是2n个。

【】20、逻辑函数的化简方法主要有代数化简法和卡诺图化简法。

【】21、逻辑函数化简过程中的无关项一律按取值为0处理。

【】22、数字电路中晶体管工作在开关状态,即不是工作在饱和区,就是工作在截止区。

【】23、TTL或非门的多余输入端可以接高电平。

【】24、某一门电路有三个输入端A、B、C,当输入A、B、C不全为“1”时,输出Y为“0”,输入A、B、C全为高电平“1”时,输出Y为“1”,此门电路是或门电路。

数字电子技术期末考试试题及答案(试卷一)

数字电子技术期末考试试题及答案(试卷一)

、 代入规则 对偶规则 反
演规则


5、为 了 实 现 高 的 频 率 稳 定 度 , 常 采 用 石英晶体
振荡
器 ; 单 稳 态 触 发 器 受 到 外 触 发 时 进 入 暂稳态 态
6、同步 RS 触发器中 R、S 为 高 电平有效,基本 R、S 触发器中 R、S
为低
电平有效
7、在进行 A/D 转换时,常按下面四个步骤进行, 采样 保持 量化 编
码、

、。Βιβλιοθήκη 二、选择题(每题 1 分,共 10 分)
1、有八个触发器的二进制计数器,它们最多有(
)种计数状态。
A、8; B、16; C、256; D、64
2、下列触发器中上升沿触发的是( )。
A、主从 RS 触发器;B、JK 触发器;C、T 触发器;D、D 触发器
3、下式中与非门表达式为( d ),或门表达式为(a )。
数字电子技术期末考试试题及答案(试卷一)
目录
数字电子技术期末考试试题及答案(试卷一) ........................................................................... 1 一、填空题(每空 1 分,共 20 分).............................................................................................2 二、选择题(每题 1 分,共 10 分).............................................................................................2 三、判断(每题 1 分,共 10 分):...............................................................................................3 四、数制转化(每题 2 分,共 10 分):.......................................................................................3 五、逻辑函数化简(每题 5 分,共 10 分):...............................................................................3 六、分析电路:(每题 10 分,共 20 分).....................................................................................4 七、设计电路(共 10 分).............................................................................................................4 试题答案(一)...............................................................................................................................5

数字电子技术试题及答案题库

数字电子技术试题及答案题库

《数字电子技术》试卷姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________ 本试卷共 6 页,满分100 分;考试时间:90 分钟;考试方式:闭卷 题 号 一 二 三 四(1) 四(2) 四(3) 四(4) 总 分 得 分一、填空题(每空1分,共20分)1.?有一数码10010011,作为自然二进制数时,它相当于十进制数( ),作为8421BCD 码时,它相当于十进制数( )。

2.三态门电路的输出有高电平、低电平和( )3种状态。

3.TTL 与非门多余的输入端应接( )。

4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接( )电平。

5. 已知某函数⎪⎭⎫ ⎝⎛+⎪⎭⎫ ⎝⎛++=D C AB D C A B F ,该函数的反函数F =( )。

6. 如果对键盘上108个符号进行二进制编码,则至少要( )位二进制数码。

7. 典型的TTL 与非门电路使用的电路为电源电压为( )V ,其输出高电平为( )V ,输出低电平为( )V , CMOS 电路的电源电压为( ) V 。

8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出01234567Y Y Y Y Y Y Y Y 应为( )。

9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。

该ROM 有( )根地址线,有( )根数据读出线。

10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( )位。

11. 下图所示电路中, Y 1=( );Y 2 =( );Y 3 =( )。

12. 某计数器的输出波形如图1所示,该计数器是( )进制计数器。

13.驱动共阳极七段数码管的译码器的输出电平为( )有效。

二、单项选择题(本大题共15小题,每小题2分,共30分) (在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。

数字电子期末考试练习题

数字电子期末考试练习题

数字电路练习题第一部分 门电路一、 填空题1. 数字集成电路按开关元件不同,可分为 TTL 集成电路 和 CMOS 集成电路 两大类。

2. 数字电路中的三种基本逻辑门电路是 与门 、 或门 、 非门 。

3.三态门是在普通门的基础上增加 控制 电路构成的,它的三种输出状态是 高电平、 低电平 和 高阻态 。

4. 与门、与非门的闲置输入端应接 高 电平;或门、或非门的闲置输入端应接 低 电平。

5. 图1所示三态门在1EN =时,Y 的输出状态是 高阻态 。

6. 利用TTL 与非门实现输出线与应采用 OC 门,实现总线传输应采用 三态 门。

7. 图2为几种常见逻辑门电路的逻辑符号,试分别写出其名称和逻辑表达式。

名称 逻辑表达式 名称 逻辑表达式 (a ) 与门(b ) 非门 (c ) 与非门 (d ) 或非门8. 当决定某一件事情的多个条件中有一个或一个以上具备时,该件事情就会发生,这种关系称为 或 逻辑关系。

二、 选择题1. 下列几种逻辑门中,能用作反相器的是 C 。

A. 与门B. 或门C. 与非门2. 下列几种逻辑门中,不能将输出端直接并联的是 B 。

A. 三态门B. 与非门C. OC 门3. TTL 与非门的输入端在以下四种接法中,在逻辑上属于输入高电平的是 C 。

A. 输入端接地B. 输入端接同类与非门的输出电压0.3VC. 输入端经10k Ω电阻接地D. 输入端经51Ω电阻接地4. TTL 与非门的输入端在以下4种接法中,在逻辑上属于输入低电平的是 D 。

A. 输入端经10k Ω电阻接地B. 输入端接同类与非门的输出电压3.6VC. 输入端悬空D. 输入端经51Ω电阻接地5. 逻辑电路如图3所示,该电路实现的逻辑关系为 C 。

A. Y AB =B. Y AB =C. Y AB =D. Y A B =+6. 图4为TTL 逻辑门,其输出Y 为 D 。

A. AB C +B. A BC +C. A B C ++D. ABENY AB 图1 填空题5用图&A BY(a)YA B YA (d)(c)图2 填空题7用图(b)图3 选择题5用图YA图4 选择题6用图Y7. 图5电路实现的逻辑功能是C 。

期末考试数字电子技术试题及答案

期末考试数字电子技术试题及答案

数字电子技术基础试题一一、填空题 : 每空1分,共10分1. 30.25 10 = 2 = 16 ;2 . 逻辑函数L = + A+ B+ C +D = ;3 . 三态门输出的三种状态分别为:、和 ;4 . 主从型JK触发器的特性方程= ;5 . 用4个触发器可以存储位二进制数;6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条;二、选择题:选择一个正确的答案填入括号内,每题3分,共30分1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:图;图 12.下列几种TTL电路中,输出端可实现线与功能的电路是 ;A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是 ;A、通过大电阻接地>1.5KΩB、悬空C、通过小电阻接地<1KΩD、通过电阻接V CC4.图2所示电路为由555定时器构成的 ;A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路 ;图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是 ; 图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为 ;图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用 ;A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为 ;A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有个数据信号输出;A、4B、6C、8D、16三、逻辑函数化简每题5分,共10分1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路; 每题6分,共12分1、写出如图4所示电路的真值表及最简逻辑表达式;图 42、写出如图5所示电路的最简逻辑表达式; 图 5五、判断如图 6所示电路的逻辑功能;若已知 u B =-20V,设二极管为理想二极管,试根据 u A 输入波形,画出 u 0 的输出波形8分t图 6六、用如图 7所示的8选1数据选择器CT74LS151实现下列函数;8分YA,B,C,D=Σm1,5,6,7,9,11,12,13,14图 7七、用 4位二进制计数集成芯片CT74LS161采用两种方法实现模值为10的计数器,要求画出接线图和全状态转换图;CT74LS161如图8所示,其LD端为同步置数端,CR为异步复位端;10分图 8八、电路如图 9所示,试写出电路的激励方程,状态转移方程,求出Z 1 、Z 2 、Z 3 的输出逻辑表达式,并画出在CP脉冲作用下,Q 0 、Q 1 、Z 1 、Z 2 、Z 3 的输出波形;设 Q 0 、Q 1 的初态为0; 12分数字电子技术基础试题一参考答案一、填空题 :1. 30.25 10 = 11110.01 2 = 1E.4 16 ;2 . 1;3 . 高电平、低电平和高阻态;4 . ;5 . 四;6 . 12、 8二、选择题:1.C2.D3.D4.A5.C6.A7.C8.C9.D 10.C三、逻辑函数化简1、Y=A+B2、用卡诺图圈0的方法可得:Y= +DA+ +四、 1、该电路为三变量判一致电路,当三个变量都相同时输出为1,否则输出为0;2、B =1, Y = A ,B =0 Y 呈高阻态;五、 u 0 = u A · u B ,输出波形 u 0 如图 10所示:图 10六、如图 11所示:D图11七、接线如图 12所示:图 12全状态转换图如图 13 所示:ab图 13八、, , 波形如图 14所示:数字电子技术基础试题二一、填空题 : 每空1分,共10分1.八进制数 34.2 8 的等值二进制数为 2 ;十进制数 98 的 8421BCD 码为 8421BCD ;2 . TTL 与非门的多余输入端悬空时,相当于输入电平;3 .图15所示电路中的最简逻辑表达式为 ;图 154. 一个 JK 触发器有个稳态,它可存储位二进制数;5. 若将一个正弦波电压信号转换成同一频率的矩形波,应采用电路;6. 常用逻辑门电路的真值表如表1所示,则 F 1 、 F 2 、 F 3 分别属于何种常用逻辑门;表 1A B F 1 F 2 F 30 0 1 1 00 1 0 1 11 0 0 1 11 1 1 0 1F 1 ;F 2 ;F 3 ;二、选择题:选择一个正确答案填入括号内,每题3分,共30分1、在四变量卡诺图中,逻辑上不相邻的一组最小项为:A、m 1 与m 3B、m 4 与m 6C、m 5 与m 13D、m 2 与m 82、 L=AB+C 的对偶式为:A 、 A+BC ;B 、 A+BC ; C 、 A+B+C ;D 、 ABC ;3、半加器和的输出端与输入端的逻辑关系是A、与非B、或非C、与或非D、异或4、 TTL 集成电路 74LS138 是3 / 8线译码器,译码器为输出低电平有效,若输入为A 2 A 1 A 0 =101 时,输出:为 ;A . 00100000 B. 11011111 C.11110111 D. 000001005、属于组合逻辑电路的部件是 ;A、编码器B、寄存器C、触发器D、计数器6.存储容量为8K×8位的ROM存储器,其地址线为条;A、8B、12C、13D、147、一个八位D/A转换器的最小电压增量为0.01V,当输入代码为10010001时,输出电压为 V;A、1.28B、1.54C、1.45D、1.568、T触发器中,当T=1时,触发器实现功能;A、置1B、置0C、计数D、保持9、指出下列电路中能够把串行数据变成并行数据的电路应该是 ;A、JK触发器B、3/8线译码器C、移位寄存器D、十进制计数器10、只能按地址读出信息,而不能写入信息的存储器为 ;A、 RAMB、ROMC、 PROMD、EPROM三、将下列函数化简为最简与或表达式本题 10分1. 代数法2、F 2 A,B,C,D=∑m 0,1,2,4,5,9+∑d 7,8,10,11,12,13卡诺图法四、分析如图 16所示电路,写出其真值表和最简表达式;10分五、试设计一个码检验电路,当输入的四位二进制数 A、B、C、D为8421BCD码时,输出Y为1,否则Y为0;要求写出设计步骤并画电路图 10分六、分析如图17所示电路的功能,写出驱动方程、状态方程,写出状态表或状态转换图,说明电路的类型,并判别是同步还是异步电路 10分八、如图19所示的十进制集成计数器;的为低电平有效的异步复位端,试将计数器用复位法接成八进制计数器,画出电路的全状态转换图; 10分图 19数字电子技术基础试题二参考答案一、填空题 :• 11100.01 , 10011000•高• AB•两 , 一•多谐振荡器•同或 , 与非门 , 或门二、选择题:1. D 2. B 3. D 4. B 5. A6. C7. C8. C9. C 10. B三、 1. 2.四、 1.2. , , , 五、六、同步六进制计数器,状态转换图见图 20; 图 20八、 八进制计数器电路如图 22所示;数字电子技术基础试题四一、选择题每题2分,共26分1.将代码100000118421转换为二进制数 ;A 、010000112B 、010100112C 、100000112D 、0001001100012 2.函数AB B A F+=的对偶式为 ;A 、B A +)()B A +• B 、B A B A +•+;C 、A B A •+B + D 、))((B A B A ++3.有符号位二进制数的原码为11101,则对应的十进制为 ; A 、-29 B 、+29 C 、-13 D 、+13 4.逻辑函数)(F E BCD BD A AC Y+++=的最简的与或式 ;A 、AC+BD ;B 、BD A AC + C 、AC+BD 、A+BD5.逻辑函数的F=BC B A B A ++的标准与或式为 ;A 、∑)7,5,4,3,2(B 、∑)6,4,3,2,1(C 、∑)5,3,2,1,0( D 、∑)7,6,5,4,3(6.逻辑函数YA,B,C=∑)5,4,2,0(的最简与或非式为 ;A 、ABC A + B 、C A B A + C 、B AC A +D 、C B C A B A ++7.逻辑函数YA,B,C,D=∑)9,6,5,4,2,1(其约束条件为AB+AC=0则最简与或式为 ; A 、D C D C CB ++ B 、DC AD C C B ++ ;C 、D C D C D C A ++ D 、C A D B B A ++8.下图为TTL 逻辑门,其输出Y 为 ;A 、0B 、 1C 、B A +D 、B A • 9.下图为OD 门组成的线与电路其输出Y 为 ;A 、1B 、0C 、BD 、B A • 10.下图中触发器的次态方程Q n+1为 ;A 、AB 、0C 、Q nD 、Qn11.RS 触发器要求状态由0 → 1其输入信号为 ;A 、RS=01B 、RS=×1C 、RS=×0 D、RS=1012.电源电压为+12V 的555定时器、组成施密特触发器,控制端开路,则该触发器的回差电压△V T 为 ;A 、4VB 、6VC 、8VD 、12V 13.为了将三角波换为同频率的矩形波,应选用 ; A 、施密特触发器 B 、单稳态触发器 C 、多谐振器 D 、计数器 二、判断题每题1分,共10分 1.OC 门的输出端可并联使用;2.当TTL 门输出电流I OH =0.4mA, I OL =16mA,I IH =40μA,I IL =1mA 时N=16; 3.N 进制计数器可以实现N 分频;4.组合逻辑电路在任意时刻的输出不仅与该时刻的输入有关,,还与电路原来的状态有关;5.单稳态触发器暂稳态维持时间的长短取决于外界触发脉冲的频率和幅度; 6.在逻辑电路中三极管即可工作在放大,饱和、截止状态; 7.逻辑函数Y=D B C A AB ++满足一定条件时存在两处竞争—冒险;8.寄存器、编码器、译存器、加法器都是组合电路逻辑部件; 9.二进制数101110B 转换成8421BCD 码为0100 01108421; 10.逻辑函数YABC=∑)4,2,0(m 时即:YABC=)7,6,5,3,1(m ∏;三、分析题共20分1.试分析同步时序逻辑电路,要求写出各触发器的驱动方程、状态方程,画出完整的状态转换图按Q 3Q 2Q 1排列;6分2.分析下图由74160构成的计数器为几进制计数器,画出有效状态转换图;4分3.分析逻辑电路,要求写出输出逻辑式、列出真值表、说明其逻辑功能;6分4.分析如下74LS153数据选择器构成电路的输出逻辑函数式;4分Q 0 Q 3Q 2 Q 1 D 0 D 3D 2 D 1 CPCET EP74160 11R DLD CP1&RD四、设计题共26分1.用74LS160及少量的与非门组成能显示00~48的计数器使用 完成;8分2.试用图示3线-8线译码器74LS138和必要的门电路产生如下多输出逻辑函数;要求:1写出表达式的转换过程6分;2在给定的逻辑符号图上完成最终电路图;6分⎪⎩⎪⎨⎧+=++=+=CB AC B Y BC C B A C B A Y BCAC Y 3213.使用74LS161和74LS152设计一个序列信号发生器,产生的8位序列信号为00010111时间顺序自左向右;6分D 0 D 1 D 2 D 3Q 0 Q 1 Q 2 Q 3 EP ETCP CLDD R74160D 0 D 1 D 2 D 3Q 0 Q 1 Q 2 Q 3EP ETCP C LDD R74160FA BYD 0 D 1 D 2 D 3A 1 A 0五、画图题共18分1.用555定时器及电阻R 1、R 2和电容C 构成一个多谐振荡器电路;画出电路,并写出脉冲周期T 的计算公式;8分2.图a 中CP 的波形如图b 所示;要求:1写出触发器次态Q n+1的最简函数表达式和Y 1、Y 2的输出方程;4分2在图b 中画出Q 、Y 1和Y 2的波形设Q n =06分图a图b V CC DISC V CO GND d R 555V O TH TR数字电子技术基础试题答案A 卷一、选择题26分每题2分1、B2、 A3、C4、B5、A6、A7、A8、A9、A 10、A 11、 A12、A 13、B二、判断题10分每小题1分1、√2、×3、√4、×5、√6、×7、√8、×9、×√10、×三、分析题22分1. 8分①驱动方程3分 ②状态方程3分213212321321Q K Q K Q K Q J Q J Q J ====== ③状态转换图2分2、4分为五进制计数器2分状态转换图2分3、6分①逻辑式:2分B A Y B A B A Y B A Y =+==321;;23232312121213121Q Q Q Q Q Q Q Q Q Q Q Q Q Q Q Q Q =+==+=+=②真值表:2分③逻辑功能:2分数值比较器4、4分A AB B A F =+=四、设计题24分1、6分2、12分①转换过程6分 ②连接图6分3、6分5403743127531m m m Y m m m m Ym m m Y ••=•••=••=六、画图题18分1、8分①2分2ln )2(2121C R R T T T +=+= ②6分图2、10分①次态、Y 1 、Y 2方程4分CP Q Y QCP Y QQ n ===+211②波形6分。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

触发器有两个互补的输出,且输出不仅与输入有关,还和电路原状态:收藏A.无关B.无法确定C.有关回答错误!正确答案: C单稳态触发器可以用于:收藏A.定时B.编码C.译码回答错误!正确答案: A存储矩阵由许多存储单元组成。

每个存储单元可存放()位二进制数。

收藏A.1B.4C.2回答错误!正确答案: An个逻辑变量,共有()个最小项。

收藏A.2的n次方B.nC.2n回答错误!正确答案: A二进制计数器每经一级触发器,输出脉冲的频率:收藏A.降低一倍B.不会改变C.增大一倍回答错误!正确答案: A()电路,具有回差,抗干扰强。

收藏A.单稳态触发器B.多谐振荡器C.施密特触发器回答错误!正确答案:C()电路可用于幅度的鉴别。

收藏A.施密特触发器B.单稳态触发器C.多谐振荡器回答错误!正确答案: AD/A转换器是可以实现()转换的电路。

收藏A.数字信号向模拟信号B.模拟信号向数字信号C.数字信号向二进制信号回答错误!正确答案: ARS触发器的触发输入信号之间:收藏A.无约束B.有约束C.无法确定回答错误!正确答案:B当JK触发器的J=K=1时,所构成的触发器为:收藏A.置0型的触发器B.置1型的触发器C.翻转型的触发器回答错误!正确答案:C半导体存储器可以用来存放数据、资料等()信息。

收藏A.10进制B.12进制C.2进制回答错误!正确答案: C存储器的存储容量是指所包含的:收藏A.存储器字长B.所存放的字数C.总存储单元数回答错误!正确答案: C若要对100个信息进行编码,则在输出端至少需要()位二进制代码。

收藏A.4B.100C.7回答错误!正确答案: C 1kB的存储器存储容量=:收藏A.1024×1B.1024×8C.1024×2回答错误!正确答案: B 触发器具有:收藏A.没有记忆功能B.记忆功能,可存储一位二进指数C.记忆功能,可存储2位二进指数回答错误!正确答案: B最简与或式是指逻辑表达式中的:收藏A.乘积项(与项)最少,且每个乘积项中变量的个数最少。

B.乘积项(与项)最多,但每个乘积项中变量的个数最少。

C.乘积项(与项)最少,但每个乘积项中变量的个数最多。

回答错误!正确答案: A单稳态触发器一般不适用于()电路。

收藏A.延时B.定时C.自激振荡产生脉冲信号回答错误!正确答案:C对于优先编码器,同一时刻允许()输入。

收藏A.只允许一个信号B.无法确定C.两个或两个以上的信号同时回答错误!正确答案: C功能为“有0出1,全1出0”的门电路是()门。

收藏A.或非门B.与非门C.异或门回答错误!正确答案: B()电路可将缓变的正弦信号整形成为同频率的数字信号。

收藏A.单稳态触发器B.多谐振荡器C.施密特触发器回答错误!正确答案: C十六进制数2F所对应的十进制数为:收藏A.47B.00101111C.64回答错误!正确答案:AA/D转换器是可以实现()转换的电路。

收藏A.模拟信号向数字信号B.数字信号向模拟信号C.二进制信号向数字信号回答错误!正确答案: A1GB的存储器系统:收藏A.地址代码有10位B.地址代码有20位C.地址代码有30位回答错误!正确答案: C8k×16的存储器系统:收藏A.有13条地址线,8条数据线B.有16条地址线,16条数据线C.有13条地址线,16条数据线回答错误!正确答案: C三位二进制计数器,共有()有效计数状态。

收藏A.2B.3C.8回答错误!正确答案:C同步计数器是指各触发器受控同一计数脉冲。

收藏A.各进位信号并行产生,速度慢,电路简单。

B.各进位信号并行产生,速度快,电路复杂。

C.各进位信号串行产生,速度快,电路复杂。

回答错误!正确答案: B既能方便地读出所存数据,又能随时写入新的数据,这种存储器叫做:收藏A.RAMB.ROMC.PLD回答错误!正确答案: A施密特触发器一般不适用于()电路。

收藏A.波形整形B.波形变换C.延时回答错误!正确答案: C对逻辑变量任一组取值,任意两个最小项之积为:收藏A.不确定B.1C.回答错误!正确答案: C二进制数是以()为基数的计数体制。

收藏A.5B.4C.2回答错误!正确答案: C2线—4线译码器有:收藏A.4条输入线,8条输出线。

B.2条输入线,4条输出线。

C.4条输入线,2条输出线。

回答错误!正确答案: B存储器一个字所包含的位数,称为存储器的:收藏A.字数B.字长C.存储单元回答错误!正确答案: B或非门的多余输入端不能接:收藏A.1B.C.有用端回答错误!正确答案: A多谐振荡器具有:收藏A.一个暂稳态B.两个稳态C.两个暂稳态回答错误!正确答案: C计数器和二进制译码器结合可以构成:收藏A.序列信号发生器B.编码器C.脉冲分配器回答错误!正确答案:C74194是典型的:收藏A.移位寄存器B.计数器C.译码器回答错误!正确答案: A与非门的多余输入端不能接:收藏A.有用端B.C.1回答错误!正确答案: B基本RS锁存器在输入信号SR的作用下:收藏A.只能置0,不能置1B.只能置1,不能置0C.可以置“1”或置“0回答错误!正确答案: C7448七段显示译码器,输入为8421BCD码,输出高电平有效,用以驱动:收藏A.任意一种数码管B.共阴极数码管C.共阳极数码管回答错误!正确答案: B用一片74LS161芯片,可以构成()的计数器。

收藏A.24B.100C.10回答错误!正确答案: C静态RAM利用()存储信息。

收藏A.基本RS锁存器B.电容C.JK触发器回答错误!正确答案: A时钟触发器具有:收藏A.一个稳态0B.两个稳态0、1C.一个稳态,一个暂稳态回答错误!正确答案: B常用的脉冲产生电路:收藏A.施密特触发器B.单稳态触发器C.自激多谐振荡器回答错误!正确答案: C具有保持和翻转功能的触发器,称为:收藏A.T触发器B.D触发器C.JK触发器回答错误!正确答案: A数据选择器具有:收藏A.一路输入数据,多路数出B.多路输入数据,多路输出C.多路输入数据,一路输出回答错误!正确答案:C时序逻辑电路的输出信号:收藏A.与当时的输入信号有关,与电路的原状态无关。

B.与当时的输入信号有关,与电路的原状态有关。

C.与当时的输入信号无关,与电路的原状态有关。

回答错误!正确答案: B对逻辑变量任一组取值,所有最小项之和为:收藏A.不确定B.C.1回答错误!正确答案: CJK触发器具有()的功能。

收藏A.置0、置1B.置0、置1和保持C.置0、置1、保持和翻转回答错误!正确答案: C把公共数据线上的数据,按要求传送到多个不同的输出端的电路叫做:收藏A.编码器B.数据选择器C.数据分配器回答错误!正确答案: C74138集成芯片是一个:收藏A.数据选择器B.3/8线的二进制译码器C.4/10线的译码器回答错误!正确答案: B题型描述: 单选题TTL门电路的输入端悬空或接大电阻相当接:收藏A.低电平B.高电平C.任意电平回答错误!正确答案: B题型描述: 单选题多位数码比较器有串联和并联两种位数比较扩展方式。

用()方式,可提高工作速度。

收藏A.串联比较扩展B.并联比较扩展C.不确定回答错误!正确答案: B具有“相异出1,相同出0”功能的逻辑门是:A.或门B.异或门C.与门回答错误!正确答案:BD触发器的输入端子有()个。

收藏A.4B.2C.1回答错误!正确答案: C三态门具有:收藏A.0和1两个状态B.0、1和高阻三个状态只有1状态回答错误!正确答案: B能将输入信号变成二进制代码的电路称为()。

收藏A.选择器B.译码器C.编码器回答错误!正确答案: C二进制数0110110所对应的十六进制数为:收藏A.28B.36C.66回答错误!正确答案: B对偶规则的意义在于:A.若两个表达式不等,则它们的对偶式一定相等。

B.若两个表达式相等,则它们的对偶式也一定相等。

C.若两个表达式相等,则它们的对偶式一定不相等。

回答错误!正确答案: B4LS161是一个()的四位二进制加计数器。

收藏A.同步清0,同步置数B.异步清0,同步置数C.同步清0,异步置数回答错误!正确答案: B8421BCD码01110010所表示的十进制数是:收藏A.72B.11432回答错误!正确答案: A若用4k×4的芯片扩展为8k×8存储器系统,共需()片。

收藏A.16B.4C.8回答错误!正确答案: B施密特触发器具有:收藏A.两个稳态B.无稳态C.两个暂稳态回答错误!正确答案: A一个16选一的数据选择器,至少要有()位地址选择信号输入。

A.4B.16C.2回答错误!正确答案: A环形计数器的模M与构成计数器的触发器个数n之间有关系:收藏A.M=2nB.M=nC.M与n无关回答错误!正确答案: B二进制译码器,输入4位二进制代码,输出有()个相互独立的信号。

收藏A.2B.164回答错误!正确答案: B用4个JK触发器,构成12进制计数器,其中有()无效状态。

收藏A.12B.4C.16回答错误!正确答案: B十进制数58所对应的二进制数为:收藏A.01011000B.010111C.111010回答错误!正确答案: C十六进制数A6E所对应的二进制数是:A.101001101110B.100001110C.011011111101回答错误!正确答案: A存储器以()为单位进行读写操作。

收藏A.字B.位C.存储单元回答错误!正确答案: A组合逻辑电路的输出状态:收藏A.与输入状态有关,和电路原来的状态有关B.与输入状态无关,和电路原来的状态有关与输入状态有关,和电路原来的状态无关回答错误!正确答案: C串行进位加法器:收藏A.电路简单、但速度较慢B.电路简单、速度较快C.电路复杂、但速度较慢回答错误!正确答案: A单稳态触发器的暂稳态:收藏A.经一段时间可自动回到稳态B.无法自动回到稳态C.要在外来触发信号的作用下才可到暂稳态回答错误!正确答案: A计数器和数据选择器结合可以构成:A.脉冲分配器B.序列信号发生器C.译码器回答错误!正确答案: B十进制数58的余3BCD编码是:收藏A.10001011B.01011000C.111010回答错误!正确答案: A所谓异步清0,是指:收藏A.清零输入端有效,不管其它输入为何值,亦不管CP为何值,电路立即归0。

B.清零输入端无效,不管其它输入为何值,亦不管CP为何值,电路立即归0。

清零输入端有效,CP触发沿到来,电路归0。

回答错误!正确答案: A若由于某种原因,计数器电路进入某一无效状态,在计数脉冲CP的作用下,电路可自动返回到有效状态循环中来,则称电路:收藏A.不可自启动B.可以自启动C.10进制计数器回答错误!正确答案: B在数字电路中,三极管一般作为一个开关使用,工作稳定时处于:A.饱和或截止状态B.放大或截止状态C.饱和或放大状态回答错误!正确答案: A在逻辑代数中,有()3种最基本逻辑运算。

相关文档
最新文档