主板上电时序自己总结
主板上电时序自己总结

在这里以ASUS的915主板来描述一下INTEL主板的上电及工作时序:1、当ATX Power送出士12V,+3.3V, 士数组Main Power电压后,其它工作电压如+VTT_CPU,+1.5V, +2.5V_DAC,+ 5V_Dual,+3V_Dual,+1.8V_Dual 也将随后全部送出.2、当+VTT_CPU送给CPU后,CPU会送出VTT_PWRGD言号[High]给CPU;ICS;VRM;CP用VTT_PWRGD言号确认VTT_CPU稳定在Spec之内,OK后CPU 会发出VID[0:5].VRM收到VTT_PWRGC后会根据VID组合送出Vcore.3、在VCORE正常发出后‘Processor Voltage Regulato即送出VRMPWRGD 言号给南桥ICH6以通知南桥此时VCORE已经正常发出.在VTT_PWRGDE常发出后,此信号还通知给Clock Generator(ICS以通知Clock Generator在可以正常发出所有Clock.4、当提供给的南桥工作电压及Clock都OK后由南桥发出PLTRST及PCIRST 给各个Device.The ICH6drives PLTRST#inactive a minimum of 1ms after both PWROK and VRMPWRGD are driven high.翻译:ICH6驱动PLTRST为无效的至少1毫秒,在PWROK和VRMPWRGD被置为高电平以后。
这里我的理解为在PWROK和VRMPWGRD发出后,至少IMS, ICH6才会发出PLTRST给北桥和SIO复位。
PLTRST与PCIRST K别如下:PLTRST# :Platform (翻译:平台指的是北桥+CPU)Reset PCIRST#:PLTRST# is higher than PCIRST#.在北桥NB接收到南桥送出的PLTRST大约1ms后,北桥送出CPURST给CPU以通知CPU可以开始执行第一个指令动作•(不过要北桥送出CPURST的前提是在北桥的各个工作电压&Clock都0K的情况下);下面是一个时序图,按照顺序,对应上述文字。
INTER 上电时序

上电时序一:未插电源时主板准备上电的状态装入电池后首先送出实时时钟RTCRST#&V_3V_BAT给南桥。
晶体(Crystal)提供32.768KHz频率给南桥。
二:按下电源按钮后的动作时序:⏹使用者按下电源控制面板上电源按钮后,送出一个低电平触发脉冲给SIO(IT8712K)75脚。
⏹SIO(IT8712K)收到后由72脚发出一个低电平触发脉冲给南桥。
⏹SB送出SLP_S3#和SLP_S4#两个休眠信号给SIO(IT8712K)的71脚和77脚。
⏹SIO(IT8712K)76脚发出PS_ON#(Low)开机信号给A TX Power的14脚。
⏹当ATX Power接收到PSON#由High Low后,ATX Power即送出±12V, +3.3V, ±5V数组主要电压.⏹一般当电源送出的+3.3V and +5V正常后, SIO(IT8712K)的95脚A TXPG信号由5V通过R450和R472两个8.2K的电阻分压提供侦测信号。
⏹Super IO侦测到5V电压正常后,即送出PWROK给南北桥,通知南北桥此时ATXMain Power 送出OK。
⏹当ATX Power送出±12V, +3.3V, ±5V数组Main Power电压后,其它工作电压如+1.8V ,+1.5V,1.05V,MCH1.2V,2.5V,2.5V-DAC,+ 5V A VDD,VTT-DDR1.25V 等也将随后全部送出。
⏹当+VTT_GMCH送给CPU后,CPU会送出VTT_OL,控制产生VTT-PWRGD信号[High]给CPU,VRM;⏹CPU用VTT_PWRGD信号会发出VID[0:5]。
⏹VRM收到VTT_PWRGD后会根据VID组合送出Vcore.⏹在VCORE正常发出后,VCORE芯片即送出VRMGD信号给南桥ICH7,以通知南桥此时VCORE已经正常发出。
微星MS7309主板上电时序

微星MS7309主板上电时序第一部分:等待开机待机有三个条件:3VSB、25M晶振、PWRGD_SB。
一、纽扣电池供电:纽扣电池(此时不插电源线)BAT经过双二极管D22以及D28为桥(PBGA692)提供基本供电VBAT,25M晶振起振。
同时BAT还通过双二极管D22和电阻R699产生VBAT0链接到F71882的82脚,用于检测电池电量。
-1-VBAT通过R6产生信号COPEN#送到I/O(F71889ED的83脚,使该脚为高电平。
二、插入AT某电源,+5SB为主板供电1、5VDRV1的产生:当插入AT某电源,+5VSB为主板的部分电路供电,I/O的71脚(VCCGATE)为高电平,通过Q41产生5VDRV1.它的主要作用控制Q37-2-的导通,提升3VDUAL的输出功率(用UP7704产生);应用在3VSB_WAKE产生电路,同样提升3VSB_WAKE的功率。
-3-2、VCC_5SB的产生:当插入AT某电源,+5VSB通过Q110转换成VCC_5SB,主要是把电流从4A降低到2A。
5VSBDRV1的产生:IO的72脚产生DUALGATE信号,VCC5_SB经电阻R465和R466分压,产生此信号。
3、+3.3VDUAL的产生:产生方式可以有两种,一是通过1117来产生,二是通-4-过UP7501来产生。
(1)、通过U28(RC117S)产生:通过(2)通过UP7704产生,其2脚受控于信号y5VSB_OFF,这个信号由IO的47脚产生,同时控制USB接口和5vSBPOWERSWITH。
4、VSB3V的产生:3VDUAL(1.2A)通过D32产生VSB3V为IO的65脚供电。
-5--11-6、MEM_VLD信号的产生VCC_DDR产生后,加到Q33(CMKT3904-SOT363-6)的5脚,6脚产生MEM_VLD信号,送到桥的J3端,通知桥内存供电已经稳定。
-12-7、DDR_PWRGD产生:当内存供电产生后,由Q9产生DDR_PWRGD信号,送到940座的F3端,通知CPU内存供电已经准备好。
ASUS笔记本主板上电时序

ASUS上电时序。
ASUS攻略篇。
前端时间专门学习研究一张A8T/M,为此还专门到新华书店查了查可控触发器,单稳触发器的基础知识如有误,请指正!9 u, V4 [8 C1 w& R% ^74LV74--D型上升沿触发器,带置1置0功能。
初次插上适配器:置1端、置0端、数据输入端D均接3VA(实测中+3VA一插适配器就有);11脚时钟输入端处于低电位(实测中:Q106在初次插上适配器时处于导通状态)! `, n' a& Y" }! {! X! ^6 u开机时:按下开关---PWRBTN#有一个低电平跳变---由C699耦合到Q106的G极(实际测量中,Q106G极在按下开关时有一个很快的低电平跳变)----于是U21 11脚产生一个上升沿脉冲----U21 Q端输出等于D端的值-----VSUS_ON高电平-----5VO 3VO VSUS开启, U$ _+ l4 m3 Y* s2 F, Z关机时:按下开关----PWRBTN#有一个低电平跳…………后面的变化同上。
' L! B( I9 X* m0 ~. T+ B7 k- K关机后:5VO 3VO 5VSUS 3VSUS存在,但此如果将脚置0端强制端接到地,则VO电压SUS电压均消失。
0 I+ ]:h4 v( \+ \# u,S- Q* l! ]. B, H- y }关于U21A,也好理解。
虽然起数据输入端D接了地,但是其输出用的是-Q(顶上横杠不会打,呵呵!)。
所以当触发时还是输出的是高电平5 N% E1 F, _# M4 ~/ j6 {0 H2 [; w) D8 T" w& i4 Z3 C8 Z7 L# W) Y% d首先分两个部分的讲解,1。
按POWER-BUTTON之前产生的电压,A.先看看有的信号和电压:A/D DOCK IN.BAT-CONTS1#,SMBO-DAT,SMBO-CLKCHG-PDS,CHG-PDLAC-BAT-SYS+5VAOBAT-S+3VAO+5VA,+3VA+3VA-EC,+3PLL,+3VACCEC-RST32.768KHZVSUS-ONENBL+12VSUS+3VSUS,+5VSUS,SUS-PWRGDPM-RSMRSTRTC-BAT, RTC-VCC,32.768KHZ,RTC-RST" y. p:i% A5}/ N1P7 o)_4 p下面我们就来分析待机前的上电动作:当电源插入时通过ADAPTER,产生A/D DOCK-IN 19V电压,则电池通过接口产生BAT-CON,那么电池插入时,拉低TS1#为低电平,TSI#主要是侦察电池是不是插进来了,SMBO-DAT,CLK这个两个信号主要是侦察电池电量。
主板上电时序

www.bufanxiu.com(不凡修笔记本维修论坛)
±5V
1.主板上IO几乎全部使用+5V,比如: KB&MS,USB,F_PANEL等.同时提供给IO控制 器Super I/O. � 2.-5V现在已经不使用.
�
www.bufanxiu.com(不凡修笔记本维修论坛)
±12V
1.+12V提供给Vcore(P5&P4&K8使用,K7使 用5V给Vcore供电). � 2.+12V提供给PCI slot,AGP slot,COM芯 片,FAN power等. � 3.-12V提供给PCI slot和COM芯片.
www.bufanxiu.com(不凡修笔记本维修论坛)
3.按下Power Buttom后的动作时序
具体说明: � 在VTT_PWRGD正常发出后, 此信号还通知给Clock 在SLP_S3#&VTT_PWRGD正常OK后(都为High),从而使信号CK_PG保持在High.再经过 • �Low.此时若ICS所需工作电压+3V_CLK及Drive 三极管Q1后,使信号CK_PG#由High Generator(ICS);以通知Clock Generator在可以正常 Crystal 14.318MHz OK后,ICS将开始工作送出所有Clock. 发出所有Clock. 此信号还有一个作用是:当系统进入S3状态时信号CK_PG#(即VTT_PWRGD#/PD)由 1) Low-->High,从而 Keep ICS Register Data,缩短从S3回来的时间,
主板电压概述
www.bufanxiu.com(不凡修笔记本维修论坛)
主板电压概述
�
ATX电源提供+12V、-12V、+5V、-5V 、+3V、+5VSB六种电压,其 它的则由主板上的DC-DC电路利用ATX提供的电压转换而来。 DCDC电路则可分为线性转换电路和PWM转换电路,主板上的 +5vsb �+3vsb就是典型的线性稳压电路,而vcore部分则是PWM技 术最基本的应用。所谓的+3V_DUAL就是用+3v与+3vsb共同供电, 相互间用MOSFET或者二极体隔离。 主板的上的电压有+12V、-12V、+5V、(-5V)、+3V、+5VSB、 +3VSB、+1.5VSB、+1.5V、+5V_Dual、+3V_DUAL、+2.5V_DUAL、+ 2.5V_DAC、1.8V_Dual、VCORE、VTT_DDR、VTT+_CPU ect.
Intel主板上电时序

时序是指主板在开机过程中电压及信号先后开启的顺序。
上电时序反映的是主板工作的内在规律,是区分故障部位的重要手段,是使维修工作事半功倍的前提。
按下开机按键,启动就开始了。
启动过程分为硬启动和软启动两步。
硬启动就是指给主板加电,产生各级芯片必须的时钟信号和复位信号的过程;而软启动部分就是指BIOS的POST自检过程,通过POST自检程序检测电脑的配置和能否正常工作,产生各种总线信号,形成硬件配置信息。
无论是台式机还是笔记本均先硬启动而后再软启动。
下面以神舟945PL天尊板为例,讲解主板的上电时序。
第一步:未插电源时主板准备上电的状态装入电池后首先送出实时时钟RTCRST#&V_3V_BAT给南桥。
晶体(Crystal)提供32.768KHz频率给南桥。
第二步:插上电源后的主板动作时序+5Vsb正常转换出+3VDUAL。
SIO(IT8712K)67脚Check电源是否正常提供+5VSB电压。
SIO(IT8712K)85脚发出RSMRST#信号通知南桥+5VSB已经准备OK。
南桥正常送出待机时钟SUSCLK (32KHZ)。
第三步:按下电源按钮后的动作时序使用者按下电源控制面板上电源按钮后,送出一个低电平触发脉冲给SIO (IT8712K)75脚。
SIO(IT8712K)收到后由72脚发出一个低电平触发脉冲给南桥。
SB送出SLP_S3#和SLP_S4#两个休眠信号给SIO(IT8712K)的71脚和77脚。
SIO(IT8712K)76脚发出PS_ON#(Low)开机信号给ATX Power的14脚。
当ATX Power接收到PSON#由High变Low后,ATX Power即送出±12V,+3.3V,±5V数组主要电压.一般当电源送出的+3.3Vand +5V正常后,SIO(IT8712K)的95脚ATXPG信号由5V通过R450和R472两个8.2K的电阻分压提供侦测信号。
主板上电时序

1、装入电池后首先送出RTCRST#,3V_BA T给南桥;《RTC是Real Time Clock,意为实时时钟;rst是reset,意为复位》(CMOS电池没电或CMOS跳线设为清零时,VCCRTC为低电平(检测点:CMOS跳线1脚),RTCRST#有效,使CMOS电路复位状态,即保存的CMOS 消息丢失。
《VCCRTC是Real Time Clock VCC的缩写,意为实时时钟(正)电源》)《3V_BA T 是电池电压,即VCCRTC,在待机状态中,若此电池没有或者没有电,接通电源后,将首先调用转换出的+3VSB,代替电池3V_BAT》2、晶振提供32.768KHz频率给南桥;3、主板上的1117芯片将+5VSB转换出+3VSB,IO检查+5VSB是否正常,若正常则发出RSMRST#,通过南桥待机电压OK;《SB是Stand By ,俗称待机电压》《RSMRST#是Resume Well Reset的缩写,意为重启正常复位。
resume意为重新开始,复位。
RSMRST#是恢复常态的复位信号,用于重置供电恢复逻辑,所有电源至少都有效10ms这个信号才起作用,当解除有效后,挂起》《rsmrst# == resume well reset 低电平有效,用于复位南桥的睡眠唤醒逻辑。
如果为低电平,则南桥ACPI控制器始终处于复位状态,当然就无法上电了。
》4、南桥送出SUSCLK(32KHz);《SUSCLK:Suspend Clock,This clock is an output of the RTC generator《发生器》circuit 《环绕》to use by other chipsfor refresh clock》《SUSCLK 挂起时钟信号:这个时钟是RTC时钟发生器通过其它芯片产生的时钟来输出的》5、按下电源开关后,送出PWRBTN#给IO;《PWRBTN#是电源按钮,如果系统已经处于睡眠状态,那么这个信号将触发一个唤醒事件,如果PWRBTN#有xxxxxx间超过4s,不管系统处在S0,S2,S3,S4状态,都将无条件转到S5状态》6、IO收到后发出IO_PWRBTN#给南桥;7、南桥送出SLP_S4#和SLP_S3#给IO;《SLP_S3#和SLP_S4#是电源层的休眠控制信号。
关于AMD单桥主板上电时序的详细解释

关于AMD单桥主板上电时序的详细解释因为AMD的主板和CPU都很便宜,所以我们这的电子城装机,用的AMD主板的偏多,现在我手头,有个10多块AMD单桥的板子,有好的也有坏的,自从学习主板维修,就想拿他们来修修,在网上找了好久关于AMD单桥的资料,终于找到一个比较全面的,所以就转发了下来,相信很多人也有对这种主板的困惑。
此文为转载,在这里,谢谢这位热心的网友。
3个待机条件:1、桥需要得到待机电压:3.3V,1.5V/1.2V2、25M起振注:NV的RTC电路,一般不会导致时序故障,都可以出CPURST#3、PWRGD-SB(即INTEL芯片组的RSMRST#),通知南桥待机电压OK,一般从IO发给桥,也有从其它芯片发给桥的此时,待机完成3个触发电路:4、PWRBTN#-------触发开关,开关进IO,IO发给南桥5、南桥收到PWRBTN#后,首先发出SLP--S5#,一般去开启内存供电,OK后,返回MEM-VLD给南桥,南桥收到MEM-VLD后才会发出SLP--S3#.(大多数厂家,都是把SLP--S5#直接连接到MEM--VLD,当SLP--S5#发出去的同时,返回MEM-VLD给南桥,使南桥认为内存供电已开启),随后便发出SLP--S3#6、IO收到SLP--S3#,发出PS--ON#,拉低绿线,电源开工。
NV和INTEL的上电对比:多了个25M,多了MEN--VLD,少了个RTC电路(多数NV的RTC电路都不会导致不上电)绿线拉低后,发出各路供电..................7、电源发出ATXPWRGD.一般会发给IO,IO发出PWRGD给南桥8、南桥收到此PWRGD后,发出CPUVDD-EN给CPU电源管理芯片的EN脚,去开启CPU供电。
CPU供电将会产生........9、电源管理芯片正常工作后,返回CPU-VLD信号(相当于INTEL的VRMPWRGD)给南桥的CPU-VLD脚,告知南桥CPU供电已经正常发出。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
主板上电时序自己总结
在这里以ASUS的915主板来描述一下INTEL主板的上电及工作时序:
1、当ATX Power送出±12V, +3.3V, ±5V数组Main Power电压后,其它工作电压如+VTT_CPU,+1.5V, +2.5V_DAC,+ 5V_Dual,+3V_Dual,+1.8V_Dual也将随后全部送出.
2、当+VTT_CPU送给CPU后,CPU会送出VTT_PWRGD信号[High]给CPU;ICS;VRM; CPU用VTT_PWRGD信号确认VTT_CPU稳定在Spec之内,OK后CPU会发出VID[0:5]. VRM收到VTT_PWRGD后会根据VID组合送出Vcore.
3、在VCORE正常发出后,Processor Voltage Regulator即送出VRMPWRGD信号给南桥ICH6,以通知南桥此时VCORE已经正常发出.
在VTT_PWRGD正常发出后, 此信号还通知给Clock Generator(ICS);以通知Clock Generator 在可以正常发出所有Clock.
4、当提供给的南桥工作电压及Clock都OK后,由南桥发出PLTRST#及PCIRST#给各个Device.
The ICH6 drives PLTRST# inactive a minimum of 1 ms after both PWROK and VRMPWRGD are driven high.
翻译:ICH6驱动PLTRST# 为无效的至少1毫秒,在PWROK和VRMPWRGD 被置为高电平以后。
这里我的理解为在PWROK和VRMPWGRD 发出后,至少1MS,ICH6才会发出PLTRST# 给北桥和SIO复位。
PLTRST# 与PCIRST#区别如下:
PLTRST# : Platform (翻译:平台指的是北桥+CPU)Reset PCIRST#: PCI Reset PLTRST# connected to all component that previously need PCIRST#,except PCI slots and devices. PCIRST# is connected to PCI Devices and slots without resetting system.
PLTRST# is higher than PCIRST#.
在北桥NB接收到南桥送出的PLTRST#大约1ms后,北桥送出CPURST#给CPU,以通知CPU可以开始执行第一个指令动作.(不过要北桥送出CPURST#的前提是在北桥的各个工作电压&Clock都OK的情况下);
下面是一个时序图,按照顺序,对应上述文字。
对里面的英文描述不明白的,请在后面跟帖。
注:本时序不能涵盖所有INTEL板,可以作为参考,此时序基本相同,只是产生的方式不同,如MSI里面,很多信号是由MS的专用芯片发出。
如MS-5,嘿嘿,这个就要问老杨了。
还要感谢ASUS老莫提供参考资料。
希望大家静下心来,好好阅读,你会发现,会有很多收获!。