数字电子技术基础1
东北大学 19秋学期《数字电子技术基础Ⅰ》在线平时作业1答卷

16.同步计数器和异步计数器比较,同步计数器的显著优点是()
A.工作速度高
B.触发器利用率高
C.电路简单
D.不受时钟CP控制
答ห้องสมุดไป่ตู้:A
17.同步时序电路和异步时序电路比较,其差异在于后者 ()
A.输出只与内部状态有关
B.没有触发器
C.没有统一的时钟脉冲控制
D.没有稳定状态
A.代入规则;
B.对偶规则
C.反演规则
D.互补规则
答案:B
10.欲使JK触发器按{图}工作,可使JK触发器的输入端不正确的是( )。
A.J=Q,K=Q
B.J=Q,K=1
C.J=K=1
D.J=0,K=1
答案:C
11.一个无符号8位数字量输入的DAC,其分辨率为( )位
A.8
19.组合逻辑电路消除竞争冒险的方法有( )
A.屏蔽输入信号的尖峰干扰
B.在输出端接入滤波电容
C.后级加缓冲电路
D.前级加电阻
答案:B
20.为产生一个定时脉冲,应采用( )
A.施密特触发器
B.多些振荡器
C.双稳态触发器
D.单稳态触发器
答案:D
二、判断题 (共 5 道试题,共 20 分)
A.8
B.7
C.15
D.1
答案:D
3.当74LS148的输入端按顺序输入11011101时,输出为( )。
A.101
B.010
C.001
D.110
答案:B
4.十进制数78所对应的二进制数和十六进制数分别为()。
数字电子技术基础实验指导书(1)

《电子技术基础》实验指导书电子技术课组编信息与通信工程学院实验三基本门电路逻辑功能的测试一 . 实验类型——验证性 +设计二 . 实验目的1. 熟悉主要门电路的逻辑功能;2. 掌握基本门电路逻辑功能的测试方法;3. 会用小规模集成电路设计组合逻辑电路。
三 . 实验原理1. 集成电路芯片介绍数字电路实验中所用到的集成芯片多为双列直插式, 其引脚排列规则如图 1-1。
其识别方法是:正对集成电路型号或看标记 (左边的缺口或小圆点标记 , 从左下角开始按逆时针方向以1, 2, 3…依次排列到最后一脚。
在标准形 TTL 集成电路中,电源端 Vcc 一般排在左上端,接地端(GND 一般排在右下端, 如 74LS00。
若集成芯片引脚上的功能标号为 NC ,则表示该引脚为空脚,与内部电路不连接。
本实验采用的芯片是 74LS00二输入四与非门、 74LS20四输入二与非门、 74LS02二输入四或非门、 74LS04六非门,逻辑图及外引线排列图见图 1-1。
图 1-1 逻辑图及外引线排列2.逻辑表达式 : 非门1-12输入端与非门1-24输入端与非门1-3或非门1-4对于与非门 , 其输入中任一个为低电平“ 0”时,输出便为高电平“ 1”。
只有当所有输入都为高电平“ 1”时,输出才为低电平“ 0”。
对于 TTL 逻辑电路,输入端如果悬空可看做;逻辑 1,但为防止干扰信号引入,一般不悬空, 可将多余的输入端接高电平或者和一个有用输入端连在一起。
对 MOS 电路输入端不允许悬空。
对于或非门,闲置输入端应接地或低电平。
四 . 实验内容及步骤 1. 逻辑功能测试①与非门逻辑功能的测试:* 将 74LS20插入实验台 14P 插座,注意集成块上的标记,不要插错。
* 将集成块Vcc 端与电源 +5V相连, GND 与电源“地”相连。
* 选择其中一个与非门,将其 4个输入端 A 、 B 、 C 、 D 分别与四个逻辑开关相连,输出端 Y 与逻辑笔或逻辑电平显示器相连,如图 1-2。
数字电子技术第1单元数字电路基础知识

第二部分 相 关 知 识
1.1 1.2 1.3 1.4 1.5 1.6
数字电路概述
计数体制
码制 逻辑代数基础
逻辑函数的化简
数字逻辑门电路
1.1 数字电路概述
1.1.1 什么是数字电路
1.数字电路的特点
• 数字信号目前常取二值信息,它用两个有 一定数值范围的高、低电平来表示,也可 用两个不同状态的逻辑符号如“1”或“H” 和“0”或“L”来表示。
第1单元 数字电路基础知识
第一部分 任 务 导 入
• 数字电路是电子技术的另一大类,广泛应 用于各个领域的各种电子电路之中。
• 图1-1所示为由数字集成块构成的触摸LED 追逐电路。 • 该电路主要是由数字门(如IC1)与数字 计数器(如IC2)共同构成的。
图1-1 数字集成块构成的触摸LED追逐电路
③ 数字电路不仅能完成数值运算,还可以 进行逻辑运算与判断,在控制系统中这是 不可少的,因此又把数字电路称作“数字 逻辑电路”。
1.1.3
数字电路与脉冲电路的异同
• 脉冲信号是短促的断续作用的电压或电流信 号,图1-4所示为常见的脉冲信号波形。 • 除正弦波和它的合成信号外,其他形式的信 号都属于脉冲信号。
3.二进制数运算规则
2.十进制数的计数原则
• 十进制数的计数原则是:逢10进1,借1当10。
• 例如,十进制数3743. 3由5位数字组成,小 数点左边有4位,右边有1位。
• 这个数实际上是由以下多项式缩写而成的, 即
3743.3=3×103+7×102+4×101+3×100+3×10−1
• 依此类推,任何一个n位整数、m位小数 的十进制数(N)10均可记为
数字电子技术基础--第一章练习题及参考答案

第一章数字电路基础第一部分基础知识一、选择题1.以下代码中为无权码的为。
A. 8421BCD码B. 5421BCD码C.余三码D.格雷码2.以下代码中为恒权码的为。
A.8421BCD码B. 5421BCD码C.余三码D.格雷码3.一位十六进制数可以用位二进制数来表示。
A.1B.2C.4D. 164.十进制数25用8421BCD码表示为。
A.10 101B.0010 0101C.100101D.101015.在一个8位的存储单元中,能够存储的最大无符号整数是。
A.(256)10B.(127)10C.(FF)16D.(255)106.与十进制数(53.5)10等值的数或代码为。
A.(0101 0011.0101)8421BCDB.(35.8)16C.(110101.1)2D.(65.4)87.矩形脉冲信号的参数有。
A.周期B.占空比C.脉宽D.扫描期8.与八进制数(47.3)8等值的数为:A. (100111.011)2B.(27.6)16C.(27.3 )16D. (100111.11)29.常用的B C D码有。
A.奇偶校验码B.格雷码C.8421码D.余三码10.与模拟电路相比,数字电路主要的优点有。
A.容易设计B.通用性强C.保密性好D.抗干扰能力强二、判断题(正确打√,错误的打×)1. 方波的占空比为0.5。
()2. 8421码1001比0001大。
()3. 数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。
()4.格雷码具有任何相邻码只有一位码元不同的特性。
()5.八进制数(18)8比十进制数(18)10小。
()6.当传送十进制数5时,在8421奇校验码的校验位上值应为1。
()7.在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。
()8.占空比的公式为:q = t w / T,则周期T越大占空比q越小。
()9.十进制数(9)10比十六进制数(9)16小。
数字电子技术——第1章数字电子技术基础ppt

用一定位数的二进制数来表示十进制数码、字母、符 号等信息称为编码。
用以表示十进制数码、字母、符号等信息的一定位数的 二进制数称为代码。
二-十进制代码:用4位二进制数b3b2b1b0来表示十进 制数中的 0 ~ 9 十个数码。简称BCD码。
用四位自然二进制码中的前十个码字来表示十进制数码, 因各位的权值依次为8、4、2、1,故称8421 BCD码。
整数部分采用基数连除法, 先得到的余数为低位,后得 到的余数为高位。
小数部分采用基数连乘法, 先得到的整数为高位,后得 到的整数为低位。
2 44
余数
2 22 ……… 0=K0 2 11 ……… 0=K1 2 5 ……… 1=K2 2 2 ……… 1=K3 2 1 ……… 0=K4
0 ……… 1=K5
课程说明
主要内容:
• 数字逻辑基础 • 逻辑门电路 • 组合逻辑电路 • 触发器 • 时序逻辑电路 • 半导体存储器 • 脉冲波形的产生与整形 • 可编程逻辑器件和现场可编程门阵列 • 数/模和模/数转换
课程意义:
数字电路是一门硬件方面的重要基础课。 其任务是使同学们获得数字电路的基本理论、 基本知识、基本技能,掌握数字逻辑的基本 分析方法和设计方法,培养学生分析问题、 解决问题能力以及工程实验能力。
学习本门课程应注意的问题:
• ⑴ 应着重抓好基本理论、基本知识、基 本方法的学习。
• ⑵能熟练运用数字电路的分析方法和设 计方法。
• ⑶重视实验技术。
教材及参考书:
1. 数字电子技术基础简明教程 (第二版) 余孟尝 主编 高等教育出版社 1998
数字电子技术基础1

所以
(1101101011.101)2=(36B.A)16
八进制数、十六进制数转换为二进制数的方法可以采
用与前面相反的步骤,即只要按原来顺序将每一位八进制
数(或十六进制数)用相应的三位(或四位)二进制数代替即可。
例如,分别求出(375.46)8、(678.A5)16的等值二进制数: 八进制 3 7 5 . 4 6 十六进制 6 7 8 . A 5 二进制 011 111 101 . 100 110 二进制 0110 0111 1000.1010 0101
数字电子技术基础1
1.2 数 制
1.1.1 进位计数制 按进位的原则进行计数,称为进位计数制。每一种进 位计数制都有一组特定的数码,例如十进制数有 10 个数 码, 二进制数只有两个数码,而十六进制数有 16 个数码。 每种进位计数制中允许使用的数码总数称为基数或底数。 在任何一种进位计数制中,任何一个数都由整数和小 数两部分组成, 并且具有两种书写形式:位置记数法和 多项式表示法。
例如:
数字电子技术基础1
1.2.2 进位计数制之间的转换
1.2.2 进位计数制之间的转换 1.二进制数与十进制数之间的转换 1)二进制数转换成十进制数——按权展开法 二进制数转换成十进制数时,只要二进制数按式(1-3)
展开,然后将各项数值按十进制数相加,便可得到等值的 十进制数。例如:
同理,若将任意进制数转换为十进制数,只需将数 (N)R写成按权展开的多项式表示式,并按十进制规则进行 运算, 便可求得相应的十进制数(N)10。
数字电子技术基础1
2020/11/21
数字电子技术基础1
1.1 数字逻辑电路概述
自然界的各种物理量可分为模拟量和数字量两大类。 模拟量在时间上是连续取值,幅值上也是连续变化的,表 示模拟量的信号称为模拟信号,处理模拟信号的电子电路 称为模拟电路。数字量是一系列离散的时刻取值,数值的 大小和每次的增减都是量化单位的整数倍,即它们是一系 列时间离散、数值也离散的信号。表示数字量的信号称为 数字信号。处理数字信号的电子电路称为数字电路。
数字电子技术基础电子课件第一章数制与码制PDF61.pdf

前言第一章数制与码制: “数”在计算机中怎样表示。
第二章逻辑代数基础: 逻辑代数的基本概念、逻辑函数及其标准形式、逻辑函数的化简。
第三章组合逻辑电路: 组合电路的分析与设计。
第四章同步时序逻辑电路:触发器、同步时序电路的分析与设计。
第五章异步时序逻辑电路:脉冲异步电路的分析与设计。
第六章采用中,大规模集成电路的逻辑设计。
绪论一、数字系统1.模拟量:连续变化的物理量2.数字量:模拟→数字量(A/D)3.数字系统:使用数字量来传递、加工、处理信息的实际工程系统4.数字系统的任务:1) 将现实世界的信息转换成数字网络可以理解的二进制语言2)仅用0、1完成所要求的计算和操作3)将结果以我们可以理解的方式返回现实世界5.数字系统设计概况1 ) 层次:从小到大,原语单元、较复杂单元、复杂单元、更复杂单元2)逻辑网络:以二进制为基础描述逻辑功能的网络3)电子线路:物理构成4)形式描述:用硬件描述语言(HDL)描述数字系统的行为6.为什么采用数字系统1)安全可靠性高2)现代电子技术的发展为其提供了可能7.数字系统的特点1)二值逻辑(“0”低电平、“1”高电平)2)基本门电路及其扩展逻辑电路(组成)3)信号间符合算术运算或逻辑运算功能4)其主要方法为逻辑分析与逻辑设计(工具为布尔代数、卡诺图和状态化简)第一章数制与码制学习要求:•掌握二、十、八、十六进位计数制及相互换;•掌握二进制数的原码、反码和补码表示及其加减运算;•了解定点数与浮点数的基本概念;掌握常用的几种编码。
1.1 进位计数制1.1.1 十进制数的表示1、进位计数制数制:用一组统一的符号和规则表示数的方法2、记数法•位置计数法例:123.45 读作一百二十三点四五•按权展形式例:123.45=1×102+2×101+3×100+4×10-1+5×10-23、基与基数用来表示数的数码的集合称为基(0—9), 集合的大小称为基数(十进制10)。
《数字电子技术基础》PPT1第1章 数字电路基础

三、数字电路
1、数字电路与模拟电路比较
三、数字电路
2、数字电路的特点 (1)设计简单,便于集成。 (2)抗干扰能力强,可靠高:高低电平范围、整形电路去 除噪声和干扰、差错控制技术(奇偶校验)。 (3)功能强大:不仅数值运算,而且能够进行逻辑判断与 运算。在控制系统中是不可缺少的。 (4)信息存储方便:相对较小空间能存储几十亿位。 (5)可编程:使繁琐的电路设计工作变得简单快捷。
二、数字信号的表示法
1、高低电平与正、负逻辑体制 数字信号有两种逻辑体制:
正逻辑体制规定:高电平为逻辑1,低电平为逻辑0。 负逻辑体制规定:低电平为逻辑1,高电平为逻辑0。
下图为采用正逻辑体制所表示的逻辑信号:
逻辑1
逻辑1
逻辑0
逻辑0
逻辑0
二、数字信号的表示法
2、数字波形的两种类型
数字信号的传输波形可分为脉冲型和电平型 ▪ 电平型数字信号则是以一个时间节拍内信号是高电平
缺点:自然界大多数物理量是模拟量,需要模数转换和 数模转换等,增加了系统的复杂性。
三、数字电路
3、数字集成电路 ◆按照数字电路集成度的不同,逻辑电路通常分为SSI、
MSI、LSI、VLSI及至UFra bibliotekSI、GSI等。
数字集成电路按集成度分类
1.2 数制与BCD码
一、几种常用的数制
1.十进制(Decimal):计数规律:逢十进一、借一当十 2.二进制(Binary):计数规律:逢十进一、借一当十 3.十六进制(Hexadecimal)与八进制(Octal)
第一章 数字电路基础
1.1 数字电路的基本概念 1.2 数制 1.3 二进制算术运算 1.4 编码
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
数字电子技术基础模拟卷1
、单项选择题
1、将十进制数56转换成8421BCD 码应是: A 、(56) 10= (0011 1000 8421BCD
B 、(56) 10= (0011 1001)
C 、(56) 10= (0101 100C ) 8421BC
D D 、(56) 10= (0101 0110) 2、使晶体三极管工作于饱和区的电压条件是:
A 、发射结正偏,集电结反偏
B 、发射结反偏,集电结反偏
C 、发射结正偏,集电结正偏
D 、发射结反偏,集电结正偏
3、只有当两个输入变量的取值相同时, 输出才为 1,否则输出为0,这种逻辑关
系叫做:
4、在功能表中 >的含义是:
A 、表示咼电平
5、下列4个电路中能实现L AB 逻辑关系的是:
6、TTL 门电路理论上的逻辑低电平为:
7、下列电路中不属于时序逻辑电路的是:
F 列电路中无需外加触发信号就能自动产生方波信号的电路是: A 、多谐振荡器 B 、单稳态触发器 C 、施密特触发器 9、下面
对时序逻辑电路的描述不正确的是:
A 、时序电路中任一时刻的输出信号仅取决于该时刻的输入信号。
8421BCD 8421BCD
A 、同或
B 、与非
C 、异或
D 、或非
B 、表示低电平
C 、高低电平都不可以
D 、高低电平都可以
=1
>1
A 、0V
B 、0.3V
C 、1.4V
D 、1.8V
A 、移位寄存器
B 、译码器
C 、随机存取存储器
计数器
RS 触发器
L
A
A B
B
A B
B 、 时序电路包含组合电路和存储电路两部分。
C 、 时序电路中的存储电路是要记忆以前的状态, 存储电路可由触发器组成
D 、 时序电路一般分为两大类:同步时序电路和异步时序电路
10、已知静态RAM2114的存储容量为1K X 4位,若要扩展存储容量为4KX8位, 需要几片2114
()
A 、4片
B 、2片
C 、8片
D 、16 片
11、已知逻辑函数L ABC D ,则其反函数F 为:
()
A 、A BCD
B 、A BCD
C 、A BCD
D 、A BCD
12、5G7520为10位集成数模转换器,设参考电压 V REF =10V , R F =R ,当输入全 1时,输出电压的绝对值为:
()
二、多项选择题(在每小题的四个备选答案中,选出至少两个正确答案,并将其 号码分别填在题干的括号内。
多选、少选、错选均无分。
)
1、 逻辑函数L (AB AB)C 中,变量A 、B 、C 取哪些值时,L 的值为1。
()()()()
A 、ABC 取 011
B 、AB
C 取 101 C 、ABC 取 000
D 、ABC 取 111
2、 描述触发器逻辑功能的方法有:
()()()()
A 、功能表
B 、特征方程
C 、状态转换图
D 、驱动表
3、 比较下列几个数的大小,正确的结果是:
()()()()
A 、(46) 8>( 39) 10
B 、(2A ) 16>( 39) 10
C 、(101101) 2>( 39) 10
D 、(2A ) 16 >( 101101) 2
4、 在下式中选出正确的逻辑代数公式:
10V
256
255
B 、
10V
1
1024
C 、
10V 1023
1024
D 、
10V 256
()()()()
A 、 AAA
图三
四、求解下列三题。
1 •触发器电路如图四(a )所示,已知CP 波形,试画出
Q i 和Q 2的波形。
设触 发器的初始状态均为0。
图四(a )
2•触发器电路如图四(b )所示,已知CP 和A 的波形,试画出Q 的波形。
设 触发器的初始状态为0。
、门电路分析题。
图三中所有的门电路都为 TTL 门,写出电路的输出逻辑表 达式L i 、L 2、L 3,并适当化简。
已知输入波形
A 、
B 、
C ,试画出各输出的波形
1、
2、
A B
C L i
L 2
3、
L 3
A B
1
L i
L 3
⑵
图四(
b
)
3•用8选1数据选择器实现逻辑函数:L AB BC AC
要求:画出卡诺图,在图四(C )所示的8选1数据选择器的逻辑符号上直接 连线。
参考答案:
1 •每图全部画对得3分,部分画对可酌情给分
CP ULJ"L^ :
T E j
1
j
Q
1 一
i 1
!
Q 2
1
1 i
2•全部画对得6分,部分画对可酌情给分
3. 作出函数的卡诺图:
Q
A CP
CP — I ———
图四(C )
五、设计题。
在举重比赛中,有 A 、B 、C 三名裁判,其中A 为主裁判,B 、C 为副裁判,当主裁判和一名以上(包括一名)副裁判认为运动员上举合格后,才 可发出合格信号。
试设计该逻辑电路。
要求:(1)列出真值表,(2)用卡诺图化简,(3)用与非门画出逻辑图
参考答案:
(1)列出真值表:
真值表
画出连线图:
L
ABC
1
(2)用卡诺图
化
B
得简化的逻辑表达式:L AB AC
(3)将表达式转换为与非一与非表达式: L AB AC AB AC
画出逻辑图:(4分)
B
A
C
六、时序电路分析题。
计数器电路如图六所示。
写出电路的输出方程、各触发器的驱动方程、次态方程(状态方程),画出电路的状态转换表和时序图(不需分析自启动),说明电路是几进制计数器。
Q 2
Q 1
Q O
图六
参考答案:
(1) 驱动方
程:
J 0 Q 2
K o 1
J 1
Q o K 1 Q o
J 2
Q 0Q 1
K 2
1 (2) 状态方
程:
n 1
Q
0 J O Q ; K O Q O 1
Q 2Q 0
n 1 Q
i jg K Q ; Q M
&Q n Q 01
Q ;
n 1
Q 2
J 2Q
;
K 2Q ;Qo Q 1n Q!
输出方程:
Y Q 2
(3) 状态转换表:
(4) 状态转换图
i Q2Q1Q0 /Y
(5) 该电路是5进制计数器。