集成门电路习题集解答

合集下载

《半导体集成电路》考试题目及参考答案

《半导体集成电路》考试题目及参考答案

第一部分考试试题第0章绪论1.什么叫半导体集成电路?2.按照半导体集成电路的集成度来分,分为哪些类型,请同时写出它们对应的英文缩写?3.按照器件类型分,半导体集成电路分为哪几类?4.按电路功能或信号类型分,半导体集成电路分为哪几类?5.什么是特征尺寸?它对集成电路工艺有何影响?6.名词解释:集成度、wafer size、die size、摩尔定律?第1章集成电路的基本制造工艺1.四层三结的结构的双极型晶体管中隐埋层的作用?2.在制作晶体管的时候,衬底材料电阻率的选取对器件有何影响?。

3.简单叙述一下pn结隔离的NPN晶体管的光刻步骤?4.简述硅栅p阱CMOS的光刻步骤?5.以p阱CMOS工艺为基础的BiCMOS的有哪些不足?6.以N阱CMOS工艺为基础的BiCMOS的有哪些优缺点?并请提出改进方法。

7. 请画出NPN晶体管的版图,并且标注各层掺杂区域类型。

8.请画出CMOS反相器的版图,并标注各层掺杂类型和输入输出端子。

第2章集成电路中的晶体管及其寄生效应1.简述集成双极晶体管的有源寄生效应在其各工作区能否忽略?。

2.什么是集成双极晶体管的无源寄生效应?3. 什么是MOS晶体管的有源寄生效应?4. 什么是MOS晶体管的闩锁效应,其对晶体管有什么影响?5. 消除“Latch-up”效应的方法?6.如何解决MOS器件的场区寄生MOSFET效应?7. 如何解决MOS器件中的寄生双极晶体管效应?第3章集成电路中的无源元件1.双极性集成电路中最常用的电阻器和MOS集成电路中常用的电阻都有哪些?2.集成电路中常用的电容有哪些。

3. 为什么基区薄层电阻需要修正。

4. 为什么新的工艺中要用铜布线取代铝布线。

5. 运用基区扩散电阻,设计一个方块电阻200欧,阻值为1K的电阻,已知耗散功率为20W/c㎡,该电阻上的压降为5V,设计此电阻。

第4章TTL电路1.名词解释电压传输特性 开门/关门电平 逻辑摆幅 过渡区宽度 输入短路电流 输入漏电流静态功耗 瞬态延迟时间 瞬态存储时间 瞬态上升时间 瞬态下降时间瞬时导通时间2. 分析四管标准TTL 与非门(稳态时)各管的工作状态?3. 在四管标准与非门中,那个管子会对瞬态特性影响最大,并分析原因以及带来那些困难。

集成运放电路试题答案

集成运放电路试题答案

集成运放电路试题答案一、选择题1. 集成运放的输入阻抗理想情况下应该是()。

A. 无穷大B. 零C. 有限小D. 负值答案:A2. 在同相放大器电路中,若输入信号同时加至运放的非反向输入端和反向输入端,则输出电压将会()。

A. 增大B. 减小C. 不变D. 振荡答案:C3. 以下哪种情况不会影响集成运放电路的稳定性?()。

A. 电源电压波动B. 温度变化C. 电路布局不合理D. 负载电阻改变答案:D4. 在设计有源滤波器时,运放的哪种特性对频率响应影响最大?()。

A. 输入阻抗B. 输出阻抗C. 增益带宽积D. 偏置电流答案:C5. 为了减少运放电路的噪声,我们应该()。

A. 增加电源电压B. 增加电路的增益C. 使用双极性电源D. 降低电源电压答案:C二、填空题1. 集成运放的输出阻抗理想情况下应该是__________,这有利于__________。

答案:零;输出电流的最大化2. 在反相放大器电路中,如果输入信号只加至运放的反向输入端,而同相输入端接地,则输出电压将会__________输入电压。

答案:跟随3. 为了提高运放电路的输入阻抗,可以在同相输入端和反向输入端之间加入一个__________。

答案:电阻4. 运放的__________是衡量其对高频信号处理能力的重要指标。

答案:增益带宽积5. 在设计积分电路时,若希望减小电路的时间常数,可以通过__________来实现。

答案:减小电阻值或增大电容值三、简答题1. 请简述集成运放的主要特点及其在模拟电路设计中的应用。

答:集成运放具有高输入阻抗、低输出阻抗、高增益、宽带宽和低失真等特性。

在模拟电路设计中,它们被广泛应用于信号放大、滤波、振荡、模拟计算和数据转换等领域。

2. 什么是负反馈,它在运放电路中的作用是什么?答:负反馈是指将输出信号的一部分以相反相位反馈至输入端的一种技术。

在运放电路中,负反馈用于稳定增益、改善输入输出特性、减少失真、提高电路的线性度和动态范围。

半导体集成电路+习题答案

半导体集成电路+习题答案

第1章 集成电路的基本制造工艺1.6 一般TTL 集成电路与集成运算放大器电路在选择外延层电阻率上有何区别?为什么? 答:集成运算放大器电路的外延层电阻率比一般TTL 集成电路的外延层电阻率高。

第2章 集成电路中的晶体管及其寄生效应复 习 思 考 题2.2 利用截锥体电阻公式,计算TTL “与非”门输出管的CS r ,其图形如图题2.2 所示。

提示:先求截锥体的高度up BL epi m c jc epi T x x T T -----=然后利用公式: b a a b WL T r c -∙=/ln 1ρ , 212∙∙=--BL C E BL S C W L R r ba ab WL Tr c -∙=/ln 3ρ 321C C C CS r r r r ++=注意:在计算W 、L 时, 应考虑横向扩散。

2.3 伴随一个横向PNP 器件产生两个寄生的PNP 晶体管,试问当横向PNP 器件在4种可能的偏置情况下,哪一种偏置会使得寄生晶体管的影响最大?答:当横向PNP 管处于饱和状态时,会使得寄生晶体管的影响最大。

2.8 试设计一个单基极、单发射极和单集电极的输出晶体管,要求其在20mA 的电流负载下 ,OL V ≤0.4V ,请在坐标纸上放大500倍画出其版图。

给出设计条件如下:答: 解题思路⑪由0I 、α求有效发射区周长Eeff L ;⑫由设计条件画图①先画发射区引线孔;②由孔四边各距A D 画出发射区扩散孔;③由A D 先画出基区扩散孔的三边;④由B E D -画出基区引线孔;⑤由A D 画出基区扩散孔的另一边;⑥由A D 先画出外延岛的三边;⑦由C B D -画出集电极接触孔;⑧由A D 画出外延岛的另一边;⑨由I d 画出隔离槽的四周;⑩验证所画晶体管的CS r 是否满足V V O L 4.0≤的条件,若不满足,则要对所作的图进行修正,直至满足V V O L 4.0≤的条件。

(CS C O L r I V V 00ES += 及己知V V C 05.00ES =)第3章 集成电路中的无源元件复 习 思 考 题3.3 设计一个4k Ω的基区扩散电阻及其版图。

第7章习题详细解答

第7章习题详细解答

第7章习题解答7—1判断题(对的打√,不对的打×)1。

数字电路分为门电路和时序逻辑电路两大类。

(× )2。

边沿触发器和基本RS触发器相比,解决了空翻的问题.(×)3. 边沿触发器的状态变化发生在CP上升沿或下降沿到来时刻,其他时间触发器状态均不变。

(√)4. 基本RS 触发器的输入端就是直接置0端和直接置1端。

(√)23 的计数器。

(×)5。

3位二进制计数器可以构成模为16。

十进制计数器最高位输出的周期是输入CP脉冲周期的10倍。

(√)7. 构成一个7进制计数器需要7个触发器。

(×)8.当时序电路存在无效循环时该电路不能自启动.( √)9。

寄存器要存放n位二进制数码时,需要n2个触发器。

(×)10.同步计数器的计数速度比异步计数器快。

(√)11。

在计数器电路中,同步置零与异步置零的区别在于置零信号有效时,同步置零还需要等到时钟信号到达时才能将触发器置零,而异步置零不受时钟的控制。

(√)12。

计数器的异步清零端或异步置数端在计数器正常计数时应置为无效状态。

(√)13。

自启动功能是任何一个时序电路都具有的。

(× )14。

无论是用置零法还是用置数法来构成任意N进制计数器时,只要置零或置数控制端是异步的,则在状态循环过程中一定包含一个过渡状态;只要是同步的,则不需要过渡状态。

(√)15。

用置零法或置位法可以设计任意进制的计数器.(×)7—2 由或非门组成的基本RS触发器如图7—38所示,已知R、S的电压波形,试画出与之对应的Q和Q的波形。

图7—38 题7-2图解:由或非门组成的基本RS触发器的特性表,可得该题的输出端波形如下图所示:或非门RS 触发器特性表 题7—2 波形图7—3由与非门组成的基本RS 触发器如图7-39所示,已知R 、S 的电压波形,试画出与之对应的Q 和Q 的波形。

图7-39 题7-3图解:由与非门组成的基本RS 触发器的特性表,可得该题的输出端波形如下图所示:与非门RS 触发器特性表 题7—3波形图7-4已知如图7-40所示的各触发器的初始状态均为0,试对应画出在时钟信号CP 的连续作用下各触发器输出端Q 的波形。

集成电子技术习题及解析-第二篇第4章

集成电子技术习题及解析-第二篇第4章
解: 这是将D功能触发器转换为JK功能触发器的一个功能转换电路,转换的的基本思路如图所示:
因为D触发器的特性方程为: ,而 触发器的特性方程为 所以 ,所以电路为:
题2.4.14由负边沿JK触发器组成的电路及CP、A的波形如图题2.4.14所示,试画出QA和QB的波形。设QA的初始状态为0。
图题2.4.14
② 依次设定初始状态,代入状态方程,求得次态,初态一般设为从0000开始;
③ 由求得的状态,画出状态转换图(把所有的状态都画上);
④ 根据状态转换图,可以画出波形图(时序图);
⑤得出电路的功能结论(计数器的模、进制数、能否自启动或其它结论);
分析时序电路还可以用其它的方法,本题不一一列出。
题2.4.22三相步进马达对电脉冲的要求如图题2.4.22所示,要求正转时,三相绕组Y0、Y1、Y2按A、B、C的信号顺序通电,反转时,Y0、Y1、Y2绕组按A、C、B的信号顺序通电(分别如图中的状态转换图所示)。同时,三相绕组在任何时候都不允许同时通电或断电。试用JK触发器设计一个控制步进马达正反转的三相脉冲分配电路。
(a) 是一个同步计数器,各触发器激励方程
触发器激励方程代入各自的特性方程求得状态方程:
依次设定初态,计算出次态如下:
初态设定从 开始,→001→010→011→100→001
→010, →000, →000
有状态转换图为:
111→000←110所以电路的模是M=4,采用余1码进行计数
↓ 四分频后,最高位的输出频率为
图题2.4.19
解:解该题时,注意全加器是一个合逻辑电路,而移位寄存器和触发器是一个时序电路,要注意时序关系。其波形如图:
题2.4.20(1)试分析图题2.4.20(a)、(b)所示计数器的模是多少?采用什么编码进行计数?

半导体集成电路考试题目与参考答案

半导体集成电路考试题目与参考答案

第一部分考试试题第0章绪论1.什么叫半导体集成电路?2.按照半导体集成电路的集成度来分,分为哪些类型,请同时写出它们对应的英文缩写?3.按照器件类型分,半导体集成电路分为哪几类?4.按电路功能或信号类型分,半导体集成电路分为哪几类?5.什么是特征尺寸?它对集成电路工艺有何影响?6.名词解释:集成度、wafer size、die size、摩尔定律?第1章集成电路的基本制造工艺1.四层三结的结构的双极型晶体管中隐埋层的作用?2.在制作晶体管的时候,衬底材料电阻率的选取对器件有何影响?。

3.简单叙述一下pn结隔离的NPN晶体管的光刻步骤?4.简述硅栅p阱CMOS的光刻步骤?5.以p阱CMOS工艺为基础的BiCMOS的有哪些不足?6.以N阱CMOS工艺为基础的BiCMOS的有哪些优缺点?并请提出改进方法。

7. 请画出NPN晶体管的版图,并且标注各层掺杂区域类型。

8.请画出CMOS反相器的版图,并标注各层掺杂类型和输入输出端子。

第2章集成电路中的晶体管及其寄生效应1.简述集成双极晶体管的有源寄生效应在其各工作区能否忽略?。

2.什么是集成双极晶体管的无源寄生效应?3. 什么是MOS晶体管的有源寄生效应?4. 什么是MOS晶体管的闩锁效应,其对晶体管有什么影响?5. 消除“Latch-up”效应的方法?6.如何解决MOS器件的场区寄生MOSFET效应?7. 如何解决MOS器件中的寄生双极晶体管效应?第3章集成电路中的无源元件1.双极性集成电路中最常用的电阻器和MOS集成电路中常用的电阻都有哪些?2.集成电路中常用的电容有哪些。

3. 为什么基区薄层电阻需要修正。

4. 为什么新的工艺中要用铜布线取代铝布线。

5. 运用基区扩散电阻,设计一个方块电阻200欧,阻值为1K的电阻,已知耗散功率为20W/c㎡,该电阻上的压降为5V,设计此电阻。

第4章TTL电路1.名词解释电压传输特性 开门/关门电平 逻辑摆幅 过渡区宽度 输入短路电流 输入漏电流静态功耗 瞬态延迟时间 瞬态存储时间 瞬态上升时间 瞬态下降时间瞬时导通时间2. 分析四管标准TTL 与非门(稳态时)各管的工作状态?3. 在四管标准与非门中,那个管子会对瞬态特性影响最大,并分析原因以及带来那些困难。

集成运放电路试题及答案

集成运放电路试题及答案

集成运放电路试题及答案第三章集成运放电路⼀、填空题1、(3-1,低)理想集成运放的A ud= ,K CMR= 。

2、(3-1,低)理想集成运放的开环差模输⼊电阻ri= ,开环差模输出电阻ro= 。

3、(3-1,中)电压⽐较器中集成运放⼯作在⾮线性区,输出电压Uo只有或两种的状态。

4、(3-1,低)集成运放⼯作在线形区的必要条件是___________ 。

5、(3-1,难)集成运放⼯作在⾮线形区的必要条件是__________,特点是___________,___________。

6、(3-1,中)集成运放在输⼊电压为零的情况下,存在⼀定的输出电压,这种现象称为__________。

7、(3-2,低)反相输⼊式的线性集成运放适合放⼤ (a.电流、b.电压) 信号,同相输⼊式的线性集成运放适合放⼤ (a.电流、b.电压)信号。

8、(3-2,中)反相⽐例运算电路组成电压(a.并联、b.串联)负反馈电路,⽽同相⽐例运算电路组成电压(a.并联、b.串联)负反馈电路。

9、(3-2,中)分别选择“反相”或“同相”填⼊下列各空内。

(1)⽐例运算电路中集成运放反相输⼊端为虚地,⽽⽐例运算电路中集成运放两个输⼊端的电位等于输⼊电压。

(2)⽐例运算电路的输⼊电阻⼤,⽽⽐例运算电路的输⼊电阻⼩。

(3)⽐例运算电路的输⼊电流等于零,⽽⽐例运算电路的输⼊电流等于流过反馈电阻中的电流。

(4)⽐例运算电路的⽐例系数⼤于1,⽽⽐例运算电路的⽐例系数⼩于零。

10、(3-2,难)分别填⼊各种放⼤器名称(1)运算电路可实现A u>1的放⼤器。

(2)运算电路可实现A u<0的放⼤器。

(3)运算电路可将三⾓波电压转换成⽅波电压。

(4)运算电路可实现函数Y=aX1+bX2+cX3,a、b和c均⼤于零。

(5)运算电路可实现函数Y=aX1+bX2+cX3,a、b和c均⼩于零。

11、(3-3,中)集成放⼤器的⾮线性应⽤电路有、等。

12、(3-3,中)在运算电路中,运算放⼤器⼯作在区;在滞回⽐较器中,运算放⼤器⼯作在区。

第1章数字电路和集成逻辑门电路习题解答

第1章数字电路和集成逻辑门电路习题解答

第1章数字电路和集成逻辑门电路习题解答思维题和习题1-1填空题1)三极管截止条件为UBE ≤0V三极管饱和导通条件为IB≥IBS三极管饱和导通的IBS为IBS ≥ (VCC-UCES)/β RC2)当栅极电路输出为高电平时的负载是拉电流负载,当输出为低电平时的负载是填充电流负载3)当晶体管用作电子开关时,其工作状态必须是饱和或关断4)74LTL电路的电源电压值和输出电压的高低电平值分别约为5V、2.7V和0.5V74TTL电路的电源电压值和输出电压的高低电平值分别约为5V、2.4V和0.4V5)OC门被称为开集电极门。

多个OC门输出可以并联实现线路和功能CMOS门电路的输入电流始终为零7)不能暂停CMOS门电路的空闲输入。

与门应连接到高电平,或门应连接到低电平。

1-2选择题1) abc常用于以下电路中的总线应用A。

TSL门电路、0C门电路、漏极开路门电路、互补金属氧化物半导体与非门(2)TTL与非门有n个同类门电路,低电平输入电流为1.5毫安,高电平输入电流为10毫安,最大填充电流为15毫安,最大拉电流为400毫安。

选择正确答案n和最多b。

a . n = 5b . n = 10c . n = 20d . n = 403)与TTL数字集成电路相比,CMOS数字集成电路的突出优势是ACD A。

当三极管用作开关时,为了提高开关速度,da .降低饱和深度b .增加饱和深度c .采用有源漏极电路d .采用反饱和三极管5)进行TTL与非门空闲输入处理,可以使用ABDa。

连接到电源b,连接到电源c,连接到地d,通过电阻3kω并联连接到有用输入6)。

光盘可以在以下电路中实现“线和”功能当A与非门b三态输出门c打开集电极门d打开漏极门7)三态门输出高阻抗状态时,ABD是正确的a .使用电压表测量指针不动b .相当于暂停c .电压不是高或低d .测量电阻指针不动8)已知正向电压降UD = 1.7V,参考工作电流ID = 10mA,TTL门的输出高和低电平分别为UOH = 3.6V,UOL = 0.3V,允许充电电流和牵引电流分别为IOL = 15mA,IOH = 4mA那么电阻r应该选择d。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

,.自我检测题1.CMOS门电路采用推拉式输出的主要优点是提高速度,改善负载特性。

2.CMOS与非门多余输入端的处理方法是接高电平,接电源,与其它信号引脚并在一起。

3.CMOS或非门多余输入端的处理方法是接低电平,接地,与其它信号引脚并接在一起。

4.CMOS门电路的灌电流负载发生在输出低电平情况下。

负载电流越大,则门电路输出电压越高。

5.CMOS门电路的静态功耗很低。

随着输入信号频率的增加,功耗将会增加。

6.OD门在使用时输出端应接上拉电阻和电源。

7.三态门有3种输出状态:0态、1态和高阻态。

8.当多个三态门的输出端连在一条总线上时,应注意任何时刻只能有一个门电路处于工作态。

9.在CMOS门电路中,输出端能并联使用的电路有OD门和三态门;10.CMOS传输门可以用来传输数字信号或模拟信号。

11.提高LSTTL门电路工作速度的两项主要措施是采用肖特基三极管和采用有源泄放电路。

12.当CMOS反相器的电源电压V DD<V TN+V(V TN、V TP分别为NMOS管和PMOSTP,. 管的开启电压)时能正常工作吗?答:不能正常工作,因为,当反相器输入电压为1/2V DD时,将出现两只管子同时截止的现象,这是不允许的。

13.CMOS反相器能作为放大器用吗?答:可以。

在反相器的两端跨接了一个反馈电阻R f就可构成高增益放大器。

由于CMOS 门电路的输入电流几乎等于零,所以R f上没有压降,静态时反相器必然工作在v I=v O的状态,v I=v O=V T=V DD/ 2就是反相器的静态工作点。

反相器的输入电压稍有变化,输出就发生很大变化。

14.如果电源电压增加5%,或者内部和负载电容增加5%,你认为哪种情况会对CMOS电路的功耗产生较大影响?解:根据公式P D=(C L+C PD)V DD2f,电源的变化对功耗影响更大。

15.当不同系列门电路互连时,要考虑哪几个电压和电流参数?这些参数应满足怎样的关系?解:应考虑以下参数:V OH(min)、V IH(min)、V OL(max)、V IL(max)、I OH(max)、I OL(max)、I IH(max),I IL(max),这些参数应满足以下条件:V OH(min)≥V IH(min)V OL(max)≤V IL(max)I≥nI IH(max)OH)(maxI OL(max)≥mI(max)IL16.已知图T2.16所示电路中各MOSFET管的V=2V,若忽略电阻上的压降,则电T,. 路中的管子处于导通状态。

+1.5V+0V+5V+5V0V+5V A.B.C.D.图T2.1617.三极管作为开关时工作区域是。

A.饱和区+放大区B.击穿区+截止区C.放大区+击穿区D.饱和区+截止区18.门电路参数由大到小排列正确的是。

A.V OH(min)、V IH(min)、V IL(max)、V OL(max)B.V IH(min)、V OH(min)、V OL(max)、V IL(max)C.V OH(min)、V IH(min)、V OL(max)、V IL(max)D.V IH(min)、V OH(min)、V IL(max)、V OL(max)19.对CMOS门电路,以下说法是错误的。

A.输入端悬空会造成逻辑出错B.输入端接510kΩ的大电阻到地相当于接高电平C.输入端接510Ω的小电阻到地相当于接低电平D.噪声容限与电源电压有关20.某集成电路芯片,查手册知其最大输出低电平V OL(max)=0.5V,最大输入低电平,. V IL(max)=0.8V,最小输出高电平V OH(min)=2.7V,最小输入高电平V IH(min)=2.0V,则其低电平噪声容限V NL= 。

A.0.4V B.0.6V C.0.3V C.1.2V21.某集成门电路,其低电平输入电流为1.0mA,高电平输入电流为10μA,最大灌电流为8mA,最大拉电流为400μA,则其扇出系数为N= 。

A .8 B.10 C.40 D.2022.设图T2.22所示电路均为LSTTL门电路,能实现AF=功能的电路是。

G GGV1kA F FF A FAA.B.C.D.图T2.2223.设图T2.23所示电路均为CMOS门电路,实现BAF+=功能的电路是。

ABFABABFAB FA.B.C.D.图T2.2324LSTTL门电路,当EN=0时,F的状态为。

B.B AF=C.ABF=D.B AF=,.FABCF图T2.24 图T2.2525.OD门组成电路如图T2.25所示,其输出函数F为。

A.BCABF+=C.))((CBBAF++=D.BCABF⋅=习题1.写出如图P2.1所示CMOS门电路的逻辑表达式。

V DDYABV DDZC图P2.1 图P2.2解:Y,.B A Y ⋅=(与非门)2.写出如图P2.2所示CMOS 门电路的逻辑表达式。

解:AB D C AB D C Z ++=⋅+=3.双互补对与反相器引出端如图P2.3所示,试将其分别连接成:(1)三个反相器;(2)3输入端与非门;(3)3输入端或非门;(4)实现逻辑函数)(B A C L +=;(5)一个非门控制两个传输门分时传送。

131478215411910V DDV DDV DD V SS V SS V SS图P2.3解:(1)3个反相器1482411910V DDV DD V DD V SS V SS V SS V DD V DDV DD(2)3输入与非门,.DD V YAB C(3)3输入或非门V DD AB CY(4)实现逻辑函数)(B A C Y +=V YA BC V AY连接图 等效图当C =0时,Y =1;当C =1时,B A Y += (5)一个非门控制两个传输门分时传送,.C4.电路如图P2.4所示,G1为74HC 系列CMOS 门电路,其数据手册提供的参数为V OL (max )=0.33V ,V OH (min )=3.84V ,I OL (max )=4mA ,I OH (max )= -4mA 。

三极管T 导通时V BE =0.7V ,饱和时V CES =0.3V ,发光二极管正向导通时压降V D =2.0V 。

(1)当输入A 、B 取何值时,发光二极管D 有可能发光? (2)为使T 管饱和,T 的β值应为多少?A BD图P2.4解:(1)要使发光二极管D 发光,必须使T 管饱和导通,要使T 管饱和导通,必须使G 1输出高电平,即A 和B 至少有一个为低电平。

(2)为使三极管导通时进入饱和状态,三极管β的选择必须满足I B ≥I BS ,式中βββ3.551.03.00.25C CES D CC BS =⨯--=--=R V V V I mA 314.0107.084.3B BE OH B =-=-=R V V I 代入给定数据后,可求得β≥17。

,.5.有一门电路内部电路如图P2.5所示,写出Y 的真值表,画出相应的逻辑符号。

解:真值表逻辑符号ENA Y6.分析如图P2.6所示电路的逻辑功能,画出其逻辑符号。

ENYV ABYV图P2.5图P2.6解:A 、B 为电路输入变量,F 为输出变量,只要列出真值表,就可判断其逻辑功能。

,.7.由三态门构成的总线传输电路如图P2.7所示,图中n 个三态门的输出接到数据传输总线,D 0、D 1、…、D n-1为数据输入端,0CS 、1CS 、…、1 n CS 为片选信号输入端。

试问:(1)片选信号应满足怎样的时序关系,以便数据D 0、D 1、…、D n-1通过总线进行正常传输?(2)如果片选信号出现两个或两个以上有效,可能发生什么情况?(3)如果所有的信号均无效,总线处在什么状态?01n-1n图P2.7解:(1)片选信号任何时刻只能有一个为低电平; (2)总线冲突。

(3)高阻态。

8.分析如图P2.8(a )、(b )所示电路的逻辑功能,写出电路输出函数S 的逻辑表达式。

BBS A S(a ) (b )图P2.8解:(1),.输出S 是A 和B 的异或函数,即B A S ⊕=(2)输出S 是A 和B 的异或函数,即B A S ⊕=9.晶体管电路如图P2.9所示,试判断各晶体管处于什么状态?i Cv I =+6V=50(a )V =5V i Ci B=2030k (b )图P2.9解:(a )根据图中参数 mA mA R V v i B 106.0507.06=-=-=B BE I mA mA R V V i CC BS 24.01503.012=⨯-=-=C CES β,.因为i B <i BS ,故T 1管处于放大状态。

(b )mA mA R V V i B 143.0307.05=-=-=B BE CC mA mA R V V i CC BS 078.03203.05=⨯-=-=C CES β因为i B >i BS ,故T 2管处于饱和状态。

10.已知电路如图P2.10所示,写出F 1、F 2、F 3和F 与输入之间的逻辑表达式。

V CCA DC BF图P2.10解:AB F =1,CD F =2,CD AB F +=3,CD AB F += 11.分析如图P2.11所示电路的逻辑功能,指出是什么门。

FA B,.图P2.11解:A、B加不同电平时,T4~T8的通断情况如表所示。

电路为OC输出的同或门.12.图P2.12(a)所示为LSTTL门电路,其电气特性曲线如图P2.12(b)所示。

请按给定的已知条件写出电压表的读数(填表P2.12)。

假设电压表的内阻≥100kΩ。

vO v I/VvI/V R1(a)(b)图P2.12表P2.12解:,.13.图P3.13中G 1、G 2、G 3 为LSTTL 门电路,G 4、G 5、G 6为CMOS 门电路。

试指出各门的输出状态(高电平、低电平、高阻态?)。

G Y 10.3V G Y 2G V 410k V Y 5V DDG 6Y 6Y 3G 5V图P2.13解:Y 1高电平,Y 2高阻态,Y 3低电平,Y 4高电平,Y 5低电平,Y 6低电平14.如图P2.14所示逻辑电路能否实现所规定的逻辑功能?如能的在括号内写“Y ”,错的写“N ”。

V ACBL 1A B C DL 2图P2.14⎩⎨⎧+====C A L B CL B 1110时,时,( ) L 2=AB +CD ( )解:Y ,N15.如图P2.15所示逻辑电路能否实现所规定的逻辑功能?如能的在括号内写“Y ”,,.错的写“N ”。

A CB L 2V DDAB C L 1图P2.15CD AB L +=1( ) ⎪⎩⎪⎨⎧====CL B ACL B 2210时,时,( )解:Y ,N16.由门电路组成的电路如图P2.16所示。

相关文档
最新文档