数字电子技术基础复习题(概念题)

合集下载

《数字电子技术》复习题(含答案)

《数字电子技术》复习题(含答案)

《数字电子技术》复习题一.单项选择题1.以下逻辑函数等式不成立的是( C )。

A .B A B A A +=+ B. A AB A =+ C. B A B A +=+ D. C A AB C A BC AB +=++2.逻辑电路如下图所示,电路输出端的表达式为( A )。

A .AB Y = B. 0=Y C. 1=Y D. AB Y =3. 能够实现线与功能的门电路是( C )。

A .传输门 B. 三态门 C. OC 门 D. 与非门 4. 下列器件属于组合逻辑电路的是:( D )A :74LS160B :74LS191C :74LS290D :74LS475. 优先编码器74LS148工作时,如果输入是1011101101234567=I I I I I I I I ,则输出012Y Y Y 是( D )。

A :110B :000C :010D :001 6.实现逻辑函数C A C B B A Y ++=的电路:( B )A. 不存在竞争也不存在冒险B. 存在竞争,但不存在冒险C. 存在竞争也存在冒险D. 不存在竞争,存在冒险 7. 只具有“置0”、“置1”功能的触发器是( B ) A :JK B :D C :T D :RS 8.构成十三进制计数器至少需要( C )个触发器。

A :2 B :3 C :4 D :59.集成双向移位寄存器74LS194当( C )实现左移功能。

A :0001=S SB :0101=S SC :1001=S SD :1101=S S10.使逻辑函数Y A BC =+为1的变量取值是( B )。

A. 010 B.011 C.101 D.110 11.输出有高阻状态的是( B )A.与非门B.三态门C.计数器D.555定时器 12.在下列电路中,不属于组合逻辑电路的是( B )。

A .编码器B .JK 触发器C .译码器D .数据选择器 13.下面逻辑等式中,正确的是( C )。

(完整版)数字电路基础考试题(附参考答案)

(完整版)数字电路基础考试题(附参考答案)

数字电子技术-考试复习题一、单项选择题1.(195)H 表示( D )。

(a) 二进制数 (b) 十进制数 (c)八进制数 (d) 十六进制数2.在TTL 门电路中,能实现“线与”的门电路是( B ) (a) 与非门 (b) 集电极开路门 (c) 或非门 (d) 或非门3.用不同数制的数字来表示2007,位数最少的是 。

(a) 十六进制数 (b) 十进制数 (c) 八进制数 (d) 二进制数 4.十进制数36转换为十六进制数,结果为 。

(a )26 (b )24 (c )22 (d )20 5.8421BCD 码10000111表示的十进制数是 。

(a ) 131 (b ) 103 (c ) 87 (d ) 13 6.A/D 转换输出的二进制代码位数越多,其转换精度( ) (a) 越高 (b) 越低 (c) 不变 (d) 无法确定 7.下列逻辑表示式正确的是( ) (a) 1=++B A B A (b)B A B A A +=+(c)B A B A B A AB +=+ (d) B A AB +=8. 下列电路中,属于时序逻辑电路的是( ). (a) 数据选择器 (b) 编码器 (c) 计数器 (d) 译码器 9. 由8位寄存器组成的扭环移位寄存器可以构成 进制计数器。

(a) 4 (b) 8 (c) 16 (d) 无法确定10. 555集成定时器构成的单稳态触发器,其暂态时间t W ≈________。

(a) 0.7RC (b) RC (c) 1.1RC (d) 1.4RC11.十进制数24转换为二进制数,结果为 。

(a )10100 (b )10010 (c )01100 (d )1100012. (a) 13. (c) 14. (c) 15. (d) 12.=O )275(( )D , 。

(a )275 (b) 629 (c) 2750 (d) 220013.三态门的第三态是 。

(a )低电平 (b )高电平(c ) 高阻 (d ) 任意电平 14.具有8个触发器的二进制异步计数器最多可能有 种状态。

数字电子技术基础试题及答案

数字电子技术基础试题及答案

数字电子技术基础试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑门是()。

A. 与门B. 或门C. 非门D. 异或门答案:C2. 下列哪个不是TTL逻辑门的类型?()A. 与非门B. 或非门C. 同或门D. 非门答案:C3. 一个D触发器的初始状态为1,当输入D=0时,时钟脉冲上升沿到达后,输出Q的状态为()。

A. 0B. 1C. 不确定D. 无变化答案:A4. 以下哪个逻辑表达式是正确的?()A. A+A=AB. A·A=AC. A+A=0D. A·A=0答案:B5. 一个4位二进制计数器,从0000开始计数,当计数到1111时,下一个状态是()。

A. 0000B. 1000C. 10000D. 0111答案:A6. 在数字电路中,若要实现一个逻辑函数,下列哪种方法最为经济?()A. 使用与非门B. 使用或非门C. 使用与门D. 使用或门答案:A7. 一个三态输出门,当控制端为高电平时,输出状态为()。

A. 高阻态B. 低电平C. 高电平D. 低阻态答案:C8. 以下哪个是BCD码的特点?()A. 每个十进制数字对应一个唯一的二进制代码B. 每个二进制数字对应一个唯一的十进制数字C. 每个二进制数字对应一个唯一的十六进制数字D. 每个十进制数字对应多个二进制代码答案:A9. 在数字电路中,一个反相器的逻辑功能是()。

A. 与B. 或C. 非D. 异或答案:C10. 一个JK触发器在时钟脉冲上升沿到达时,如果J=1,K=0,则触发器的状态()。

A. 保持不变B. 翻转C. 置0D. 置1答案:D二、填空题(每题2分,共20分)1. 一个2输入的与门,当两个输入都为1时,输出为______。

答案:12. 在数字电路中,一个D触发器的D端输入为0,时钟脉冲上升沿到达后,输出Q的状态为______。

答案:03. 一个4位二进制计数器,如果初始状态为0101,下一个状态为______。

数字电子技术复习题及参考答案

数字电子技术复习题及参考答案

数字电子技术复习题及参考答案一、单选题1、以下式子中不正确的是()A.1AAB.AAAC.ABABD.1A12、在数字电路中,稳态时三极管一般工作在()状态。

在图示电路中,若ui0,则三极管T(),此时uo=()A.放大,截止,5VB.开关,截止,3.7VC.开关,饱和,0.3VD.开关,截止,5V3、N个变量可以构成()个最小项。

A.NB.2NC、2ND、2N-14、图中电路为TTL门电路,为了使输出等于,选择正确答案()。

A.正确,错误,错误B.正确,错误,正确C.正确,正确,正确D.正确,正确,错误5、TTL门电路输入端悬空时,应视为();(高电平,低电平,不定)。

此时如用万用表测量其电压,读数约为()(3.5V,0V,1.4V)。

A.不定B.高电平,3.5VC.低电平,0VD.高电平,1.4V6、一个64选1的数据选择器有()个选择控制信号输入端。

A.6B.16C.32D.647、设计计数器时应选用()。

A.锁存器B.边沿触发器C.同步触发器D.施密特触发器8、欲将频率为f的正弦波转换成为同频率的矩形脉冲,应选用()。

A.多谐振荡器B.施密特触发器C.单稳态触发器D.T'触发器9、一片64k某8存储容量的只读存储器(ROM),有()。

A.64条地址线和8条数据线B.64条地址线和16条数据线C.16条地址线和8条数据线D.16条地址线和16条数据线10、ROM必须在工作()存入数据,断电()数据;RAM可以在工作中()读写数据,断电()数据。

A.中,不丢失;随时,将丢失B.前,不丢失;随时,将丢失C.前,不丢失;随时,不丢失D.前,丢失;随时,将丢失11、若逻辑表达式FAB,则下列表达式中与F相同的是()A.FABB.FABC.FABD.不确定12、下列电路中,不属于组合电路的是:()A.数字比较器;B.寄存器;C.译码器;D.全加器;13、不能用来描述组合逻辑电路的是:()A.真值表;B.卡诺图;C.逻辑图:D.驱动方程;14、利用中规模集成计数器构成任意进制计数器的方法有()A.复位法B.预置数法C.级联复位法D.以上都不是15、施密特“非”门和普通“非”门电路的阈值电压分别是()个。

数字电子技术基础考试试题

数字电子技术基础考试试题

数字电子技术基础考试试题数字电子技术基础考试试题数字电子技术是现代电子领域的重要组成部分,它涉及到数字信号的处理、数字电路的设计以及数字系统的实现等方面。

为了评估学生对数字电子技术的掌握程度,考试是必不可少的环节。

以下是一些典型的数字电子技术基础考试试题,希望能够帮助大家更好地理解和应用数字电子技术。

一、选择题1. 在数字电子技术中,以下哪个是二进制数系统的基本数?A. 0B. 1C. 2D. 102. 以下哪个是数字电路中常用的逻辑门?A. 与门B. 或门C. 非门D. 所有选项都是3. 在数字电路中,以下哪个是常用的存储元件?A. 寄存器B. 计数器C. 触发器D. 所有选项都是4. 在数字电子技术中,以下哪个是常用的编码方式?A. 二进制编码B. 格雷码C. BCD码D. 所有选项都是5. 在数字电子技术中,以下哪个是常用的解码方式?A. 二进制解码B. 译码器C. BCD解码D. 所有选项都是二、填空题1. 用二进制表示十进制数10的值是________。

2. 在数字电路中,与门的输出为1的条件是________。

3. 在数字电路中,或门的输出为0的条件是________。

4. 在数字电路中,非门也被称为________。

5. 在数字电路中,触发器的输出状态可以通过________来改变。

三、计算题1. 设计一个2位二进制加法器电路,输入A为10,B为11,输出为和S和进位C。

2. 设计一个3位二进制计数器电路,从000开始计数,每秒加1,输出为当前计数值。

四、应用题1. 请说明数字电子技术在计算机中的应用,并举例说明。

2. 请说明数字电子技术在通信领域中的应用,并举例说明。

通过以上的试题,我们可以看到数字电子技术的基础知识和应用能力都得到了考察。

对于学生来说,要想在数字电子技术的考试中取得好成绩,需要掌握二进制数系统、逻辑门、存储元件、编码解码方式等基本概念,并且能够灵活运用这些知识进行设计和计算。

数字电子技术基础复习题概念题

数字电子技术基础复习题概念题

1.处理的电子电路是数字电路。

(a)交流电压信号(b)时间和幅值上离散的信号(c)时间和幅值上连续变化的信号(d)无法确定2.用不同数制的数字来表示2004,位数最少的是。

(a)二进制(b)八进制(c)十进制(d)十六进制3.最常用的BCD码是。

(a)5421码(b)8421码(c)余3码(d)循环码4.格雷码的优点是。

(a)代码短(b)记忆方便(c)两组相邻代码之间只有一位不同(d)同时具备以上三者5.两个开关控制一盏灯,只有两个开关都闭合时灯才不亮,则该电路的逻辑关系是。

(a)与非(b)或非(c)同或(d)异或6.已知F=ABC+CD,选出下列可以肯定使F=0的取值(a)ABC=011 (b)BC=11 (c)CD=10 (d)BCD=1117.2004个1连续异或的结果是。

(a)0 (b)1 (c)不唯一(d)逻辑概念错误1.5的5421BCD码是。

2.逻辑表达式中,异或的符号是,同或的符号是。

3.逻辑函数常用的表示方法有、、和。

4.用代数法化简逻辑函数需要一定的和,不容易确定化简结果是否是。

5.用卡诺图化简逻辑函数,化简结果一般是最简式。

1.实体(ENTITY)描述一个设计单元的的信息。

(a)行为、元件及连接关系(b)元件、子程序、公用数据类型(c)名称和端口的引脚等(d)可编译的设计单元2.结构体(ARCHITECTURE)用于描述设计单元的。

(a)行为、元件及连接关系(b)元件、子程序、公用数据类型(c)名称和端口的引脚等(d)可编译的设计单元3.在VHDL语言中,ARCHITECTURE中的语句都是执行的语句。

(a)顺序(b)并行(c)即可顺序也可并行(d)无法确定4.在VHDL程序设计中,下面4个部分,不是可编译的源设计单元。

(a)ARCHITECTURE (b)ENTITY (c)PROCESS (d)PACKAGE5.在VHDL程序中,以下4个部分,可以有顺序执行语句。

(a)结构体(ARCHITECTURE)(b)进程(PROCESS)中的关键词BEGIN前(c)进程(PROCESS)中的关键词BEGIN后(d)程序包(PACKAGE)6.结构体中的变量应在VHDL程序中部分给予说明。

数字电子技术基础复习资料

数字电子技术基础复习资料

数字电⼦技术基础复习资料数字电⼦技术基础⼀、单项选择题1、下列⼏种A/D 转换器中,转换速度最快的是A 、并⾏A/D 转换器B 、计数型A/D 转换器C 、逐次渐进型A/D 转换器 D 、双积分A/D 转换器2、 L=AB+C 的对偶式为:A 、 A+BCB 、( A+B )C C 、 A+B+CD 、 ABC 3、为了将三⾓波换为同频率的矩形波,应选⽤A 、施密特触发器B 、单稳态触发器C 、多谐振器D 、计数器4、⼗⼆进制加法计数器需要多少个触发器构成。

A 、8B 、16C 、4D 、35、全加器与半加器的区别为A 、不包含异或运算B 、加数中包含来⾃低位的进位C 、⽆进位D 、有进位6、电源电压为+12V 的555定时器、组成施密特触发器,控制端开路,则该触发器的回差电压△VT 为A 、4VB 、6VC 、8VD 、12V7、将代码(10000011)8421转换为⼆进制数C 、(10000011)2D 、(000100110001)28、异或门电路的表达式为A 、B A ⊕ B 、B A AB +C 、B A B A +D 、B A B A + 9、逻辑函数F=AB+BC 的最⼩项表达式为 A 、F=m2+m3+m6 B 、F=m2+m3+m7C 、F=m3+m6+m7D 、F=m3+m4+m710、下列描述不正确的是A 、时序逻辑电路某⼀时刻的电路状态取决于电路进⼊该时刻前所处的状态。

B 、寄存器只能存储⼩量数据,存储器可存储⼤量数据。

C 、主从JK 触发器主触发器具有⼀次翻转性D 、上⾯描述⾄少有⼀个不正确11、⼀个数据选择器的地址输⼊端有3个时,数据信号输出最多可以有⼏个。

A 、4B 、6C 、8D 、1612、⼆进制数(11111011)2转换成⼗六进制数A、FB B、FC C、251 D、37313、以下式⼦中不正确的是 A 、1?A =A B 、A +A=A C 、B A BA +=+ D 、1+A =114、在四变量卡诺图中,逻辑上不相邻的⼀组最⼩项为:A 、m 1 与m 3B 、m 4 与m 6C 、m 5 与m 13D 、m 2 与m 815、有⼋个触发器的⼆进制计数器,它们的计数状态最多有⼏种。

《数字电子技术》复习题

《数字电子技术》复习题

《数字电子技术》复习题(一)一、填空题1.数制转换:( 143 )10= ( )2 = ( )8。

2.按逻辑功能的不同特点,数字电路可分为 和 两大类。

3.8线-3线编码器是由 位二进制数表示 个信号的编码电路。

4.同步D 触发器的特性方程为 。

5.时序逻辑电路的逻辑功能可以用 、 和 等方程式表示。

二、单项选择题1.(33)10转化为二进制是( )2。

(A) 100001 ; (B ) 10001 ; (C ) 100010 ; (D) 1000001 2.下列各式中,为四变量A 、B 、C 、D 最小项的是: .(A ) ABCD ; (B ) AB (C+D) ; (C) A +B+C+D ; (D) A+B+C+D 3.8421 BCD 码译码器的数据输入线与译码输出线的组合是 。

(A ) 4﹕6 ; (B) 1﹕10 ; (C) 4﹕10 ; (D ) 2﹕4 4.四个逻辑变量的取值组合共有 。

(A ) 8 ; (B) 16 ; (C ) 4 ; (D) 155.已知逻辑函数B A B A Y +=,函数值为1的A ,B 取值组合是: 。

(A ) 00,11 ; (B) 01,00 ; (C) 01,10 ; (D) 01,11 6.组合逻辑电路通常由 组合而成.(A) 门电路 ; (B ) 触发器 ; (C ) 计数器 ; (D ) 存储电路 7.若在编码器中有50个编码对象,则其输出二进制代码位数应为 位. (A ) 5 ; (B ) 6 ; (C ) 10 ; (D ) 508.8线—3线优先编码器的输入为70I I -,当优先级别最高的7I 有效时,其输出012Y Y Y 的值是 。

(A) 111 ; (B ) 010 ; (C ) 000 ; (D) 101 9.十六路数据选择器的地址输入(选择控制)端有 个. (A) 16 ; (B ) 2 ; (C ) 4 ; (D) 8 10.JK 触发器在CP 作用下,若状态必须发生翻转,则应使 。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

1.处理的电子电路是数字电路。

(a)交流电压信号(b)时间和幅值上离散的信号(c)时间和幅值上连续变化的信号(d)无法确定2.用不同数制的数字来表示2004,位数最少的是。

(a)二进制(b)八进制(c)十进制(d)十六进制3.最常用的BCD码是。

(a)5421码(b)8421码(c)余3码(d)循环码4.格雷码的优点是。

(a)代码短(b)记忆方便(c)两组相邻代码之间只有一位不同(d)同时具备以上三者5.两个开关控制一盏灯,只有两个开关都闭合时灯才不亮,则该电路的逻辑关系是。

(a)与非(b)或非(c)同或(d)异或6.已知F=ABC+CD,选出下列可以肯定使F=0的取值(a)ABC=011 (b)BC=11 (c)CD=10 (d)BCD=1117.2004个1连续异或的结果是。

(a)0 (b)1 (c)不唯一(d)逻辑概念错误1.5的5421BCD码是。

2.逻辑表达式中,异或的符号是,同或的符号是。

3.逻辑函数常用的表示方法有、、和。

4.用代数法化简逻辑函数需要一定的和,不容易确定化简结果是否是。

5.用卡诺图化简逻辑函数,化简结果一般是最简式。

1.实体(ENTITY)描述一个设计单元的的信息。

(a)行为、元件及连接关系(b)元件、子程序、公用数据类型(c)名称和端口的引脚等(d)可编译的设计单元2.结构体(ARCHITECTURE)用于描述设计单元的。

(a)行为、元件及连接关系(b)元件、子程序、公用数据类型(c)名称和端口的引脚等(d)可编译的设计单元3.在VHDL语言中,ARCHITECTURE中的语句都是执行的语句。

(a)顺序(b)并行(c)即可顺序也可并行(d)无法确定4.在VHDL程序设计中,下面4个部分,不是可编译的源设计单元。

(a)ARCHITECTURE (b)ENTITY (c)PROCESS (d)PACKAGE5.在VHDL程序中,以下4个部分,可以有顺序执行语句。

(a)结构体(ARCHITECTURE)(b)进程(PROCESS)中的关键词BEGIN前(c)进程(PROCESS)中的关键词BEGIN后(d)程序包(PACKAGE)6.结构体中的变量应在VHDL程序中部分给予说明。

(a)结构体对应的实体的端口表中(b)结构体中关键词BEGIN前(c)结构体中关键词BEGIN后(d)程序包(PACKAGE)7.VHDL中的各种逻辑运算中,运算符的优先级别最高。

(a)AND (b)OR (c)XOR (d)NOT8.在VHDL语言中,不同类型的数据是的。

(a)可以进行运算和直接代入(b)不能进行运算和直接代入(c)不能进行运算但可以直接代入(d)可以进行运算但不能直接代入9.在VHDL语言中,信号赋值语句使用的代入符是。

(a)= (b):= (c)<= (d)==10.在VHDL语言中,变量的赋值符是。

(a)= (b):= (c)<= (d)==1.两种复合数据类型是和。

2.进程启动、触发的条件是发生变化。

3.进程的语句是执行的。

4.要使用VHDL的程序包时,要用语句说明。

5.能与逻辑电路图中的器件一一对应的VHDL描述方式是。

1.简述VHDL语言的主要优点。

答:VHDL语言的主要优点是:(1)覆盖面广,描述能力强,是一个多层次的硬件描述语言;(2)可读性好,既能够被计算机接受,也容易被人理解;(3)生命期长,它的硬件描述与工艺技术无关,不会因工艺变化而过时;(4)支持大规模设计的分解和已有设计再利用,有利于由多人或多项目组来共同完成一个大规模设计;(5)已成为IEEE承认的一个工业标准,成为一种通用的硬件描述语言。

2.判断如下VHDL的操作是否正确,如不正确,请改正。

字符a和b的数据类型是BIT,c 是INTEGER,执行c<=a+b。

答:操作不正确,应把a和b的数据类型改为INTEGER。

3.一个VHDL模块是否必须有一个实体和一个结构体?是否可以有多个实体和结构体?简述它们的作用。

答:一个VHDL模块必须有一个实体,可以有一个或多个结构体。

实体描述一个设计单元的外部接口以及连接信号的类型和方向;结构体描述设计单元内部的行为,元件及连接关系,结构体定义出了实体的功能。

一.选择填空题1.标准TTL门开门电平U on之值为。

(a)0.3V (b)0.7V (c)1.4V (d)2V2.TTL与非门输出高电平的参数规范值是。

(a)U oh≥1.4V (b)U oh≥2.4V (c)U oh≥3.3V (d)U oh=3.6V3.TTL与非门输出低电平的参数规范值是。

(a)U ol≤0.3V(b)U ol≥0.3V (c)U ol≤0.4V (d)U ol=0.8V4.TTL与非门阈值电压U T的典型值是。

(a)0.4V (b)1.4V (c)2V (d)2.4V5.TTL与非门输入短路电流I IS的参数规范值是。

(a)20μA (b)40μA (c)1.6mA (d)16mA6.TTL与非门高电平输入电流I IH的参数规范值是。

(a)20μA (b)40μA (c)1.6mA (d)16mA7.TTL与非门低电平输出电流I OL的参数规范值是。

(a)20μA (b)40μA (c)1.6mA (d)16mA8.TTL与非门高电平输出电流I OH的参数规范值是。

(a)200μA (b)400μA (c)800μA (d)1000μA9.某集成电路封装内集成有4个与非门,它们输出全为高电平时,测得5V电源端的电流为8mA,输出全为0时,测得5V电源端的电流为16mA,该TTL与非门的功耗为mW。

(a)30 (b)20 (c)15 (d)1010.TTL电路中,能实现“线与”逻辑。

(a)异或门(b)OC门(c)TS门(d)与或非门二、填空题(请在空格中填上合适的词语,将题中的论述补充完整)1.二极管最重要的特性是。

2.逻辑电路中,电平接近于零时称为,电平接近V cc时称为。

3.数字电路中,三极管工作于状态。

4.三极管进入饱和后,若继续增加I B,集电极电流I C。

5.在三极管c、b极间并接,可提高三极管开关速度。

试分析TTL非门输入端接法如下时,相当于接什么电平?(1)(a)接地;(b)接低于0.8V的电压;(c)接另一TTL电路的输出低平(0.3V)。

(2)(a)悬空;(b)接高于2V的电压;(c)接另一TTL电路的输出高电平(3.6V)。

解:((1)(a)、(b)、(c)中的输入均小于TTL门的关门电平U off(UI ILmax=0.8V),因此,相当于接低电平。

(2)(a)输入端悬空,相当于入端对地接无穷大电阻,它远大于开门电阻R ON,TTL门输入悬空,相当于接高电平;(b)、(c)中的输入电压大于或等于TTL门的开门电平U on (U IHmin=2V),因此,相当于接高电平。

设计一个发光二极管(LED)驱动电路,设LED的参数为U F=2.2V,I D=10mA;若V cc=5V,且当LED发亮时,电路的输出为低电平,选择集成门电路的型号,并画出电路图。

解:根据题意,可画电路图(1)决定限流电阻R之值(取U OL=0.4V)R=D OLF CCI UUV--=104.02.25--×103Ω=240Ω(2)选用门电路的型号:由于电路输出为低电平时LED发光,要求所选门电路的I OLmax≥I D=10mA,可选74系列TTL门7404非门。

一.选择填空题1.10-4线优先编码器允许同时输入路编码信号。

(a)1 (b)9 (c)10 (d)多2.74LS138有个译码输入端和个译码输出端。

(a)1 (b)3 (c)8 (d)无法确定3.利用2个74LS138和1个非门,可以扩展得到1个线译码器。

(a)2-4 (b)3-8 (c)4-16 (d)无法确定4.用原码输出的译码器实现多输出逻辑函数,需要增加若干个。

(a)非门(b)与非门(c)或门(d)或非门5.七段译码器74LS138的输入是4位,输出是。

(a)二进制码(b)七段码(c)七段反码(d)BCD码6.多路数据选择器MUX的输入信号可以是。

(a)数字信号(b)模拟信号(c)数模混合信号(d)数字和模拟信号7.与4位串行进位加法器比较,使用超前进位全加器的目的是。

(a)完成自动加法进位(b)完成4位加法(c)提高运算速度(d)完成4位串行加法8.功能块电路内部一般是由组成。

(a)单片MSI (b)多片MSI (c)各种门电路(d)无法确定9.某逻辑电路由一个功能块电路组成,整体电路的逻辑功能与这个功能块原来的逻辑功能。

(a)一定相同(b)一定不同(c)不一定相同(d)无法确定二、填空题(请在空格中填上合适的词语,将题中的论述补充完整)1.所谓组合逻辑电路是指:在任何时刻,逻辑电路的输出状态只取决于电路各的组合,而与电路无关。

2.在分析门级组合电路时,一般需要先从写出逻辑函数式。

3.在设计门级组合电路时,一般需要根据设计要求列出,再写出逻辑函数式。

4.要扩展得到1个6-64线译码器,需要个74LS138。

5.基本译码电路除了完成译码功能外,还能实现和功能。

试用译码器设计1位二进制数全减运算电路。

解:本题的目的是练习用译码器实现多输出逻辑电路。

(1)规定逻辑变量设输入逻辑变量A i为被减数、B i为减数、C i-1为低位的借位,输出逻辑函数S i为差、C i为本级的借位输出信号。

根据设计要求写出逻辑真值表。

(2)设计电路由于本设计有Ai、B i和C i-1共3个输入量,故选用3-8线译码器实现电器最为简便。

首先将输出逻辑表达式写为最小项和的形式S i=∑m(1,2,4,7)C i=∑m(1,2,3,7)选用3-8线译码器74LS138和双4输入与非门74LS20实现的逻辑电路设计见图,将Ai、B i、C i-1接译码器的输入A2A1A0,74LS138的输出为低电平有效,故在输出端接与非门。

试设计一个码制转换电路。

K为控制信号,K=0时,输入DCBA为8421码,输出L3L2L1L0为循环码。

K=1时,输入为循环码,输出S3S2S1S0为8421码。

解:(1)规定逻辑变量和列代码转换表当控制量K=0时,输入DCBA为8421码,输出L3L2L1L0为循环码;当控制量K=1时,输入DCBA为循环码,输出S3S2S1S0为8421码。

列出代码转换表。

(2)电路设计分析上述逻辑关系,电路可用2个功能电路实现。

其一为最小项产生电路,用4-16线译码器74154实现较为方便;另一为控制、输出电路,在控制信号K作用下,输出不同的码制,选用SSI器件实现。

将输入输出逻辑式用译码器的逻辑函数形式写出。

表和公式略简述用译码器或多路选择器实现组合逻辑电路的不同之处。

答:不同器件都各具特点,如译码电路除具有译码功能外,还可实现多输出逻辑函数的电路功能以及作为多路分配电路使用;多路选择器可实现单输出逻辑函数功能电路,还可将并行数据转换为串行输出。

相关文档
最新文档