电子技术基础(数字部分)总复习
数字电子技术基础复习资料

数字电⼦技术基础复习资料数字电⼦技术基础⼀、单项选择题1、下列⼏种A/D 转换器中,转换速度最快的是A 、并⾏A/D 转换器B 、计数型A/D 转换器C 、逐次渐进型A/D 转换器 D 、双积分A/D 转换器2、 L=AB+C 的对偶式为:A 、 A+BCB 、( A+B )C C 、 A+B+CD 、 ABC 3、为了将三⾓波换为同频率的矩形波,应选⽤A 、施密特触发器B 、单稳态触发器C 、多谐振器D 、计数器4、⼗⼆进制加法计数器需要多少个触发器构成。
A 、8B 、16C 、4D 、35、全加器与半加器的区别为A 、不包含异或运算B 、加数中包含来⾃低位的进位C 、⽆进位D 、有进位6、电源电压为+12V 的555定时器、组成施密特触发器,控制端开路,则该触发器的回差电压△VT 为A 、4VB 、6VC 、8VD 、12V7、将代码(10000011)8421转换为⼆进制数C 、(10000011)2D 、(000100110001)28、异或门电路的表达式为A 、B A ⊕ B 、B A AB +C 、B A B A +D 、B A B A + 9、逻辑函数F=AB+BC 的最⼩项表达式为 A 、F=m2+m3+m6 B 、F=m2+m3+m7C 、F=m3+m6+m7D 、F=m3+m4+m710、下列描述不正确的是A 、时序逻辑电路某⼀时刻的电路状态取决于电路进⼊该时刻前所处的状态。
B 、寄存器只能存储⼩量数据,存储器可存储⼤量数据。
C 、主从JK 触发器主触发器具有⼀次翻转性D 、上⾯描述⾄少有⼀个不正确11、⼀个数据选择器的地址输⼊端有3个时,数据信号输出最多可以有⼏个。
A 、4B 、6C 、8D 、1612、⼆进制数(11111011)2转换成⼗六进制数A、FB B、FC C、251 D、37313、以下式⼦中不正确的是 A 、1?A =A B 、A +A=A C 、B A BA +=+ D 、1+A =114、在四变量卡诺图中,逻辑上不相邻的⼀组最⼩项为:A 、m 1 与m 3B 、m 4 与m 6C 、m 5 与m 13D 、m 2 与m 815、有⼋个触发器的⼆进制计数器,它们的计数状态最多有⼏种。
《数字电子技术基础》复习题

答:7
9.8421BCD码又称码,是一组代码表示一位十进制数字。
答:二——十进制;四位二进制
逻辑代数基础
1.逻辑代数又称为代数。最基本的逻辑关系有、
三种。
答:布尔、与逻辑、或逻辑、非逻辑
2.将2004个“1”异或起来得到的结果是。
答:3 1
8.若要构成十进制计数器,至少用个触发器,它有个无效状态。
答:46
9.串行传输的数据转换为并行传输数据时,可采用????????寄存器。
答:移位
10.组成计数器的各个触发器的状态,能在时钟信号到达时同时翻转,它属
于计数器。
答:同步
11.组成计数器的各个触发器的状态,在时钟信号到达时不能同时翻转,它属于计数器。
答:4
8.由D触发器转换成T触发器,其转换逻辑为D=__________。
答:T⊕Q
9.TTL集成JK触发器正常工作时,其 和 端应接()电平。
答:高
时序逻辑电路
1.所谓时序逻辑电路是指电路的输出不仅与当时的有关,而且与电路的有关。答:输入,历史状态
2.含有触发器的数字电路属于???????????? ?逻辑电路。
答:寄存
9.已知某函数 ,该函数的反函数 =()。
答:
10.下图所示电路中,Y1= ();Y2=();Y3=()。
组合逻辑电路
1.数字电路按逻辑功能的不同特点可分为两大类,即:????逻辑电路和逻辑电路。
答:组合、时序
2.从一组输入数据中选出一个作为数据传输的常用组合逻辑电路叫做
。
答:数据选择器
3.用于比较两个数字大小的逻辑电路叫做。
电子技术基础(数字部分)

= 0V
C
电容充电
vC vO
vI
当 v I =V 时, TH
vI
v O1
迅速使G1导通、 G2截止
vO1 =0 vO2=1 电路进入第二暂态
G1 TP D1 vI D2 TN R vO1 D3 充电 vO2 D4 TN TP G2 VDD
v O 1=0
vI
VDD VTH 0
Байду номын сангаас
v O =1
t
vO
C
VDD 0
Q L L L L
Q
H H H H
不可触发,保持稳态不变
B为高电平,且A1、A2中有一个 或两个为下降沿, 剩下的为高 电平时电路被触发 A1、A2中有一个或两个为低电平,
L
L
在B端输入上升沿时电路被触发
输入控制电路中锁存器的作用?
A1和A2是两个下降沿有效的触发信号输入端,B是上升沿有效的触发信号输入端。
G1 vI G2 vO1 R
G1 G2 TP D3 v O1 D2 TN TN vO +VDD
1
1
C
vO
D1
TP
vI
R
D4
组成的多谐振荡器
VC C
2. 工作原理
(1)第一暂稳态(初态)电容充电,电路自动翻转到第二暂稳态 电路初态:v =1 v O =0 (是偶然的) v 假定 VTH VDD / 2
CMOS或非门构成的微分型 单稳态触发器
稳态为0
vO1 vO 1 D vI2 vC R VDD C G2
vO 1 D vI2 R
G1 1 vI Cd vd Rd
G1 & vI Cd vd Rd
现代电子技术基础(数字部分)知识点

一、数电知识要点第一章 数制与编码1、码制:各种码制之间的转换(整数,小数)2、带符号数的原码、反码和反码3、二进制编码:自然二进制码、格雷码4、BCD 码:8421BCD 码、余三码等第二章 逻辑函数及其化简1、逻辑代数的基本运算及复合运算:与、或、非、与非、或非、异或、同或与运算: 全1得1,有0得0;或运算:有1得1,全0得0; 非运算:10 01==异或:相同得0,相异得1同或:相同得1,相异得02、逻辑运算基本公式及常用规则:1) 十个基本公式2) 逻辑运算常用规则:代入规则;反演规则;对偶规则3、逻辑函数表示方法1)真值表2)逻辑函数表达式:与或表达式;或与表达式;与非-与非表达式;或非-或非表达式;最小项表达式;最大项表达式(概念、性质、两者之间的关系)3)逻辑电路图(与电路分析设计结合):由逻辑表达式到电路图;由电路图写逻辑表达式;4)卡诺图(化简:最多四变量)求逻辑函数的最简与或表达式和或与表达式第三章组合逻辑电路1、集成电路主要电气指标:输入/输出电压;输入/输出电流;噪声容限;扇出系数;输出结构:推拉式输出;开路输出;三态输出2、常用组合逻辑模块3-8译码器、数据选择器、加法器、数值比较器3、组合逻辑电路分析分析步骤:1)由给定的逻辑图逐级写出逻辑函数表达式;2)由逻辑表达式列出真值表;3)分析、归纳电路的逻辑功能。
4、组合电路的设计设计步骤:列真值表—写出适当的逻辑表达式—画电路图。
其中第二步写逻辑表达式时根据设计要求有所不同:1)用门电路设计:与或电路/与非-与非电路:卡诺图化简求最简与或表达式或与电路/或非-或非电路:卡诺图化简求最简或与表达式2)用3-8译码器+与非门设计:写最小项表达式3)用3-8译码器+与门设计:写最大项表达式4)用数据选择器设计:通过卡诺图降维得出数据选择器的各位地址信号Ai和各路数据Di的表达式5、逻辑险象的判别和消除第四章时序电路分析1、各类触发器的特性方程、约束方程、状态表、状态图(RS,JK,D)2、集成计数器74163工作原理、功能及应用(如何构成任意模的计数器、序列信号发生器)3、时序电路的分析1)由触发器构成的米里型/莫尔型同步时序电路的分析步骤:分析电路类型—写激励方程和输出方程—求次态方程—状态表、状态图—功能。
数字电子技术复习题及参考答案

数字电子技术复习题及参考答案一、单选题1、以下式子中不正确的是()A.1AAB.AAAC.ABABD.1A12、在数字电路中,稳态时三极管一般工作在()状态。
在图示电路中,若ui0,则三极管T(),此时uo=()A.放大,截止,5VB.开关,截止,3.7VC.开关,饱和,0.3VD.开关,截止,5V3、N个变量可以构成()个最小项。
A.NB.2NC、2ND、2N-14、图中电路为TTL门电路,为了使输出等于,选择正确答案()。
A.正确,错误,错误B.正确,错误,正确C.正确,正确,正确D.正确,正确,错误5、TTL门电路输入端悬空时,应视为();(高电平,低电平,不定)。
此时如用万用表测量其电压,读数约为()(3.5V,0V,1.4V)。
A.不定B.高电平,3.5VC.低电平,0VD.高电平,1.4V6、一个64选1的数据选择器有()个选择控制信号输入端。
A.6B.16C.32D.647、设计计数器时应选用()。
A.锁存器B.边沿触发器C.同步触发器D.施密特触发器8、欲将频率为f的正弦波转换成为同频率的矩形脉冲,应选用()。
A.多谐振荡器B.施密特触发器C.单稳态触发器D.T'触发器9、一片64k某8存储容量的只读存储器(ROM),有()。
A.64条地址线和8条数据线B.64条地址线和16条数据线C.16条地址线和8条数据线D.16条地址线和16条数据线10、ROM必须在工作()存入数据,断电()数据;RAM可以在工作中()读写数据,断电()数据。
A.中,不丢失;随时,将丢失B.前,不丢失;随时,将丢失C.前,不丢失;随时,不丢失D.前,丢失;随时,将丢失11、若逻辑表达式FAB,则下列表达式中与F相同的是()A.FABB.FABC.FABD.不确定12、下列电路中,不属于组合电路的是:()A.数字比较器;B.寄存器;C.译码器;D.全加器;13、不能用来描述组合逻辑电路的是:()A.真值表;B.卡诺图;C.逻辑图:D.驱动方程;14、利用中规模集成计数器构成任意进制计数器的方法有()A.复位法B.预置数法C.级联复位法D.以上都不是15、施密特“非”门和普通“非”门电路的阈值电压分别是()个。
数字电子技术基础期末复习试题

数字电子技术基础期末复习试题一、填空题:1、(48)10=()16=()2。
2、对于ttl与非门的闲置输入端可接,ttl或非门不使用的闲置输入端应接。
3、格雷码的特点是任意两组相邻代码之间有位不同。
4、在以下jk触发器、rs触发器、d触发器和t触发器四种触发器中,同时具备维持、复置1、复置0和滑动功能的触发器就是。
5、oc门可以实现功能,cmos门电路中的门也可以实现该功能。
6、一只四输入端与非门,使其输出为0的输入变量取值组合有种。
7、常见的组合逻辑电路有编码器、和。
8、逻辑函数f?ab?ac?bd的反函数为,对偶函数为。
9、一个同步时序逻辑电路可以用、、三组函数表达式叙述。
10、加法器的位次方式存有和两种。
11、16挑选1的数据选择器有个地址输出端的。
12、存储器的种类包括和。
13、在时钟脉冲cp促进作用下,具备和功能的触发器称作t触发器,其特性方程为。
14、三态门输入的三种状态分别为:、和。
15、用4个触发器可以存储位二进制数。
16、逻辑电路中,高电平用1表示,低电平用0表示,则成为逻辑。
17、把jk触发器改成t触发器的方法是。
18、女团逻辑电路就是指电路的输入仅由当前的同意。
19、5个地址输出端的译码器,其译码输入信号最多理应个。
20、输入信号的同时跳变引起输出端产生尖峰脉冲的现象叫做。
21、一个rom存有10根地址线,8根数据输入线,rom共计个存储单元。
22、n个触发器共同组成的计数器最多可以共同组成十进制的计数器。
23、基本rs触发器的约束条件就是。
24、逻辑代数中3种基本运算就是、和。
25、逻辑代数中三个基本运算规则、和。
26、如果对键盘上108个符号展开二进制编码,则至少必须位二进制数码。
27、将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的rom。
该rom有根地址线,有根数据输出线。
28、74ls138是3线―8线译码器,译码输出低电平有效,若输入为a2a1a0=110时,输出y7'y6'y5'y4'y3'y2'y1'y0'y1=。
《数字电子技术基础》复习题

10.组成计数器的各个触发器的状态,能在时钟信号到达时同时翻转,它属
于计数器。
答:同步
11.组成计数器的各个触发器的状态,在时钟信号到达时不能同时翻转,它属于计数器。
答:异步
12.两片中规模集成电路10进制计数器串联后,最大计数容量为()位。
答:100
13.驱动共阳极七段数码管的译码器的输出电平为()有效。
A.110 B.001 C.100 D.000
答:B
11.8—3线优先编码器(74LS148)中,8条输入线 ~ 同时有效时,优先级最高为I7线,则 输出线的状态是()
A.000 B.010 C.101 D.111
答:A
12.引起组合逻辑电路中竟争与冒险的原因是()
A.逻辑关系错;B.干扰信号;C.电路延时;D.电源不稳定。
答:D
5.指出下列各式中哪个是四变量A、B、C、D的最小项
A.ABC;B. A+B+C+D;C.ABCD;D. A+B+D
答:C
6.测得某逻辑门输入A、B和输出F的波形如图所示,则F(A,B)的表达式为()
A.F=AB B. F=
C.F= D. F=A⊕B
答:B
7.函数F(A,B,C)=AB+AC的最小项表达式为( )。
答:C
13.一个16选一的数据选择器,其地址输入(选择控制输入)端的个数是()
A.1 B.2 C.4 D.16
答:C
14.半加器和的输出端与输入端的逻辑关系是()
A、与非B、或非C、与或非D、异或
答:D
15.逻辑数F=A +B ,当变量的取值为()时,将出现冒险现象。
A.B=C=1 B.B=C=0 C.A=1,C=0 D.A=0,B=0
电子技术基础数字部分第六版答案完整版

电子技术基础数字部分第六版答案完整版
康华光《电子技术基础-数字部分》(第5版)笔记和课后习题(含考
研真题)详解
第1章 数字逻辑概论
1.1 复习笔记
一、模拟信号与数字信号
1.模拟信号和数字信号
(1)模拟信号
在时间上连续变化,幅值上也连续取值的物理量称为模拟量,幅值上也连续取值的物理量称为模拟量,表示模表示模
拟量的信号称为模拟信号,处理模拟信号的电子电路称为模拟电路。
(2)数字信号
与模拟量相对应,在一系列离散的时刻取值,取值的大小和每次的增减都是量化单位的整数倍,即时间离散、数值也离散的信号。
表示数字量的信号称为数字信号,工作于数字信号下的电子电路称为数字电路。
(3)模拟量的数字表示
①对模拟信号取样,通过取样电路后变成时间离散、通过取样电路后变成时间离散、幅值连续的取样幅值连续的取样信号;
②对取样信号进行量化即数字化;
③对得到的数字量进行编码,生成用0和1表示的数字信号。
2.数字信号的描述方法
(1)二值数字逻辑和逻辑电平
在数字电路中,可以用0和1组成的二进制数表示数量的大小,也可以用0和1表示两种不同的逻辑状态。
在电路中,当信号电压在3.5~5 V 范围内表示高电平;在0~1.5 V 范围内表示低电平。
以高、低电平分别表示逻辑1和0两种状态。
(2)数字波形
①数字波形的两种类型 非归零码:在一个时间拍内用高电平代表1,低电平代表0。
归零码:在一个时间拍内有脉冲代表1,无脉冲代表0。
②周期性和非周期性
周期性数字波形常用周期T 和频率f 来描述。
脉冲波形的脉冲宽度用。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
2017-10-23
河北工程大学 信电学院 1
1
数字电子技术
数字逻辑基础
一、不同进制的计算及转换
1、二进制(Binary) -- 逢二进一 数码:0 ,1 位权: 2i (1)二-十转换: 将二进制数按位权展开后相加
( 101. 11 ) 2 1 2 2 0 21 1 20 1 2 1 1 2 2
2017-10-23
数字电子技术
三、常用组合逻辑功能器件
1、编码器
把二进制码按一定的规律编排(如8421码、格雷码等), 使每组代码具有一特定的含义(代表某个数或控制信号)称 编码。 如:8421BCD码中,用1000表示数字8 实现编码操作的电路称为编码器。 编码器的逻辑功能:能将每一个编码输入信号变换为不 同的二进制的代码输出。 如BCD编码器:将10个编码输入信号分别编成10个4位码 输出。
河北工程大学 信电学院 25
25
数字电子技术
若输出低电平有效呢?
优先顺序:I7 I0 编码表 I7 1 0 0 0 0 0 0 0
2017-10-23
输 I6 I5 1 0 1 0 0 0 0 0 0 0 0 0 0
I4 1 0 0 0 0
I3 1 0 0 0
I4 1 0 0 0 0
I3 1 0 0 0
入 I2 I1 1 0 1 0 0
I0 1
输 出 Y2 Y1 Y0 1 1 1 1 1 0 1 0 1 1 0 0 0 1 1 0 1 0 0 0 1 0 0 0
入 I2 I1 1 0 1 0 0
I0 1
输 出 Y2 Y1 Y0 1 0 1 0 1 0 1 0 1 1 0 0 1 1 0 0 1 0 1 0 0 1 0 1 0 1 1 0 1 0 0 1 1 0 0 1 0 1 0 1 1 0 0 1 0 1 0 1
河北工程大学 信电学院 17
17
2017-10-23
数字电子技术 (2) OD门---CMOS +V DD
A B
&
RD
Y
AB
逻辑符号
OD 门必须外接负载电阻和电源才能正常工作。
特点:OD门可以实现“线与”功能。
河北工程大学 信电学院 18
18
2017-10-23
数字电子技术 (3) 三态门
A B CS
2017-10-23
河北工程大学 信电学院 21
21
数字电子技术
二、组合逻辑电路的分析 电路 结构 分析步骤:
1. 由给定的逻辑图逐级写出逻辑关系表达式。 2. 用逻辑代数或卡诺图对逻辑函数进行化简。 3. 列出输入输出状态表(真值表)并得出结论。
河北工程大学 信电学院 22
22
输入输出之间 的逻辑关系
1 0 01 A A
河北工程大学 信电学院 5
5
v非运算:
2017-10-23
数字电子技术
2、常用化简公式
(1) (2) (3)
A+AB=A A(A+B)=A
A AB A B
(4) AB AC BC AB AC (5) 德 • 摩根 (De • Morgan)定理:
AB A B
开关断开 。 异或门
异或
作用:是用以实现逻辑关系的电子电路,与基本逻辑关 系相对应。
2017-10-23
河北工程大学 信电学院 13
13
数字电子技术
基本逻辑关系小结 与 或 非 与非 或非 异或
2017-10-23
A B A B A A B A B A B
& ≥1 1 & ≥1 =1
Y Y Y Y Y Y
2017-10-23
河北工程大学 信电学院 9
9
数字电子技术
[例]
利用图形法化简函数
F m ( 0 , 1 , 2 , 3 , 4 , 8 , 10 , 11 , 14 , 15 )
[解] (1) 画函数的卡诺图 (2) 合并最小项: 画包围圈 (3) 写出最简与或 表达式 CD AB 00 01 11 10 00 1 1 1 1 01 11 10 1 1 1 1 1 1
2017-10-23
河北工程大学 信电学院 23
23
数字电子技术
n→n 普通编码器 二进制编码器 2 分类: 或 优先编码器 二—十进制编码器 10→4
普通编码器:任何时候只允许输入一个有效编码信号, 否则输出就会发生混乱。 优先编码器:允许同时输入两个以上的有效编码信号。 当同时输入几个有效编码信号时,优先编码器能按预先设定 的优先级别,只对其中优先权最高的一个进行编码。
Y=AB Y=A+B
YA
Y AB Y AB
Y= AB Y= AB+ AB
河北工程大学 信电学院 14
14
数字电子技术 2、TTL与非门的输入负载特性
A
&
Y1
(1)Ron — 开门电阻(2.5 kΩ)
保证TTL与非门导通,输出为标准低电平时,所允许 的Ri的最小值。 即: Ri 2. 5 k ~ ( 悬空 ) ,输入为高电平
An-1
…
…
Ym-1
河北工程大学 信电学院
27
数字电子技术
74HC138(74LS138)集成译码器
A0 A1 A2 E1 E2 E3 Y7 GND
1 2 3 4 5 6 7 8 16 15 14 13 12 11 10 9
VCC Y0 Y1 Y2 Y3 Y4 Y5 Y6
引脚图
Y0 E3 Y1 E2 Y2 E1 74HC138 Y3 Y4 Y5 A0 Y6 A1 Y7 A2
河北工程大学 信电学院
12
数字电子技术
一、基本单元----门电路
1、门电路的概念
实现基本逻辑运算和常用复合逻辑运算的单元电路
与 非 与 非 门 满足条件时,电路允许信号通过 与门 开门状态: 与 门 开关接通 。门 或非 非 或 (电子开关) 或 或 门 同或 同或门 封锁状态:条件不满足时,信号通不过 非门 非
m7 =ABC 在逻辑上相邻 m7
河北工程大学 信电学院 8
8
m6
2017-10-23
数字电子技术
(2)化简的步骤 a、将逻辑函数写成最小项表达式。 b、按最小项表达式填卡诺图,凡式中包含的最 小项,其对应方格填1,其余方格填0。 c、合并最小项,即将循环相邻的1方格圈成一组 (包围圈),每一组含2n个方格(最小项),对应 每个包围圈写出一个新的乘积项。 d、将所有包围圈对应乘积项相加。
(2) Roff — 关门电阻(< 0.8 k)
保证TTL与非门关闭,输出为标准高电平时,所允许 的Ri的最大值。
即:当 Ri 为 0 .8 k 以下电阻时 , 输入端相当于低电平。
2017-10-23
河北工程大学 信电学院 15
15
数字电子技术
[练习] 写出图中所示各个门电路输出端的逻辑表达式。
4 1 0. 5 0. 25 ( 5. 75)10
(2)十-二转换: 整数的转换--连除法
2017-10-23
除基数 得余数 作系数 从低位到高位
河北工程大学 信电学院 2
2
数字电子技术
2、十六进制 (Hexadecimal) --逢十六进一 数码:0 ~ 9 , A(10) , B(11) , C(12) , D(13) , E(14) , F(15) 位权: 16 i (1)二-十六转换: 每 4 位二进制数相当一位 16 进制数 ( 000 1 1 0 1 1 0 1 1 0 . 0 0 1 0 ) 2 ( 1 B 6 . 2 )16 (2)十六-二转换: 每位 16 进制数换为相应的 4 位二进制数
TTL CMOS
A
100k 100
&
=1 Y1 A
A
100k 100
&
Y1 = 1
2017-10-23
河北工程大学 信电学院 16
16
数字电子技术
4、三种特殊的门电路
(1) OC门---TTL +V CC RC
A B
&
Y
AB
逻辑符号
OC 门必须外接负载电阻和电源才能正常工作。
特点:OC门可以实现“线与”功能。
2017-10-23
河北工程大学 信电学院 24
24
数字电子技术
3 位二进制优先编码器 允许几个信号同时输入,但只对优先级别最高 优先编码:
的进行编码。优先顺序:I7 I0 编码表 I7 1 0 0 0 0 0 0 0
2017-10-23
输 I6 I5 1 0 1 0 0 0 0 0 0 0 0 0 0
河北工程大学 信电学院 4
4
数字电子技术
三、逻辑代数
1 、基本定律 v加运算:
0+0=0 ,0+1=1 ,1+0=1,1+1=1
A 0 A , A 1 1, A A A, A A 1
v乘运算:
0•0=0 0•1=0 1•0=0 1•1=1 A 0 0 , A 1 A, A A A, A A 0
河北工程大学 信电学院 26
26
数字电子技术
2、译码器
译码:译码是编码的逆过程,它能将二进制码翻译成代表某 一特定含义的信号。 译码器:具有译码功能的逻辑电路称为译码器。 例如:二进制译码器 (Binary Decoder)
A0 输入 n 位二 A1