数电试题库试卷1

合集下载

数电试题库试卷1

数电试题库试卷1

1.将二进制数化为等值的十进制和十六进制:(1100101)2=( 101 )10 =( 65 )162.写出下列二进制数的原码和补码:(-1011)2=( 11011 )原=( 10101 )补3.输出低电平有效的3线–8线译码器的输入为110时,其8个输出Y的电平依次为10111111 。

端07~Y*;4.写出J、K触发器的特性方程:Q=Q+KQJ5. TTL集电极开路门必须外接__上拉电阻______才能正常工作。

1.余3码10001000对应的8421码为(A )。

A.01010101 B.10000101 C.10111011 D.11101011 2.使逻辑函数)ABF+++B=为0的逻辑变量组合为( D ))(')(''C'(CAA. ABC=000B. ABC=010C. ABC=011D.ABC=1103.标准或-与式是由(C )构成的逻辑表达式。

A.与项相或 B. 最小项相或 C. 最大项相与 D.或项相与4.由或非门构成的基本R、S触发器,则其输入端R、S应满足的约束条件为(B)。

A. R+S=0B. RS=0C. R+S=1D.RS=15.一个8选一数据选择器的地址输入端有(C )个。

A.1B.2C.3D.86.RAM的地址线为16条,字长为32,则此RAM的容量为( D )。

A.16×32 位 B. 16K×32位 C. 32K×32位 D.64K×32位7.要使JK触发器在时钟作用下的次态与现态相反,JK端取值应为(D )。

A.JK=00 B. JK=01 C. JK=10 D. JK=118. 用8个触发器可以记忆( D )种不同状态.A.8B.16C.128D.2569. 多谐振荡器可以产生下列哪种波形( B )A.正弦波B.矩形脉冲C.三角波D.锯齿波10.输出在每个时钟周期翻转一次的触发器是(A )。

数字电子技术考试题及答案

数字电子技术考试题及答案

数字电子技术考试题及答案一、选择题(每题2分,共20分)1. 以下哪个不是数字电子技术中的基本逻辑门?A. 与门(AND)B. 或门(OR)C. 非门(NOT)D. 异或门(XOR)答案:C2. 在数字电路中,一个触发器的稳定状态是指:A. 触发器输出为高电平B. 触发器输出为低电平C. 触发器输出不随输入变化而变化D. 触发器输出随输入变化而变化答案:C3. 以下哪个不是数字电子技术中的计数器类型?A. 二进制计数器B. 十进制计数器C. 十六进制计数器D. 以上都是答案:D4. 在数字电路设计中,以下哪个不是常用的时序逻辑元件?A. 寄存器B. 计数器C. 译码器D. 触发器答案:C5. 以下哪个不是数字电路的分类?A. 组合逻辑电路B. 时序逻辑电路C. 模拟电路D. 混合电路答案:C6. 一个简单的数字电子系统通常包括哪些基本部分?A. 输入、处理、输出B. 电源、输入、输出C. 输入、存储、输出D. 电源、输入、处理、输出答案:D7. 以下哪个不是数字电子技术中常用的存储元件?A. 触发器B. 寄存器C. 锁存器D. 放大器答案:D8. 在数字电子技术中,一个信号的上升时间是指:A. 信号从0%到90%的最大值所需的时间B. 信号从10%到90%的最大值所需的时间C. 信号从0%到100%的最大值所需的时间D. 信号从10%到100%的最大值所需的时间答案:A9. 以下哪个是数字电子技术中的同步电路的特点?A. 所有触发器的时钟信号是独立的B. 所有触发器的时钟信号是同步的C. 电路中没有时钟信号D. 电路中只有一个触发器答案:B10. 在数字电子技术中,以下哪个不是布尔代数的基本运算?A. 与(AND)B. 或(OR)C. 非(NOT)D. 除(DIV)答案:D二、填空题(每空2分,共20分)11. 在数字电路中,逻辑“1”通常表示电压为______,逻辑“0”通常表示电压为______。

数电试题册及答案

数电试题册及答案

数电试题册及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系是()。

A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑2. 以下哪个不是数字电路的特点?()A. 抗干扰能力强B. 工作速度快C. 体积大D. 功耗低3. 一个触发器可以存储()位二进制信息。

A. 1B. 2C. 3D. 44. 一个完整的数字系统通常包括以下哪几个部分?()A. 组合逻辑电路B. 时序逻辑电路C. 存储器D. 所有上述部分5. 以下哪个是数字电路设计中常用的优化方法?()A. 简化电路B. 增加冗余C. 降低频率D. 增加电源电压6. 在数字电路中,一个基本的逻辑门可以由以下哪种材料实现?()A. 金属B. 陶瓷C. 半导体D. 塑料7. 以下哪个是数字电路中常用的计数器类型?()A. 二进制计数器B. 十进制计数器C. 十六进制计数器D. 所有上述类型8. 一个D触发器的输出Q与输入D的关系是()。

A. Q = ¬ DB. Q = DC. Q = D + 1D. Q = ¬ D + 19. 在数字电路中,同步电路与异步电路的主要区别在于()。

A. 同步电路使用时钟信号B. 异步电路使用时钟信号C. 同步电路比异步电路更快D. 异步电路比同步电路更稳定10. 以下哪个不是数字电路中常见的存储元件?()A. 触发器B. 寄存器C. RAMD. 运算放大器答案:1. A2. C3. A4. D5. A6. C7. A8. B9. A 10. D二、简答题(每题10分,共20分)1. 简述数字电路与模拟电路的区别。

答:数字电路主要处理离散的数字信号,具有抗干扰能力强、工作速度快、功耗低等特点。

模拟电路则处理连续变化的模拟信号,通常用于信号放大、滤波等。

数字电路使用二进制逻辑,而模拟电路则使用连续的电压或电流。

2. 解释什么是时序逻辑电路,并给出一个例子。

答:时序逻辑电路是一种包含存储元件(如触发器、寄存器等)的数字电路,其输出不仅取决于当前的输入,还取决于电路的过去状态。

(完整版)数字电路试题及参考答案

(完整版)数字电路试题及参考答案

《数字电路》试卷及答案一、【单项选择题】 ( 本大题共20 小题,每题 2 分,共40 分) 在每题列出的四个选项中只有一个选项是切合题目要求的,请将正确选项前的字母填在答题卷相应题号处。

1、关于钟控 RS触发器,若要求其输出“ 0”状态不变,则输入的RS信号应为( A)。

[A] RS=X0[B] RS=0X[C] RS=X1[D] RS=1X2、以下各电路中,( B)能够产生脉冲准时。

[A]多谐振荡器[B]单稳态触发器[C]施密特触发器[D]石英晶体多谐振荡器3、以下逻辑电路中为时序逻辑电路的是(C)。

[A]变量译码器[B]加法器[C]数码存放器[D]数据选择器4、同步时序电路和异步时序电路比较,其差别在于后者(B)。

[A]没有触发器[B]没有一致的时钟脉冲控制[C]没有稳固状态[D]输出只与内部状态相关5、当用专用输出构造的PAL设计时序逻辑电路时,一定还要具备有(A)。

[A]触发器[B]晶体管[C] MOS 管[D]电容6、能将输出端直接相接达成线与的电路有(C)。

[A] TTL 与门[B]或门[C]三态门[D]三极管非门7、 TTL 与非门的剩余脚悬空等效于(A)。

[A] 1[B] 0[C] Vcc[D] Vee8、以下哪一条不是除去竟争冒险的举措(B)。

[A]接入滤波电路[B]利用触发器[C]加当选通脉冲[D]改正逻辑设计9、主从触发器的触发方式是(D)。

[A] CP=1[B] CP上涨沿[C] CP 降落沿[D]分两次办理10、组合型 PLA 是由( A)组成。

[A]与门阵列和或门阵列[B]一个计数器[C]一个或阵列[D]一个存放器11、以下四个数中,最大的数是(B)。

[A] (AF) 16[B] (001010000010)8421BCD[C] (10100000) 2[D] (198) 1012、触发器有两个稳态,储存8 位二进制信息要(B)个触发器。

[A] 2[B] 8[C] 16[D] 3213、以下门电路属于双极型的是(A)。

数电考试题及答案

数电考试题及答案

数电考试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系是:A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑答案:A2. 下列哪个不是数字电路的特点?A. 高速度B. 低功耗C. 高成本D. 可靠性高答案:C3. 一个D触发器具有几个输入端?A. 1B. 2C. 3D. 4答案:B4. 一个完整的数字系统通常包括哪些部分?A. 输入、处理、存储B. 输入、处理、输出C. 输入、存储、输出D. 存储、处理、输出答案:B5. 下列哪个不是组合逻辑电路的特点?A. 输出只依赖于当前输入B. 输出在输入改变后立即改变C. 有记忆功能D. 结构简单答案:C6. 一个4位二进制计数器最多能计数到:A. 15B. 16C. 255D. 1023答案:B7. 在数字电路中,逻辑门的输入端可以连接多少个其他逻辑门的输出端?A. 1个B. 2个C. 3个D. 无限制答案:D8. 一个简单的数字钟电路至少需要几个计数器?A. 1B. 2C. 3D. 4答案:B9. 逻辑门的输出电压通常分为哪两个电平?A. 高电平、低电平B. 正电平、负电平C. 直流电平、交流电平D. 标准电平、非标准电平答案:A10. 下列哪个是数字电路设计中常用的仿真软件?A. MATLABB. AutoCADC. PhotoshopD. SolidWorks答案:A二、填空题(每空2分,共20分)1. 数字电路中最基本的逻辑关系包括______、______和非逻辑。

答案:与逻辑,或逻辑2. 一个3-8译码器有______个输入端,______个输出端。

答案:3,83. 在数字电路中,常用的计数器类型包括二进制计数器、______计数器和______计数器。

答案:十进制,BCD4. 一个8位寄存器可以存储______位二进制数。

答案:85. 触发器的两个稳定状态是______和______。

答案:0,1三、简答题(每题10分,共30分)1. 请简述数字电路与模拟电路的主要区别。

数电考试题及答案

数电考试题及答案

数电考试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是()。

A. 与运算B. 或运算C. 非运算D. 异或运算2. 一个逻辑门的输入端悬空时,相当于输入()。

A. 0B. 1C. 低电平D. 高电平3. 下列哪个不是组合逻辑电路的特点?()A. 输出只依赖于当前输入B. 输出与输入之间存在时延C. 输出与输入之间没有记忆功能D. 输出与输入之间存在时延4. 在数字电路中,一个触发器可以存储()位二进制信息。

A. 1B. 2C. 4D. 85. 一个4位二进制计数器可以计数的最大值是()。

A. 7B. 15C. 16D. 2556. 下列哪个不是时序逻辑电路的特点?()A. 输出不仅依赖于当前输入,还依赖于电路状态B. 具有记忆功能C. 输出与输入之间存在时延D. 输出只依赖于当前输入7. 在数字电路中,一个D触发器的输出Q与输入D的关系是()。

A. Q=DB. Q=非DC. Q=D的非D. Q=非D的非8. 一个3线-8线译码器可以译码的输入信号有()种。

A. 2B. 4C. 8D. 169. 在数字电路中,一个JK触发器可以工作在()状态。

A. 稳定状态B. 振荡状态C. 稳定状态和振荡状态D. 以上都不是10. 一个8位A/D转换器的量化步长是()。

A. 1/8B. 1/16C. 1/256D. 1/512二、填空题(每题2分,共20分)1. 在数字电路中,逻辑“与”运算的符号是___________。

2. 一个2进制计数器的计数范围是___________。

3. 一个3位二进制数可以表示的最大十进制数是___________。

4. 在数字电路中,逻辑“或”运算的符号是___________。

5. 一个4位二进制数可以表示的最大十进制数是___________。

6. 在数字电路中,逻辑“非”运算的符号是___________。

7. 一个5位二进制数可以表示的最大十进制数是___________。

数电考试题及答案

数电考试题及答案

数电考试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,逻辑“与”运算通常使用哪种逻辑门来实现?A. 非门B. 或门C. 与门D. 异或门答案:C2. 一个触发器可以存储多少位二进制信息?A. 1位B. 2位C. 3位D. 4位答案:A3. 下列哪种类型的门电路可以实现逻辑“或非”运算?A. 与门B. 或门C. 非门D. 异或门答案:B4. 在数字电路中,一个D触发器的输出Q在时钟脉冲的上升沿时如何变化?A. 保持不变B. 翻转状态C. 变为0D. 变为1答案:B5. 一个4位二进制计数器可以计数到的最大数值是多少?A. 15B. 16C. 255D. 256答案:B6. 在数字电路中,逻辑“异或”运算通常使用哪种逻辑门来实现?A. 与门B. 或门C. 异或门D. 与非门答案:C7. 一个JK触发器在J=0,K=1时的输出Q的状态是什么?A. 保持不变B. 翻转状态C. 变为0D. 变为1答案:B8. 一个3线到8线译码器可以产生多少个不同的输出?A. 3B. 8C. 27D. 64答案:B9. 在数字电路中,一个锁存器和一个触发器的主要区别是什么?A. 锁存器可以同步操作,触发器不能B. 触发器可以同步操作,锁存器不能C. 锁存器和触发器没有区别D. 锁存器和触发器都可以异步操作答案:B10. 一个8位寄存器可以存储的最大数值是多少?A. 255B. 256C. 511D. 512答案:A二、填空题(每空1分,共10分)1. 在数字电路中,逻辑“非”运算通常使用______门来实现。

答案:非2. 一个2位二进制计数器可以计数到的最大数值是______。

答案:33. 如果一个触发器的当前状态是1,并且接收到一个时钟脉冲,那么在没有其他输入的情况下,触发器的下一个状态将是______。

答案:14. 一个4线到16线译码器的输出线数量是______。

答案:165. 在数字电路中,一个D触发器的输出Q在时钟脉冲的下降沿时______。

数电试题库及答案 专科1

数电试题库及答案 专科1

试题库及答案试卷一一.基本概念题(一)填空题(共19分,每空1分)1.按逻辑功能的不同特点,数字电路可分为和两大类。

2.在逻辑电路中,三极管通常工作在饱和和截止状态。

3.(406)10=(110010100 )8421BCD4.一位数值比较器的逻辑功能是对输入的数据进行比较,它有、、三个输出端。

5.TTL集成JK触发器正常工作时,其d R和d S端应接电平。

6.单稳态触发器有两个工作状态和,其中是暂时的。

7.一般ADC的转换过程由、、和4个步骤来完成。

8.存储器的存储容量是指。

某一存储器的地址线为A14~A0,数据线为D3~D0,其存储容量是。

(二)判断题(共16分,每题2分)1.TTL或非门多余输入端可以接高电平。

()2.寄存器属于组合逻辑电路。

()3.555定时器可以构成多谐振荡器、单稳态触发器、施密特触发器。

( )4.石英晶体振荡器的振荡频率取决于石英晶体的固有频率。

( )5.PLA 的与阵列和或阵列均可编程。

( )6.八路数据分配器的地址输入(选择控制)端有8个。

( )7.关门电平U OFF 是允许的最大输入高电平。

( )8.最常见的单片集成DAC 属于倒T 型电阻网络DAC 。

( )(三) 选择题(共16分,每题2分)1.离散的,不连续的信号,称为( )。

A .模拟信号 B.数字信号2.组合逻辑电路通常由( )组合而成。

A .门电路 B.触发器 C.计数器3.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ∙∙的值是( )。

A .111 B.010 C.000 D.1014.十六路数据选择器的地址输入(选择控制)端有( )个。

A .16 B.2 C.4 D.85.一位8421BCD 码译码器的数据输入线与译码输出线的组合是( )。

A .4:6 B.1:10 C.4:10 D.2:46.常用的数字万用表中的A/D 转换器是( )。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

1.将二进制数化为等值的十进制和十六进制:(1100101)2=( 101 )10 =( 65 )162.写出下列二进制数的原码和补码:(-1011)2=( 11011 )原=( 10101 )补3.输出低电平有效的3线 – 8线译码器的输入为110时,其8个输出端07~Y Y 的电平依次为 10111111 。

4.写出J 、K 触发器的特性方程: Q K Q J Q +=* ;5. TTL 集电极开路门必须外接__上拉电阻______才能正常工作。

1.余3码10001000对应的8421码为(A )。

A .01010101 B.10000101 C.10111011 D.111010112.使逻辑函数)')(')(''(C A C B B A F +++=为0的逻辑变量组合为( D )A. ABC=000B. ABC=010C. ABC=011D. ABC=1103.标准或-与式是由( C )构成的逻辑表达式。

A .与项相或 B. 最小项相或 C. 最大项相与 D.或项相与 4. 由或非门构成的基本R 、S触发器,则其输入端R 、S 应满足的约束条件为( B )。

A. R+S=0 B. RS=0 C. R+S=1 D.RS=15.一个8选一数据选择器的地址输入端有(C )个。

A.1B.2C.3D.86.RAM 的地址线为16条,字长为32,则此RAM 的容量为( D )。

A .16×32 位 B. 16K ×32位 C. 32K ×32位 D.64K ×32位7.要使JK 触发器在时钟作用下的次态与现态相反,JK 端取值应为(D )。

A .JK=00 B. JK=01 C. JK=10 D. JK=118. 用8个触发器可以记忆( D )种不同状态.A.8 B.16 C.128 D.2569. 多谐振荡器可以产生下列哪种波形( B )A.正弦波B.矩形脉冲C.三角波D.锯齿波10.输出在每个时钟周期翻转一次的触发器是( A )。

A. T′触发器B. T触发器C. D触发器D. JK触发器11.对于CMOS的与非门,若其一个输入端不用时,最好应该如何处理?( C )A. 接地B. 悬空C. 通过电阻接电源D. 以上都可12. 当TTL与非门的输入端悬空时相当于输入为( B )A.逻辑0B.逻辑1C.不确定D.0.5V13. 在下列电路中,只有( C )属于组合逻辑电路.A. 触发器B. 计数器C.数据选择器D.寄存器.14. 数码管的每个显示线段是由( B )构成的.A.灯丝B.发光二极管C.发光三极管D.熔丝.15.逻辑函数F=A⊕B和G=A⊙B满足关系( A )。

A. F=G´B. F=G´+1C. F´=G´D. F=G16.下列四种类型的逻辑门中,可以用( D )实现三种基本运算。

A. 与门B. 或门C. 非门D. 与非门17.逻辑函数F(A,B,C)=∑m(1,2,3,6);G(A,B,C)= ∑m(0,2,3,4,5,7)则F 和G相“与”的结果是( A )。

A.m2+m3 B. 1 C. A´+B D. A+B18. 某移位寄存器的时钟脉冲频率为100KHZ,欲将存放在该寄存器中的数左移4位,完成该操作需要( B )时间。

A.10μsB.40μsC.100μsD.400ms19. 将D 触发器改造成T 触发器,图1所示电路中的虚线框内应是(D )。

A. 或非门B. 与非门C. 异或门D. 同或门20.8位DAC 转换器,设转换系数k=0.05, 数字01000001转换后的电压值为( B )V 。

A.0.05 B.3.25 C.6.45 D. 0.41. (93.75)10=( 5D.C )162. 写出函数F=A+(BC´+((CD) ´) ´的反函数 F´=A´C´+(AD) ´。

4. 对共阳接法的发光二极管数码显示器,应采用__低_____电平驱动的七段显示译码器。

5.输出低电平有效的二 – 十进制译码器的输入为0110时,其输出端09´~´Y Y 的电平为 1110111111 。

7. 一个时序电路,在时钟作用下,状态变化是000-010-011-001-101-110-010-011-001-101-110-010-011….,作为计数器,为_5______进制计数器,还有___2___个偏离状态。

8. A/D 转换过程是通过取样、保持、_量化_______、编码四个步骤完成的。

9. 在256×4位RAM 中,每个地址有__4_____个存储单元。

1.只有当决定一件事的几个条件全部不具备时,这件事才不会发生,这种逻辑关系为( C )。

A.与B.与非C.或D.或非2.与函数C+相等的表达式为(C )。

AB´´+ACBA.CBC´+AB+D.CA´AAB´+B.CBAB´+C.C3.扇出系数是指逻辑门电路( C )。

A.输入电压与输入电压之间的关系数B.输出电压与输入电流之间的关系数C. 输出端带同类门的个数D. 输入端数4.TTL与非门多余端的处理,不能将它们( D )。

A.与有用输入端连在一起B.悬空C.接正电源D.接地5.一个8选一数据选择器的地址输入端有(C )个。

A.1B.2C.3D.86.为实现将JK触发器转换为D触发器,应使( A )。

A. J=D,K=D´B. K=D,J=D´C. J=K=DD. J=K=D´7.同步时序电路和异步时序电路的差异在于后者( B )A.没有触发器B.没有统一的时钟脉冲控制C.没有稳定状态D.输出只与内部状态有关8.四级移位寄存器,现态为0111,经右移一位后其次态为(A )。

A.0011或者1011B.1111或者1110C.1011或者1110D.0011或者11119.为把50HZ正弦波变换成周期性矩形波,应选用( A )。

A. 施密特触发器B.单稳态触发器C. 多谐振荡器D.译码器10.要构成容量为1K×8的RAM,需要(A )片容量为256×4的RAM。

A.8B.4C.64D.321.如果采用二进制代码为200份文件顺序编码,最少需用 8 位。

2.和二进制数(1010.01)2等值的十进制数为 10.25 。

3.二进制数(+0000110)2的原码为00000110、反码为00000110补码为00000110。

4.逻辑函数式A⊕0的值为 A 。

5.逻辑函数式Y = A′BC′+ AC′+ B′C的最小项之和的形式为A′B′C+A′BC′+AB′C′+AB′C+ABC′。

6. 组合逻辑电路的特点是任何时刻的输出只由当时的输入决定,与电路的其它状态无关。

7.若存储器的容量为512K×8位,则地址代码应取19 位。

8.D/A转换器的主要技术指标是转换精度和转换速度。

1.逻辑代数中的三种基本运算指( C )。

(a)加、减运算 (b)乘、除运算 (c)与、或、非运算 (d)优先级运算2.若两个逻辑式相等,则它们的对偶式( D )。

(a)不一定相等 (b)可能为0 (c) 可能为1 (d) 一定相等3.正逻辑的高电平表示为( B )。

(a) 0 (b)1 (c)原变量 (d)反变量4.三态门电路的输出可以为高电平、低电平及(C )。

(a)0 (b)1 (c)高阻态 (d)导通状态5.随着计数脉冲的不断输入而作递增计数的计数器称为( A )。

(a)加法计数器 (b)减法计数器 (c)可逆计数器 (d)加/减计数器一、填空题(每空1分,共20分):1.寻址容量为2K ×8的RAM 需要 11 根地址线。

2. (-42)10的反码为 11010101 ;(+42)10的补码为 00101010 。

(用8位二进制表示)3.图(1)为8线-3线优先编码器,优先权最高的是 '7I ,当同时输入'3I 、'1I 时,输出'0'1'2Y Y Y = 100 。

4.一个8位D/A 转换器的最小输出电压增量为0.02V ,当输入代码为10000111时,输出电压为 2.7V 。

5.Y=C A AB ' :在 B=C=1 条件下,可能存在 0 型冒险。

6.(84)10=( 1010100 )2=( 54 )16=( 10000100 )8421BCD 码7.A ⊕1 = A ’ ;A ⊕0 = A 。

8.对n 个变量来说,最小项共有 2^N 个;所有的最小项之和恒为 1 。

9.用TTL 门电路驱动CMOS 门电路必须考虑 电压是否匹配 问题。

10.已知施密特触发器的电压传输特性曲线如图(2)所示:图(1)图(2)则该施密特触发器的U T+= 7V 、U T-= 3V 、ΔU T= 4V ;是同相(同相还是反相)施密特触发器。

二、判断题(对的打√,错的打×;每小题1分,共10分):(0 )1、对于或门、或非门电路不用的输入端都可以通过一个电阻接地。

( 1 )2、转换精度和转换速度是衡量ADC和DAC性能优劣的主要标志。

(0 )3、把一个5进制计数器与一个10进制计数器级联可得到15进制计数器。

( 1 )4、优先编码器只对同时输入的信号中的优先级别最高的一个信号编码。

(0 )5、若逐次逼近型ADC的输出为8位,设时钟脉冲频率为1MHz,则完成一次转换操作需要8us。

( 1 )6、施密特触发器的回差越大,电路的抗干扰能力超强,但电路的触发灵敏度将越低。

(0 )7、数值比较器、寄存器都是组合逻辑电路。

(0 )8、若TTL门电路和CMOS门电路的电源电压都为5V,则它们的输出电压幅度也相等。

( 1 )9、双积分ADC具有抗干扰能力强、稳定性好,但转换速度慢的特点。

(0 )10、单稳态触发器的分辨时间T d,由外加触发脉冲决定。

1.若将一个JK触发器变成一位二进制计数器,则( 4 )。

(1)J=K=0 (2)J=0、K=1 (3)J=1、K=0 (4)J=K=1 2.有一组合逻辑电路,包含7个输入变量,7个输出函数,用一个PR O M实现时应采用的规格是(3)。

(1)64⨯8 (2) 256⨯4(3) 256⨯8 (4) 1024⨯83.在异步六进制加法计数器中,若输入CP脉冲的频率为36kHz,则进位输出CO的频率为( 3 )。

(1)18kHz (2)9kHz (3)6kHz (4)4kHz4.要构成容量为1K×8的RAM,需要( 2 )片容量为256×4的RAM。

相关文档
最新文档