基于ADIsimPLL 3.1的锁相环环路滤波器设计

合集下载

基于锁相环的滞后超前环路滤波器的设计与仿真

基于锁相环的滞后超前环路滤波器的设计与仿真
出 波 形 的 形 式都 能 够 达 到 最 优 的状 态 .
关键 词 : 相环 ;环路 滤波器 ; 位裕 量 ; 输特 性 锁 相 传 中图分类号 : TN9 18 l. 文献 标识 码 :A
De i n a d sm u a i n o a nd a a e o p fle n PLL s g n i l to fl g a dv nc d l o it r i
第2 4卷 第 5 期
21 0 0年 9月 源自山 东 理 工 大 学 学 报 ( 然 科 学 版) 自
J u n l fS a d n i e st fTe h o o y Na u a ce c ii n o r a o h n o g Un v r i o c n l g ( t r l in e Ed t ) y S o
W A N G i LI Zhe — i g Le , U nxn 。
( . h i ce c n c n l g i e st ,B n b 3 1 0,Ch n ; 1 An u in e a d Te h oo y Un v r iy S e g u2 3 0 i a
2 .W uh n Sce e a d Te h l gy U nie st W uh n 4 02 a inc n c no o v r iy, a 30 3,Ch n i a)
Ab ta t n o d rt m p o et e sa it fPh s o k d lo P sr c :I r e o i r v h tb l y o a el c e o p( LL) a d isp a en ie p r i n t h s os e—
l o it rde i n m e ho s p o s d a m plm e e o p fle sg t d i r po e nd i e nt d,t i ic ta le O hi h s e d PLL nd h s cr ui pp i st g — p e a

基于ADF4113的锁相环频率合成PLL模块设计

基于ADF4113的锁相环频率合成PLL模块设计

[ 摘
义。
要] 介 绍锁 相环 频 率合成 技 术及 特 点 。结合A D F 4 1 1 3 芯片, 设计 P U膜 块及 滤 波 器 , 并对 其进 行仿
真, 相关的环路参数与算法计算结果基本相仿 。锁相环频率合成P u膜 块研究 , 对频率合成设计具有现 实意
[ 关键词 ]锁相 环 ;频 率合成 ; A D F 4 1 1 3 ;仿真 ; 设 计 [ 中 图分 类 号 ] T N 9 2 [ 文献标 识码 ] B
2 0 1 5年第 1 期 安 徽 电子 信 息 职 业 技 术 学 院学 报 N o . 1 2 0 1 5 第 1 4卷( 总第 7 6 期)J O U R N A L O F A N H U I V O C A T I O N A L C O L L E G E O F E L E C T R O N I C S & I N F O R M A T I O N T E C H N O L O G Y G e n e r a l N o . 7 6 V o 1 . 1 4


2 0 1 5 . 2 . 2 0
圜困固囫
汪 海 燕 — — 基 于 A D F 4 l 1 3 的 锁 相 环 频 率 合 成 P L L 模 块 设 计
M S P 4 3 D F1 l 2 l
第1 期
A D F 4 1 1 3
说要较小一些 , 但是经过估算 , 仍然对 D D S 输 出 的
【 文章 编号】1 6 7 1 — 8 0 2 X ( 2 0 1 5 ) 0 1 - 0 0 1 4 - 0 3
基于A D F 4 1 1 3 的锁相环频率合成P u模 块设计
汪 海 燕

adisimpll锁相环设计过程

adisimpll锁相环设计过程

adisimpll锁相环设计过程锁相环(Phase-Locked Loop,PLL)是一种常用于时钟和信号恢复的电子电路。

它可以将输入信号的频率、相位和幅度与参考信号进行比较,然后通过调整其内部振荡器的频率和相位来保持与参考信号的同步。

在现代电子系统中,锁相环已成为许多应用的核心部件,例如通信系统、数据转换和数字信号处理等。

锁相环的设计过程通常包括以下几个主要步骤:1.确定锁相环的规格要求:首先需要确定系统的特定需求,包括输入和输出信号的频率范围、带宽、相位噪声要求以及抖动限制等。

这些规格要求将直接影响锁相环的设计参数和性能。

2.选择合适的锁相环架构:根据系统的特定需求,选择适合的锁相环架构。

常见的锁相环架构包括基于电压控制振荡器(Voltage-Controlled Oscillator,VCO)的基本锁相环、带自由运行振荡器(Free-Running Oscillator)的环-环(Ring-Oscillator)锁相环和数字控制振荡器(Digital-Controlled Oscillator,DCO)的混合锁相环等。

3.设计相位频率检测器:锁相环中的相位频率检测器(Phase-Frequency Detector,PFD)用于比较参考信号和反馈信号的相位和频率差异,并将其转化为控制信号。

常见的PFD电路包括EXOR门和带有多频偏的PFD等。

4.设计环路滤波器:设计环路滤波器用于平稳化锁相环的控制信号。

环路滤波器通常采用低通滤波器结构,能够滤除高频噪声和不稳定性。

5.设计振荡器:根据系统的频率范围和性能要求,设计合适的振荡器。

常见的VCO设计包括压控晶体振荡器(Voltage-Controlled Crystal Oscillator,VCXO)和频率可调振荡器(Voltage-Controlled Oscillator,VCO)。

6.设计控制电路:根据锁相环的设计需求,设计合适的控制电路。

基于滤波器前置的三相软件锁相环设计

基于滤波器前置的三相软件锁相环设计
基金项目:
自治区重点研发计划(2020B02001);
自治区高校重
大项目(XJEDU2017I002)
Project supported by the Key Research and Development
Plan of Autonomous Region(2020B02001) and the Major Projects of Universities in Autonomous Region(XJEDU2017I002)
一种快速消除 2 倍频负序分量的方法来降低 MAF 的
阶数,提高锁相环的动态响应速度,同时采用线性相
位补偿的方式来减小 MAF 在电网频率发生偏移时
产生的锁相误差。仿真及实验结果验证了所提锁相
环性能良好。
1
SPLL
SPLL 主要由鉴相器 PD(Phase Detector)、环路
滤波器 LF(Loop Filter)、压控振荡器 VCO(VoltageControlled Oscillator)三 部 分 组 成 。 三 相 输 入 电 压
前置 SPLL 的传递函数;L(s)、G MAF ( s) 分别为环路滤
波器和 MAF 的传递函数;θ e 为锁相误差,是 SPLL 输
出相位 θ̂ +1 与电网相位 θ +1 的差值。
MAF 的传递函数可近似为一阶低通滤波器,对
比式(3)和式(4)可以看出环内滤波器 SPLL 会降低
环路带宽,减小系统相角裕度[15,17],且增加了环路滤



第 41 卷 第 7 期
2021 年 7 月
Vol.41 No.7
Jul. 2021
电 力 自 动 化 设 备

基于ADF4111的锁相环频率合成器设计

基于ADF4111的锁相环频率合成器设计

基于ADF4111的锁相环频率合成器设计张珂勇【摘要】为得到性能优良、符合实际工程的锁相环频率合成器,提出了一种以ADI的仿真工具ADIsimPLL为基础.运用ADS(Advanced DesignSystem2009)软件的快速设计方法。

采用此方法设计了频率输出为930-960MHz的频率合成器。

结果表明该频率合成器的锁定时间、相位噪声以及相位裕度等指标均达到了设计目标。

%The method of rapid design applies ADS (Advanced Design System 2009) software to get the optimized parameters based on the ADI simulation tool ADlsimPLL is presented. It is used to achieve the rapid design of high performance, in line with the actual engineering of PLL Frequency Synthesizer. The PLL frequency synthesizer with the output frequency of 930- 960MHz designed by the above method is also presented. The result show that the lock time, phase noise and phase margin of the frequency synthesizer have reached the goals.【期刊名称】《电子设计工程》【年(卷),期】2012(020)024【总页数】3页(P81-83)【关键词】锁相环;ADF4111;ADS仿真;ADIsimPLL【作者】张珂勇【作者单位】电子科技大学,四川成都610054【正文语种】中文【中图分类】TP391.9锁相环频率合成器作为一种相位负反馈控制技术,能提供高稳定度的频率输出,具有以下优点:锁定时无剩余频差;门限性能优良;宽带调制跟踪性能好;窄带载波跟踪性能强;易于集成[1]。

测试环路滤波器及射频电路设计

测试环路滤波器及射频电路设计

半导体器件应用网/news/197080.html测试环路滤波器及射频电路设计【大比特导读】小数分频频率合成器在测试时必须外接一个环路滤波器电路与压控振荡器才能构成一个完整的锁相环电路。

其外围电路中环路滤波器的设计好坏将直接影响到芯片的性能测试。

以ADF4153小数分频频率合成器为例,研究了其外围环路滤波器的设计方法,给出了基于芯片测试的环路滤波器设计流程,并进行了验证测试。

小数分频频率合成器在测试时必须外接一个环路滤波器电路与压控振荡器才能构成一个完整的锁相环电路。

其外围电路中环路滤波器的设计好坏将直接影响到芯片的性能测试。

以ADF4153小数分频频率合成器为例,研究了其外围环路滤波器的设计方法,给出了基于芯片测试的环路滤波器设计流程,并进行了验证测试。

测试结果表明,该滤波器可满足小数分频频率合成器芯片测试的需要。

在进行小数分频频率合成器的芯片测试时,数字部分可以通过常规的数字测试方法即可以实现;而输出射频信号的相位噪声、杂散噪声则需要芯片工作在正常的输出状态下才能测试。

小数分频频率合成器芯片在测试时需要与外接环路滤波器(LF)、压控振荡器(VCO)才能构成完整的锁相环回路,在具备正常的芯片功能的前提下才能实现对其相位噪声、杂散噪声下的测试。

一般而言,压控振荡器均使用现成的器件,在挑选器件时注意性能指标的匹配就可以,只有环路滤波器才是需要计算和设计的。

环路滤波器在整个电路中主要作为一个低通滤波器,它将芯片鉴相器输出的脉冲信号进行低通滤波,将高频分量滤除,最终得到一个相对平滑的直流电压信号去控制VCO工作,从而获得一个稳定的频率输出。

环路滤波器的性能将直接影响到小数分频频率合成器芯片性能的测试。

本文以ADF 4153型小数分频频率合成器为例,给出了容易实现的三阶环路滤波器的设计方法,能够满足芯片实际测试的需要。

外接环路滤波器的设计环路滤波器是电荷泵锁相环电路的重要环节,它连接在电荷泵和压控振荡器之间。

adi锁相环配置参数

adi锁相环配置参数

adi锁相环配置参数
ADI锁相环(PLL)是一种控制系统,用于将输入信号的相位和
频率与参考信号同步。

ADI公司提供了多种不同型号的锁相环芯片,每个型号都有不同的配置参数。

一般来说,ADI锁相环的配置参数
包括但不限于以下几个方面:
1. 输入信号频率和幅度,这些参数确定了锁相环需要跟踪的输
入信号的频率范围和幅度范围。

对于ADI锁相环芯片,通常会有特
定的输入频率范围和输入幅度范围的要求。

2. 参考信号频率和幅度,参考信号是锁相环的参考基准,其频
率和幅度对锁相环的性能和稳定性有重要影响。

配置参数中需要指
定参考信号的频率范围和幅度范围。

3. 锁相环环路滤波器参数,环路滤波器是锁相环中的重要组成
部分,其参数包括带宽、阶数、衰减等,这些参数会影响锁相环的
响应速度、抑制噪声等性能。

4. 输出参数,ADI锁相环芯片通常会有多种输出模式和输出接
口可选,配置参数需要包括输出信号的频率范围、幅度范围、输出
电平等。

5. 控制参数,锁相环的控制参数包括锁定时间、抖动性能、温度稳定性等,这些参数会影响锁相环的性能指标和稳定性。

在实际应用中,根据具体的系统需求和性能指标,需要根据数据手册和应用指南来配置ADI锁相环芯片的参数,以实现最佳的性能和稳定性。

同时,还需要考虑到电路设计、布局和调试等方面的因素,以确保锁相环能够正常工作并满足系统要求。

基于ADIsimPLL3.1的锁相环环路滤波器设计

基于ADIsimPLL3.1的锁相环环路滤波器设计

基于ADIsimPLL3.1的锁相环环路滤波器设计基于ADIsimPLL 3.1的锁相环环路滤波器设计摘要:对锁相环环路滤波器进行简单分析,对ADIsimPLL 3.1模拟软件的功能特点做了简要介绍,并利用仿真软件对一款频率合成器的环路滤波器进行仿真设计,结果表明该软件在设计应用中方便快捷,能够帮助设计出满足指标要求且性能稳定的环路滤波器。

关键词:环路带宽;PLL;环路滤波器;压控灵敏度0 引言随着通信技术在各个领域的高速发展,频率合成器作为通信设备的重要组成部分,对其也提出了越来越高的设计要求,不但要能满足宽的频率范围、高的频率稳定度和准确度,而且要求其具有良好的杂散和相位噪声、快速的频率切换。

频率合成技术是利用参考频率源来产生具有一系列离散的、高准确度、高稳定度频率信号的一项技术。

锁相式频率合成器是利用锁相环(PLL)将压控振荡器(VCO)的频率锁定在某一个频率点上,由压控振荡器产生并输出所需的频率,这种方法输出频率稳定,杂散抑制好,输出频率范围宽。

随着锁相环电路集成化、数字化和小型化的不断发展,已经出现了具有快锁功能的锁相环芯片,当前,锁相式频率合成技术得到了最为广泛的应用。

环路滤波器是锁相环频率合成器的关键部分,是频率合成器设计中的一个最重要的环节,其参数的合理设计直接关系到频率合成器输出频率信号的杂散、相位噪声、稳定度及频率转换时间等多项指标,间接的影响通信系统的载波质量、接收性能、发射和接收信噪比、接收灵敏度及通信距离等。

1 环路滤波器参数分析PLL频率合成器的基本框图如图1所示。

环路滤波器是由电阻、电容或者还有放大器组成的线性电路,是一种低通滤波器。

它的作用是滤除掉来自PLL电路中鉴相器输出电压Vd(t)中的高频成分和噪声分量,得到一个干净的控制电压Vc(t)去控制压控振荡器的频率输出。

环路滤波器包括有源环路滤波器和无源环路滤波器,可根据所选用的锁相环芯片和压控振荡器来确定环路滤波器的形式。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

基于ADIsimPLL 3.1的锁相环环路滤波器设计
摘要:对锁相环环路滤波器进行简单分析,对ADIsimPLL 3.1模拟软件的功能特点做了简要介绍,并利用仿真软件对一款频率合成器的环路滤波器进行仿真设计,结果表明该软件在设计应用中方便快捷,能够帮助设计出满足指标要求且性能稳定的环路滤波器。

关键词:环路带宽;PLL;环路滤波器;压控灵敏度
0 引言
随着通信技术在各个领域的高速发展,频率合成器作为通信设备的重要组成部分,对其也提出了越来越高的设计要求,不但要能满足宽的频率范围、高的频率稳定度和准确度,而且要求其具有良好的杂散和相位噪声、快速的频率切换。

频率合成技术是利用参考频率源来产生具有一系列离散的、高准确度、高稳定度频率信号的一项技术。

锁相式频率合成器是利用锁相环(PLL)将压控振荡器(VCO)的频率锁定在某一个频率点上,由压控振荡器产生并输出所需的频率,这种方法输出频率稳定,杂散抑制好,输出频率范围宽。

随着锁相环电路集成化、数字化和小型化的不断发展,已经出现了具有快锁功能的锁相环芯片,当前,锁相式频率合成技术得到了最为广泛的应用。

环路滤波器是锁相环频率合成器的关键部分,是频率合成器设计中的一个最重要的环节,其参数的合理设计直接关系到频率合成器输出频率信号的杂散、相位噪声、稳定度及频率转换时间等多项指标,间接的影响通信系统的载波质量、接收性能、发射和接收信噪比、接收灵敏度及通信距离等。

1 环路滤波器参数分析
PLL频率合成器的基本框图如图1所示。

环路滤波器是由电阻、电容或者还有放大器组成的线性电路,是一种低通滤波器。

它的作用是滤除掉来自PLL电路中鉴相器输出电压Vd(t)中的高频成分和噪声分量,得到一个干净的控制电压Vc(t)去控制压控振荡器的频率输出。

环路滤波器包括有源环路滤波器和无源环路滤波器,可根据所选用的锁相环芯片和压控振荡器来确定环路滤波器的形式。

环路滤波器的主要指标包含:环路带宽、锁定时间、直流增益、高频增益和阻尼系数等。

其各项参数是根据环路中的VCO增益、电荷泵增益以及鉴相器的分频比而设计的。

环路参数设计中最为重要的参数是环路带宽,环路带宽与参考频率、PFD和环路LP 相位噪声成正比关系,它与VCO的相位噪声、锁定时间和分辨率成反比关系。

设计中进行环路带宽参数的合理选择有利于VCO的相位噪声、锁定时间、系统分辨率等多项指标的兼顾。

环路滤波器设计中需满足的参数指标高、受到的因素多,设计过程中计算公式复杂,难度较大。

ADIsim PLL 3.1仿真软件具有强大的模拟仿真功能,可利用其进行模拟仿真设
计,快捷方便、准确合理的设计出稳定的环路滤波器,降低设计过程中的计算量,大大提高设计效率因而在锁相环频率合成技术中得到了广泛的应用。

2 ADIsimPLL 3.1功能介绍
ADIsimPLL 3.1是一款全面的PLL频率合成器设计和仿真工具,此软件具有性能优良的模拟设计能力,其设计环境是基于ADI系列锁相环芯片而设计的,因此,对ADI的锁相环芯片而言,可以充分利用ADIsim PLL 3.1的强大功能,将环路滤波器设计得尽可能完美,而对具有相似功能的频率合成器PLL芯片而言,可以对模拟仿真结果做一些必要的参数调整和修正,对环路滤波器的设计和性能提高也是很有帮助的。

总之,ADIsimPLL 3.1设计仿真软件的应用领域是十分广泛的。

ADIsimPLL 3.1设计仿真软件的主要特点有:适用频率范围可达6 GHz;具有整数分频和小数分频两种分频模式可供选择;具有多种的环路滤波器电路形式可供选择;参考频率源可根据需求选择应用;包含丰富的可供选择的PLL芯片;可仿真频率合成器输出的相位噪声及杂散指标结果;对频率转换时间可进行模拟输出;按照仿真结果模拟分析出所需电路的相关元器件参数。

3 环路滤波器的设计应用
实际工作中拟设计一款频率合成器,其相关技术指标要求包括:频率范围满足600~658 MHz;频率间隔为25 kHz;相位噪声满足-90dBc /Hz@10 kHz和-135 dBc/Hz@1 MHz;频率切换时间不大于2 ms。

根据设计要求,参考频率源定为10 MHz温补振荡器,其频率稳定度可达6× 10-7,可满足系统所要求的频率稳定度,锁相环芯片选择ADI公司的ADF4156,该芯片具有高达6 GHz的RF输入频率,可满足输出频率范围要求,另外此芯片具有小数分频功能,可实现25 kHz的频率间隔,由于ADF4156芯片的Vp最大值为5.5 V,压控振荡器的压控灵敏度为15MHz/ V,尽可能低的压控灵敏度有利于输出相位噪声指标的提高。

对锁相环电路及压控振荡器选定后,下面进入工作重点,即环路滤波器的设计,设计中根据选择的锁相环ADF4156,环路滤波器选三阶的无源滤波器,电路形式如图2所示。

图2中电容器C1将来自电荷泵(ADF4156的CP脚)的脉冲转化为直流电压,但是根据对开环传递函数分析,它会引起环路的不稳定性,引入了电阻器R1和电容器C2是为了稳定环路,但同时又带来的相应的纹波干扰,电阻器R2和电容器C3能够滤除纹波干扰,同时可以滤除由鉴相频率带来的杂散分量。

设计中环路带宽的参数确定是非常重要的,从环路噪声带宽来看,BL应该选择最小值,从环路稳定性来看,ξ(阻尼系数)越大环路越稳定。

由于设计要求中对频率切换时间的要求为不小于2 ms,在环路带宽的选择上可以进行折衷,从而兼顾噪声抑制、频率切换时间和环路的稳定性。

根据设计要求在ADIsimPLL 3.1的设计界面中需要进行各项参数的设置,首先选择PLL芯片ADF4156,进行一系列的参数配置:工作频率范围fmin=600 MHz,fmax=658 MHz;鉴相频率选择fPFD=1 MHz;设置MOD值为8,即可实现的频率间隔;设置VP=5.2 V,最高可设置5.5 V;环路滤波器电路格式选择CPP_3C;压控灵敏度KV=15 MHz/V;参考频率的输入为10 MHz(温补晶体振荡器输入);环路带宽BL设置为5 kHz。

各项参数设置完成后选择“完成”,进行模拟仿真计算,环路滤波器的仿真结果可以清楚地显示出相位噪声曲线、频率切换时间、杂散分布以及环路增益等多项仿真结果,并生成环路滤波器各电阻器和电容器的参数值。

最后,可根据工程设计的要求,对相应器件的参数值进行调整,以满足实际应用中工程设计的要求,参数调整过程中,所有仿真结果是可以实时更新的,这样有利于调整过程中对仿真结果的掌握。

相关文档
最新文档