数字电路课程重点总结含习题测验
10套数字电路复习题带完整答案

Made by 遇见 第一套一.选择题(18分)1.以下式子中不正确的是( ) a .1•A =A b .A +A=A c .B A B A +=+ d .1+A =12.已知B A B B A Y ++=下列结果中正确的是( )a .Y =Ab .Y =Bc .Y =A +Bd .B A Y +=3.TTL 反相器输入为低电平时其静态输入电流为( ) a .-3mA b .+5mA c .-1mA d .-7mA4.下列说法不正确的是( ) a .集电极开路的门称为OC 门b .三态门输出端有可能出现三种状态(高阻态、高电平、低电平)c .OC 门输出端直接连接可以实现正逻辑的线或运算d 利用三态门电路可实现双向传输 5.以下错误的是( )a .数字比较器可以比较数字大小b .实现两个一位二进制数相加的电路叫全加器c .实现两个一位二进制数和来自低位的进位相加的电路叫全加器d .编码器可分为普通全加器和优先编码器 6.下列描述不正确的是( )a .触发器具有两种状态,当Q=1时触发器处于1态b .时序电路必然存在状态循环c .异步时序电路的响应速度要比同步时序电路的响应速度慢d .边沿触发器具有前沿触发和后沿触发两种方式,能有效克服同步触发器的空翻现象 7.电路如下图(图中为下降沿Jk 触发器),触发器当前状态Q 3 Q 2 Q 1为“011”,请问时钟作用下,触发器下一状态为( )a .“110”b .“100”c .“010”d .“000”8、下列描述不正确的是( )a .时序逻辑电路某一时刻的电路状态取决于电路进入该时刻前所处的状态。
b .寄存器只能存储小量数据,存储器可存储大量数据。
c .主从JK 触发器主触发器具有一次翻转性d .上面描述至少有一个不正确 9.下列描述不正确的是( )a .EEPROM 具有数据长期保存的功能且比EPROM 使用方便b .集成二—十进制计数器和集成二进制计数器均可方便扩展。
数字电路习题及答案

·数字电路与系统-习题答案1第1 章数字逻辑基础1.1 什么是数字电路?与模拟电路相比,数字电路具有哪些特点?答:处理数字信号并能完成数字运算的电路系统称为数字电路。
特点:采用二进制,结构简单易于集成;可用于数值计算和逻辑运算;抗干扰,精度高;便于长期存储和远程传输,保密性好,通用性强。
1.3 把下列二进制数转换成十进制数。
(1)(11000101)2 = (197)10(2)(0.01001)2 = (0.28125)10(3)(1010.001)2 = (10.125)101.4 把下列十进制数转换成二进制数。
(1)(12.0625)10 = (1100.0001)2(2)(127.25)10 = (1111111.01)2(3)(101)10 = (1100101)21.5 把二进制数(110101111.110)2分别转换成十进制数、八进制数和十六进制数。
答:(110101111.110)2 =(431.75)10 =(657.6)8 =(1AF.C)161.6 把八进制数(623.77)8分别转换成十进制数、十六进制数和二进制数。
答:(623.77)8 =(403.98)10 =(193.FC)16 =(110010011.111111)21.7 把十六进制数(2AC5.D)16分别转换成十进制数、八进制数和二进制数。
答:(2AC5.D)16 =(10949.81)10 =(25305.64)8 =(10101011000101.1101)21.8 把十进制数(432.13)10转换成五进制数。
答:(432.13)10 =(3212.0316)51.9 用8421BCD 码表示下列十进制数。
(1)(42.78)10 =(0100 0010.0111 1000)8421BCD(2)(103.65)10 =(0001 0000 0011.0110 0101)8421BCD(3)(9.04)10 =(1001.0000 0100)8421BCD数字电路与系统-习题答案21.10 把下列8421BCD 码表示成十进制数。
(完整版)数电知识点汇总

数电知识点汇总第一章:1,二进制数、十六进制与十进制数的互化,十进制化为8421BCD代码2,原码,补码,反码及化为十进制数3,原码=补码反码+1重点课后作业题:题1.7,1.10第二章:1,与,或,非,与非,或非,异或,同或,与或非的符号(2种不同符号,课本P22,P23上侧)及其表达式。
A☉A☉A……A=?(当A的个数为奇数时,结果为A,当A的个数为偶数时,结果为1)A⊕A⊕A……A=?(当A的个数为奇数时,结果为A,当A的个数为偶数时,结果为0)2,课本P25,P26几个常用公式(化简用)3,定理(代入定理,反演定理,对偶定理),学会求一表达式的对偶式及其反函数。
4,※※卡诺图化简:最小项写1,最大项写0,无关项写×。
画圈注意事项:圈内的“1”必须是2n个;“1”可以重复圈,但每圈一次必须包含没圈过的“1”;每个圈包含“1”的个数尽可能多,但必须相邻,必须为2n个;圈数尽可能的少;要圈完卡诺图上所有的“1”。
5,一个逻辑函数全部最小项之和恒等于16,已知某最小项,求与其相邻的最小项的个数。
7,使用与非门时多余的输入端应该接高电平,或非门多余的输入端应接低电平。
8,三变量逻辑函数的最小项共有8个,任意两个最小项之积为0.9,易混淆知识辨析:1)如果对72个符号进行二进制编码,则至少需要7位二进制代码。
2)要构成13进制计数器,至少需要4个触发器。
3)存储8位二进制信息需要8个触发器。
4)N进制计数器有N个有效状态。
5)一个具有6位地址端的数据选择器的功能是2^6选1.重点课后作业题:P61 题2.10~2.13题中的(1)小题,P62-P63题2.15(7),题2.16(b),题2.18(3)、(5)、(7),P64题2.22(3)、2.23(3)、2.25(3)。
第三章:1,二极管与门,或门的符号(课本P71,P72)2,认识N沟道增强型MOS管,P沟道增强型MOS管,N沟道耗尽型,P沟道耗尽型的符号,学会由符号判断其类型和由类型推其符号。
数字电路考试总结

7
有符号数的表示
二进制的原码、反码、补码
正数的原码、反码、补码表示相同 负数的原码表示:符号位为 负数的反码表示:
1
符号位不变,其余在原码基础上按位取反 在 |D| 的原码基础上按位取反(包括符号位)
负数的补码表示:反码
+1
MSB的权是-2
n1
( 11010 )补 = (
8
)10
数字电路
主要内容: 1、数制与编码
2、逻辑代数
3、组合电路的分析与设计
4、时序电路的分析与设计
1
数制与码制
对于一个具有p位整数,n位小数的r(r≥2)进制数D,有
Dr = dp-1 ... d1 d0 . d-1 ... d-n
i d r i p 1
r:基数
i n
若 r=2, 则 D2
已知有二输入逻辑门,输入A、B 与输出F, 若满足A=1, B=1 时, F=0,则A , B 与F 之间的逻辑关系可能是( )。 A .异或 B .同或 C . 与非 D .或非
18
逻辑代数中的定理
1000个“1”和999个“0” 异或后再与 999个“0”同 证明方法: 完全归纳法(穷举) 递归法 或,结果是 。 2.异或、同或逻辑的公式
其它进制
方法:基数乘除法
整数部分:除 r 取余,逆序排列 小数部分:乘 r 取整,顺序排列 例:( 125.125 )10 = ( )2
5
非十进制数的加法和减法
逢
r 进 1(r 是基数)
两个二进制数的算术运算
加法:进位 减法:借位
1 + 1 = 10 10 – 1 = 1
11010+10111 = ?
数字电路试题及答案

数字电路试题及答案一、选择题1. 数字电路中最基本的逻辑门是以下哪一个?A. 与非门B. 或非门C. 与门D. 异或门答案:C2. 在二进制数系统中,用三个比特(bit)可以表示多少个不同的数值?A. 4B. 6C. 8D. 10答案:C3. 下列哪个触发器具有记忆功能?A. 组合逻辑B. 时序逻辑C. D型触发器D. T型触发器答案:C4. 在数字电路中,"0" 和 "1" 分别代表什么逻辑状态?A. 低电平 / 高电平B. 高电平 / 低电平C. 接地 / 供电D. 禁用 / 启用答案:A5. 以下哪种类型的逻辑门是使用晶体管实现开关功能的?A. 模拟门B. 数字门C. 模拟数字门D. 晶体管逻辑门答案:D二、填空题1. 在数字电路中,一个______门输出的高电平可以驱动多个输入端,而不会改变输出电平。
答案:或门2. _______是数字电路设计中的一种基本方法,它将复杂的电路分解为更简单的子电路。
答案:模块化设计3. 在数字电路中,一个______触发器在时钟信号的上升沿改变状态,而______触发器在下降沿改变状态。
答案:D型;JK型4. 一个4位二进制计数器的最大输出值是______。
答案:155. 在数字电路中,______是一种用于存储数据的电路,它可以在没有时钟信号的情况下保持信息。
答案:触发器三、简答题1. 请简述数字电路与模拟电路的主要区别。
答:数字电路处理的是离散的信号,通常只有两种状态(如高电平代表“1”,低电平代表“0”),而模拟电路处理的是连续变化的信号。
数字电路的主要优点是抗干扰能力强,易于实现逻辑运算和存储功能,而模拟电路则更擅长处理连续变化的信号,如音频和视频信号。
2. 什么是组合逻辑和时序逻辑?答:组合逻辑是指其输出仅依赖于当前输入信号的逻辑电路,不包含存储元件,如与门、或门和非门等。
时序逻辑则包含存储元件(如触发器),其输出不仅依赖于当前的输入信号,还依赖于历史状态,因此具有记忆功能。
数字电路课程小结及试题分析

第三章 门电路
门电路是构成各种复杂数字电路的基本逻辑单元,掌握 各种门电路的逻辑功能和电气特性,对于正确使用数字集成 电路是十分必要的。 本章介绍了目前应用最广泛的TTL(TTL反相器 OC门 TS 门 三极管工作状态判断等)和CMOS(CMOS反相器 OD门 TG传 输门 三态门等)两类集成逻辑门电路。在学习这些集成电路 时,应把重点放在它们的外部特性上。 外部特性包含两个内容,一个是输出与输入间的逻辑关 系,即所谓逻辑功能;另一个是外部的电气特性,包括电压 传输特性、输入特性、输出特性等。本章也讲一些集成电路 内部结构和工作原理,但目的是帮助读者加深对器件外特性 的理解,以便更好地利用这些器件。 6 CMOS电路的正确使用
第十章 脉冲波形的产生和整形
本章介绍了各种产生和变换矩形脉冲的电路。 施密特触发器有两种稳态,但状态的维持与翻转受输入信 号电平的控制,所以输出脉冲的宽度是由输入信号决定的。施 密特触发器的主要应用:波形变换、脉冲整形、脉冲鉴幅。 单稳态触发器只有一个稳态,在外加触发脉冲作用下,能 够从稳态翻转为暂稳态。但暂稳态的持续时间取决于电路内部 的元件参数,与输入信号无关。因此,单稳态触发器可以用于 产生脉宽固定的矩形脉冲波形。
《数字逻辑电路》试题分析
19. 20. 21. 22.
门电路的输出状态(高电平、低电平、高阻)判断 给定二进制计数器的计数容量N,计算需要的触发器个数X 单稳态触发器的暂稳态维持时间由什么决定? 施密特触发器的主要应用?(波形变换、脉冲整形、脉冲 鉴幅) 输出端能并联使用的TTL门电路和CMOS门电路有哪些? 编码与译码的概念 组合逻辑电路中的竞争-冒险现象判断 同步与异步时序逻辑电路的区别
21
《数字逻辑电路》试题分析
6.
数字电路课程重点总结含习题

数字电路课程重点总结含习题数电课程各章重点项目一:1、什么是数字信号2、数制、BCD码的转换3、与门、或门、非门及各种复合门逻辑功能和符号4、OC门和三态门的符号、特点及应用5、卡诺图、代数法的化简6、组合逻辑电路的定义7、逻辑函数的一般表示形式8、组合逻辑电路的分析9、组合逻辑电路的设计(例如:全加器、三人表决器)项目二:1、译码器74LS138的功能和应用(尤其是构成函数发生器)2、数据选择器74LS151的功能和应用(尤其是构成函数发生器)3、编码器、全加器、数值比较器的功能;4、抢答器电路的理解;项目三项目五:1、触发器的特性和分类2、掌握RS、JK、D、T触发器的逻辑功能和特性方程3、掌握同步式、维持阻塞式、边沿式触发器的触发方式4、会根据给定触发器类型,分析画出触发器输出波形5、时序逻辑电路的定义和分类6、时序逻辑电路的分析7、计数器74LS161的功能和应用(反馈复位法CR和反馈预置法LD构成任意进制计数器)8、CD4520的功能和应用(构成任意进制计数器)9、CD4518的功能和应用(构成任意进制计数器)第一章逻辑代数基础知识要点一、在时间和数值上均做断续变化的信号,称为数字信号二、二进制、十进制、十六进制数之间的转换;A、R进制转换成十进制:按权展开,求和。
(1101.101)2=1×23 +1×22+0×21+1×20+1×2-1+0×2-2+1×2-3(4E6)H= 4⨯162+14 ⨯161+6 ⨯160=(1254)DB、十进制转换成R进制:整数部分除R取余法,小数部分乘R取整法。
C、二进制转换八进制:三位并一位,八进制转换二进制:一位拆三位D、二进制转换十六进制:四位并一位,十六进制转换二进制:一位拆四位( 38)10=(10 0110 )2 =( 26 )16=( 46 )8=( 0011 1000 ) 8421BCD =( 0110 1011) 余3BCD三、8421BCD、5421BCD、余3BCD码、格雷码8421BCD码①特点:每位十进制用四位二进制表示,并从高位到低位8 4 2 1即23、 22、 21、20 属于有权码。
数字电路试题及答案

数字电路试题及答案一、选择题(每题2分,共20分)1. 数字电路中最基本的逻辑关系是:A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑2. 以下哪个不是数字电路的优点?A. 高速度B. 低功耗C. 可编程性D. 易于制造3. 一个3输入的与门,当所有输入都为1时,输出为:A. 0B. 1C. 2D. 34. 触发器的主要用途是:A. 存储一位二进制信息B. 进行算术运算C. 执行逻辑判断D. 放大信号5. 下列哪个不是组合逻辑电路的特点?A. 输出只依赖于当前的输入B. 输出可以延迟输入C. 没有记忆功能D. 可以进行复杂的逻辑运算二、填空题(每空2分,共20分)6. 一个典型的数字电路由________、________和输出三部分组成。
7. 一个4位二进制计数器可以计数的最大数值是________。
8. 一个D触发器的两个主要输入端是________和________。
9. 在数字电路中,________是一种常用的同步信号,用于协调电路的时序。
10. 一个3-8译码器可以将3位二进制信号转换为________种可能的输出状态。
三、简答题(每题15分,共30分)11. 简述数字电路与模拟电路的主要区别。
12. 解释什么是时钟信号,并说明它在数字电路中的作用。
四、计算题(每题15分,共30分)13. 给定一个逻辑表达式 Y = A'B + AB',使用卡诺图化简该表达式,并画出相应的逻辑电路图。
14. 设计一个2位二进制计数器,使用D触发器实现,并说明其工作原理。
答案一、选择题1. 答案:A(与逻辑)2. 答案:D(易于制造)3. 答案:B(1)4. 答案:A(存储一位二进制信息)5. 答案:B(输出可以延迟输入)二、填空题6. 答案:输入、处理7. 答案:15(2^4 - 1)8. 答案:数据输入(D)、时钟输入(CLK)9. 答案:时钟信号(Clock Signal)10. 答案:8三、简答题11. 数字电路与模拟电路的主要区别在于:数字电路处理的是离散的数字信号,而模拟电路处理的是连续的模拟信号。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
数电课程各章重点项目一:1、什么是数字信号2、数制、BCD码的转换3、与门、或门、非门及各种复合门逻辑功能和符号4、OC门和三态门的符号、特点及应用5、卡诺图、代数法的化简6、组合逻辑电路的定义7、逻辑函数的一般表示形式8、组合逻辑电路的分析9、组合逻辑电路的设计(例如:全加器、三人表决器)项目二:1、译码器74LS138的功能和应用(尤其是构成函数发生器)2、数据选择器74LS151的功能和应用(尤其是构成函数发生器)3、编码器、全加器、数值比较器的功能;4、抢答器电路的理解;项目三项目五:1、触发器的特性和分类2、掌握RS、JK、D、T触发器的逻辑功能和特性方程3、掌握同步式、维持阻塞式、边沿式触发器的触发方式4、会根据给定触发器类型,分析画出触发器输出波形5、时序逻辑电路的定义和分类6、时序逻辑电路的分析7、计数器74LS161的功能和应用(反馈复位法CR和反馈预置法LD构成任意进制计数器)8、CD4520的功能和应用(构成任意进制计数器)9、CD4518的功能和应用(构成任意进制计数器)第一章逻辑代数基础知识要点一、在时间和数值上均做断续变化的信号,称为数字信号二、二进制、十进制、十六进制数之间的转换;A、R进制转换成十进制:按权展开,求和。
(1101.101)2=1×23+1×22+0×21+1×2+1×2-1+0×2-2+1×2-3(4E6)H= 4⨯162+14 ⨯161+6 ⨯160=(1254)DB、十进制转换成R进制:整数部分除R取余法,小数部分乘R取整法。
C、二进制转换八进制:三位并一位,八进制转换二进制:一位拆三位D、二进制转换十六进制:四位并一位,十六进制转换二进制:一位拆四位( 38)10=(10 0110 )2=( 26 )16=( 46 )8=( 0011 1000 ) 8421BCD =( 0110 1011) 余3BCD 三、8421BCD、5421BCD、余3BCD码、格雷码8421BCD码①特点:每位十进制用四位二进制表示,并从高位到低位8 4 2 1即23、 22、 21、2属于有权码。
②注意:不允许出现1010~1111这六个代码,十进制没有相应数码,称作伪码。
5421BCD码①特点:每位十进制用四位二进制表示,并从高位到低位5 4 2 1,属于有权码。
②注意:不允许出现0101、0110、0111、1101、1110、1111,十进制没有相应数码,称作伪码。
余3 BCD 码①特点:它与8421BCD码多出(0011)=3,因此称余3 BCD 码,属于无权码。
②注意:不允许出现0000、0001、0010、1101、1110、1111,十进制没有相应数码,称作伪码。
BCD码间转换(1001 0011 0101) 8421BCD= (936) 10(936) 10= (1100 0011 1001) 5421BCD= (1100 0110 1000) 余3BCD(先转换成十进制数,再转换成对应的码制)可靠性编码1.格雷码①特点:任意两个相邻二进制代码仅有一位不同,它是无权码2.奇偶校验码①特点:一个代码由两部分组成:信息位(需要传送的信息本身)和奇偶校验位。
②整个代码中1的总个数为奇数,称为奇校验, 1的总个数为偶数,称为偶校验。
用于检错。
四、逻辑代数的基本公式和常用公式、基本规则逻辑代数的基本公式 逻辑代数常用公式:吸收律:A AB A =+消去律:B A B A A +=+ A B A AB =+ 多余项定律:C A AB BC C A AB +=++ 反演定律:B A AB += B A B A ∙=+ B A AB B A B A +=+ 基本规则:反演规则和对偶规则,例1-5五、逻辑函数的三种表示方法及其互相转换:真值表、逻辑表达式、卡诺图、波形图、逻辑电路图 六、逻辑函数的最小项表示法:最小项的性质; 七、逻辑函数的化简:要求按步骤解答1、 利用公式法对逻辑函数进行化简2、 利用卡诺图对逻辑函数化简3、 具有约束条件的逻辑函数化简解:利用卡诺图化简逻辑函数 :Y AB ABC ABC =++()Y AB C C ABC ABC ABC ABC ABC ABC=+++=+++Y AB BC =+例1.2 利用卡诺图化简逻辑函数 ∑=)107653()(、、、、m ABCD Y 约束条件为∑8)4210(、、、、m 解:函数Y 的卡诺图如下:00 01 11 1000011110AB CD111×11××××D B A Y +=例3:F ABC ABCD AB AD ABC BC =+++++第二章 门电路知识要点一、基本门电路及其逻辑符号逻辑代数的三种基本运算关系:与、或、非与非门、或非门、异或门、同或门、与或非门;OC 门、三态门;(与非门:Y A B =∙)(或非门:Y A B=+)(异或门:Y A BAB AB =⊕=+)(同或门:Y=AB AB AB =+)(与或非门: Y AB CD =+)F C AB AD=++OC 门(集电极开路的与非门)OC 门电路在工作时需外接上拉电阻RL 和电源。
多个OC 门串联可以实现“线与”功能。
12F F F AB CD AB CD =⋅=⋅=+三态门(TS 门)三态门有三种状态:高电平、低电平;高阻抗TTL 门电路,在使用时,一般的电源电压5.05±V 。
悬空的管脚,相当于接高电平。
CMOS 门电路在使用时,一般的电源电压315+-+V 。
闲置输入端不能悬空,对于与门应当接到高电平,对于或门应当接到低电平。
第三章 组合逻辑电路知识要点一、组合逻辑电路:任意时刻的输出仅仅取决于该时刻的输入,与电路原来的状态无关。
二、 逻辑函数表示方法:真值表、卡诺图、状态图、波形图、逻辑表达式三、组合逻辑电路的分析方法(按步骤解题)逻辑功能真值表化简写出逻辑函数式逻辑图→→→→例:分析以下电路逻辑功能1、逐级写表达式:1F A B =∙ 2F B C =∙2、12F F F A B B C =+=∙+∙3、根据表达式填真值表 四、组合逻辑电路的设计例:某培训班进行结业考试。
有三名评判员,两名为副评判员。
在评判时,按照少数服从多数原则,有两个货两个以上评判员同意,即通过。
试用与非门构成逻辑电路实现此评判规定。
解:1)、根据要求,设定三个输入变量A 、B 、CA 表示主裁判 ;B 、C 表示副裁判;“1”表示认为合格;“0”表示认为不合格。
设定输出变量Z ;1 表示考试通过,0表示不通过 2)、列写真值表Z A B CA B C A B C A B C=+++Z A B A C BC =++3)、 依据所选器件类型,进行函数表达式变换,并画出逻辑电路图。
Z AB AC BC =∙∙五、若干常用组合逻辑电路4位数值比较器(74LS85)二-十进制(BCD)优先编码器74LS147注意:输入:逻辑0(低电平)有效;输出:反码输出74LS138(3线-8线译码器)G1,AG2,BG2控制信号,EN=1,译码器处于工作状态。
EN=0 ,译码器处于禁止状态。
即74LS138进行译码工作时,必须使EN=1;此时:G1=1,AG2=0,BG2=074LS151(8 选1 数据选择器)使能端低电平有效全加器(74LS283)比较器(74LS85)(真值表分析)例:如图所示电路,74LS283为四位全加器,74LS85为四位数值比较器。
拨动逻辑开关K1-K8,试分析在下列五种情况下,LED1、LED2、LED3、LED4发光情况。
(1)当K8K7K6K5=1000,K4K3K2K1=0011;____ _发亮;(2)当K8K7K6K5=0110,K4K3K2K1=0010;___________发亮;(3)当K8K7K6K5=0011,K4K3K2K1=1100;___________发亮;(4)当K8K7K6K5=1000,K4K3K2K1=1110;___ ___发亮;(5)当K8K7K6K5=1111,K4K3K2K1=1100;___ ___发亮;选通控制端—S12712112AAADAAADAAADY+⋅⋅⋅++=,选择器被禁止时当1=S),选择器被选中(使能时当0=S10==YY译码器(74LS138)(真值表分析)(74LS138在使用过程中,1231,0,0S S S ===) 试设计一个三位多数表决电路,用译码器74LS138实现 解:1. 逻辑定义设A 、B 、C 为三个输入变量,Y 为输出变量。
逻辑1表示同意,逻辑0表示不同意,输出变量Y=1表示事件成立,逻辑0表示事件不成立。
2. 根据题意列出真值表AB C Y 000000000000000011111111111111113. 经化简函数Y 的最简与或式为:AC BC AB Y ++=4. 用门电路与非门实现函数Y 的与非—与非表达式为:AC BC AB Y= 逻辑图如下:Y5. 用3—8译码器74LS138实现由于74LS138为低电平译码,故有i i Y m = 由真值表得出Y 的最小项表示法为:7653m m m m Y +++=7653m m m m ⋅⋅⋅= 7653Y Y Y Y ⋅⋅⋅= 用74LS138实现的逻辑图如下:B C 10优先编码器(74LS147)显示译码器(CD4511)例:如图所示,当74LS147输入信号1~9IN IN 为111000101时, 试问74LS147输出信号DCBA 是 ,数码管显示数字是___________________。
(注;74LS147为十线-四线高位优先编码器,74LS04为六反相器, CD4511为七段显示译码/驱动器)8段数码管共有两类,共阴极和共阳极。
共阴极:提供高电平,驱动数码管显示;共阳极:提供低电平,驱动数码管显示。
触发器知识要点一、触发器:能储存一位二进制信号的单元二、触发器分类:功能分:RS 触发器、JK 触发器、D 触发器、T 触发器、T'触发器 触发方式分:基本RS 触发器、电平触发器、边沿触发器、主从触发器 三、各类触发器框图、功能表和特性方程RS 触发器:n n Q R S Q+=+1(SR=0) (R=S=0 1n n Q Q +=“保持”;R=0,S=1 10n Q +=“置0”R=1,S=0 11n Q+= “置1”; R=S=1 状态不定)JK 触发器: n n n Q K Q J Q +=+1 (J=K=0 1n n QQ +=“保持”;J=0,K=1 10n Q +=“置0”J=1,K=0 11n Q+= “置1”; J=K=1 1n n Q Q +=“翻转”)D 触发器: D Qn =+1T 触发器: n n n Q T Q T Q +=+1 T'触发器: n n Q Q =+1(教材P151)四、各类触发器动作特点及波形图画法基本RS 触发器:S D 、R D 每一变化对输出均产生影响时钟控制RS 触发器:在CP 高电平期间R 、S 变化对输出有影响T'触发器:Q 是CP 的二分频边沿触发器:触发器的次态仅取决于CP (上升沿/下降沿)到达时输入信号状态。