数字逻辑电路 吉林大学2020秋 课程机考复习题库答案

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
(2分)为实现将JK触发器转换为D触发器 应使
A. J=D,K=D
(2分)在下列逻辑电路中 不是组合逻辑电路的有
D. 寄存器
(2分)三态门输出端的三种状态分别是高电平状态,低电平状态和
C. 高阻抗输出状态
(2分)存在约束条件的触发器是
C. JK触发器
(2分)欲对全班53个同学以二进制代码编码表示,最少需要二进制的位数是()
B. 6
(2分)所谓三极管工作在饱和状态,是指三极管
C. 发射结反偏置,集电结正偏置
(2分)下列说法是正确的是
A. 施密特触发器的回差电压ΔU=UT+-UT-
(2分)一个触发器可记录一位二进制代码它有 ( ) 个稳态
C. 2
(2分)一个8选一数据选择器的数据输入端有( )个
E. 8
(3分)欲使JK触发器按Qn + 1=Qn工作 可使JK触发器的输入端
A. 5
(2分)四位比较器(74LS85)的三个输出信号A〉B,A=B,A<B中,只有一个是有效信号时,它呈现
B. 低电平
(2分)测试放大电路输出电压幅值与相位的变化,可以得到它的频率响应,条件是
A. 输入电压幅值不变,改变频率
(2分)下列说法正确的是( )
D. 竞争-冒险一般是由于信号传输延迟时间不一致引起的
3、设计一个“111…”序列检测器。该序列检测器可以用来检测串行输入的二进制序列,当连续输入3个或3个以上1时,序列检测器输出为1,其他情况下输出为0(要求用JK触发器实现)。
4、分析下图所示的时序逻辑电路,要求:给出分析的必要步骤,描述电路的逻辑功能。
5、用与非门设计一个组合逻辑电路。该电路输入为一位十进制的8421码,当其值大于或等于8和小于等于3时输出F的值为1,否则F的值为0。
数字逻辑电路复习题
一、数制与数码
1、(56)10 =( 111000 )2=( 38 )16
2、(-1011)2 =( 11011 )原码=( 10101 )补码
3、(2018.12)10 =( )余3
4、 四位典型二进制格林码1110的二进制数为( 1011 )
5、(49)10 =( 110001 )2=( 61 )8
6、设计一个模3计数器。要求计数代码为典型格林码,用JK触发器实现,写出完整设计过程。
7、用或非门设计一个组合逻辑电路。该电路输入为一位十进制的8421码,当其值大于7和小于2时输出F的值为1,否则F的值为0。
7、设计一个模3计数器。要求计数代码按照二进制数自然排列,用JK触发器实现,写出完整设计过程。
C. 饱和区或截止区
(2分)当用异步I/O输出结构的PAL设计逻辑电路时 它们相当于
A. 组合逻辑电路
(2分)用输出低点平有效的3/8译码器和逻辑门实现某一逻辑函数
A. 一定用与门
(2分)按计数过程中数字增减趋势,计数器可分为加法计数器,可逆计数器和
A. 减法计数器
(2分)五个D触发器构成环形计数器 其计数长度为
6、(-1001)2 =( 10110 )反码=( 10111 )补码
7、(25.31)10 =( 0010 0101.0011 0001 )8421BCD
8、典型二进制格林码1010的四位二进制数为( 1100 )
9、(135)10 =( 10000100 )2=( 84 )16
10、(-1010)2 =( 11000 )原码=( 11000 )补码
9、分析下图所示的时序逻辑电路,要求:给出分析的必要步骤,描述电路的逻辑功能。
(2分)正逻辑是指
C. 高电平用“1”表示,低电平用“0”表示
(2分)五个D触发器构成环形计数器,其计数长度为
B. 10
(2分)一个T触发器,在T=1时,来一个时钟脉冲后,则触发器( )
D. 翻转
(2分)数字电路中的三极管工作在
6、化简逻辑函数F(A、B、C、D)=
简正确的答案题
1、用一片双四选一数据选择器74LS153,实现一位全加器的功能(74LS153见下图)。
2、 用D触发器实现T触发器的逻辑功能,画出电路图(可以根据需要选用适当的逻辑门)。
3、试用编码器74LS138和门电路实现逻辑函数: ,画出逻辑电路图。
4、用电平触发式RS触发器实现T触发器的逻辑功能,画出电路图(可以根据需要选用适当的逻辑门)。
3、用与非门设计一个组合逻辑电路。该电路为学生数学科目分数的判断电路,设学生成绩为10分制,当其成绩及格时,即值大于或等于6并且小于或等于10时输出F的值为1,否则F的值为0。
五、分析设计
1、 设计一个模4计数器。要求计数代码为典型格林码,用JK触发器实现,写出完整设计过程。
2、分析下图所示的时序逻辑电路,要求:给出分析的必要步骤,描述电路的逻辑功能。
D. 试用1024×4位的RAM构成4096×16位的存百度文库单元,需要16片RAM
(3分)逻辑表达式Y=AB可以用 (CD) 实现
A. J=K=1
C. J=Q,K=Q
D. J=Q,K=1
E. J=1,K=Q
(3分)PLD器件的基本结构组成有
A. 与阵列
B. 或阵列
C. 输入缓冲电路
D. 输出电路
(3分)下列说法正确的是( )
A. 存储器容量等于字线×位线
C. 试用1024×4位的RAM构成4096×4位的存储单元,需要进行字扩展
11、(2018.12)10 =( )8421BCD
12、四位二进制数1110的典型二进制格林码为( 1111 )
二、逻辑代数
1、证明 等式成立。
2、利用卡诺图化简逻辑函数F(A、B、C、D)=
3、将F(A,B,C)= 转换成最大项之积的形式。
4、利用卡诺图化简逻辑函数F(A、B、C、D)=
5、已知:x(a,b,c,d) =∏M(0,2,3,4,5,7,9,10),y(a,b,c,d) =∑m(0,1,4,5,6,8,10,12,13),
5、用一片双四选一数据选择器74LS153,实现一位全减器的功能(74LS153见上图)。
6、分析下图所示逻辑电路,说明其逻辑功能。
四、组合电路设计
1、 用与非门设计一个组合电路。该电路输入为一位十进制的8421码,当其值大于5时输出F的值为1,小于5时输出F的值为0,写出完整设计过程。
2、用与非门设计一个组合电路。该电路输入为一位十进制的8421码,当其值小于6时输出F的值为1,大于6时输出F的值为0,写出完整设计过程。
相关文档
最新文档