(s)第九章 金属化与多层互连
金属化和多层互连

• 溅射剥离从衬底表面去除原生氧化层 • Ti 或 Co 沉积 • 退火形成金属硅化物 • Ti 或 Co 不与SiO2反应,金属硅化物在硅和Ti 或Co接
触处形成 • 去除Ti 或 Co • 选择性再次退火以增强电导率
多晶硅/硅化物复合栅结构
TiSi 2
多晶硅栅极
从中可以看出,采用低电阻率的互连材料和 低介电常数的介质材料可以有效降低互连系统的 延迟时间。
铜及低K介质
铜及低K介质的优势:
铜的电阻率低,可以极大降低互连引线电阻;
Cu
1.7 mWcm
Al
2.65 mWcm
铜的抗电迁移能力强,没有应力迁移,可靠性强; 低K介质,减少了分布电容;
所以,采用铜及低K介质可以进一步减小引线宽度和 厚度,提高集成电路的密度。
铜及低K介质
Cu互连工艺中的关键技术: Cu的沉积技术 低K介质材料的选择和沉积 势垒层材料的选择和沉积技术 Cu的CMP平整化技术 大马士革(镶嵌式)结构的互连工艺 可靠性问题
深亚微米技术的发展:
90nm、45nm线宽 300mm(12寸)晶圆
铜及低K介质
系统集成(SOC)
nn+
SiO2
nn+
退火产生金属硅化物
nn+
SiO2
nn+
湿法腐蚀Ti薄膜
自对准栅技术加离子注入可以大幅减小掺杂横向 效应引起的覆盖电容,提高工作频率。
多晶硅栅取代Al栅,由于栅与衬底Si的功函数差 减少,可以使PMOS的开启电压VT绝对值下降1.21.4V左右。
开启电压VTX降低后,器件充放电幅度降低,时间 缩短,从而也可提高工作频率。
《金属化与多层互连》课件

金属化与多层互连的应用领域
半导体制造:用于制造集成电路和芯片
医疗设备制造:用于制造医疗设备,如CT、 MRI等
电子设备制造:用于制造电子设备,如手 机、电脑等
汽车制造:用于制造汽车电子设备,如车 载导航、车载娱乐系统等
航空航天:用于制造航天器和卫星等
通信设备制造:用于制造通信设备,如基 站、路由器等
金属化与多层互连的材料性能要求
导电性:良好 的导电性能, 保证信号传输 的稳定性和速
度
热稳定性:在 机械强度:足 高温环境下保 够的机械强度, 持良好的性能, 保证电路的稳 防止电路损坏 定性和可靠性
化学稳定性: 良好的化学稳 定性,防止电 路受到腐蚀和
氧化
成本:合理的 成本,保证产 品的市场竞争
金属化与多层互连的解决方案
采用先进的金属化工艺,如电镀、溅射等,提高金属化层的质量 优化多层互连的设计,如减小层间距、增加层数等,提高互连的密度和可靠性 采用先进的封装技术,如晶圆级封装、系统级封装等,提高封装的集成度和可靠性 采用先进的测试技术,如X射线、光学显微镜等,提高测试的准确性和效率
金属化与多层互连的发展历程
1960年代:金属化技术开始应用于集成 电路制造
1990年代:金属化技术进一步发展,多 层互连技术成为集成电路制造的主流技术
1970年代:多层互连技术开始出现,提 高了集成电路的密度和性能
2000年代:金属化技术不断创新,多层 互连技术逐渐向高密度、高性能方向发展
1980年代:金属化技术逐渐成熟,多层 互连技术得到广泛应用
沉积:在硅片上沉积金属或 绝缘材料
电镀:在硅片上沉积金属层
热处理:提高金属层的导电 性和稳定性
金属化与多层互连的工艺流程细节
金属化和多层互连

当金属与半导体之间的载流子输运以隧道 穿透为主时,Rc与半导体的掺杂浓度N及 金-半接触的势垒高度qVb 有下面的关系
qVb Rc exp N
qVb在数值上等于金属费米能级上的电子 进入半导体所需的能量。 结论:要获得低接触电阻的金-半接触, 必须减小金-半接触的势垒高度及提高半 导体的掺杂浓度
CoSi2
Ta 或 TaN Cu
W
W
PSG STI n+
+ + n+ p p USG P型井區 N型井區 P型磊晶層 P型晶圓
铜及低K介质
低K介质材料的沉积与刻蚀: 沉积工艺: (1)旋涂工艺:工艺简单,缺陷密度较低,产率高,易于 平整化,不使用危险气体 (2)CVD工艺:与IC工艺兼容性好 刻蚀要求: (1)工艺兼容性好 (2)对刻蚀停止层材料选择性高 (3)能形成垂直图形 (4)对Cu无刻蚀和腐蚀 (5)刻蚀的残留物易于清除
鋁
p+ N型矽
SiO2
鋁
p+
鋁
Al/Si接触的改善
合 金 化 : 采 用 含 少 量 Si 的 Al-Si 合 金 ( 一 般 为 1% ) , 由于合金中已存在足量的 Si ,可以抑制底 层Si的扩散,防止“尖锲”现象。 在 300oC 以上,硅就以一定比例熔于铝中, 在此温度,恒温足够时间,就可在Al-Si界面形成 一层很薄的 Al-Si 合金。 Al 通过 Al-Si 合金和接触 孔下的重掺杂半导体接触,形成欧姆接触
铜及低K介质
势垒层材料: 包括介质势垒层和导电势垒层 介质势垒层材料:SiN、SiC等新材料 主要功能:和介质层形成多层结构,防止介质 在工艺过程或环境中吸潮而影响性能。 导电势垒层:WN、TiN、Ta、TaN等 主要功能:防止Cu扩散、改善Cu的附着性、 作为CMP和刻蚀停止层、作为保护层。
硅集成电路工艺基础9

第九章金属化与多层互连金属及金属性材料在集成电路技术中的应用被称为金属化。
按其在集成电路中的功能划分,金属材料可分为三大类:¾MOSFET栅电极材料:早期nMOS集成电路工艺中使用较多的是铝栅,目前CMOS集成电路工艺技术中最常用的是多晶硅栅。
¾互连材料:将芯片内的各独立元器件连接成具有一定功能的电路模块。
铝是广泛使用的互连金属材料,目前在ULSI中,铜互连金属材料得到了越来越广泛的运用。
¾接触材料:直接与半导体接触,并提供与外部相连的连接点。
铝是一种常用的接触材料,但目前应用较广泛的接触材料是硅化)等。
物,如铂硅(PtSi)和钴硅(CoSi2集成电路中使用的金属材料,除了常用的金属如Al,Cu,Pt,W 等以外,还包括重掺杂多晶硅、金属硅化物、金属合金等金属性材料。
9.1、集成电路对金属化材料特性的要求¾与n+,p+硅或多晶硅能够形成欧姆接触,接触电阻小;¾长时期在较高电流密度负荷下,抗电迁移性能要好;¾与绝缘体(如SiO)有良好的附着性;2¾耐腐蚀;¾易于淀积和刻蚀;¾易于键合,而且键合点能经受长期工作;¾多层互连要求层与层之间绝缘性好,不互相渗透和扩散。
9.1.1、晶格结构和外延生长特性的要求金属材料特性与其晶格结构有关,集成电路中金属薄膜:¾外延生长¾单晶膜具有最理想的特性。
采用外延生长可以消除缺陷,晶体结构好,提高金属薄膜的性能,降低电阻率和电迁移率,得到良好的金属/半导体接触或金属/绝缘体接触界面。
9.1.2、电学特性金属材料在集成电路中应用时,须考虑的电学性能主要包括电阻率、电阻率的温度系数(TCR)、功函数、与半导体接触的肖特基势垒高度。
对于接触材料和栅电极材料,其功函数、与半导体材料的肖特基势垒高度和接触电阻是非常重要的参数。
9.1.3,通过优化生长过程可以减小。
集成电路工艺基础金属化及多层互连

后部工序
❖ 主要流程 ▪ 划片;装片;焊引线;封装;成品测试;打印 包装
❖1. 划片用激光束、金刚刀、金刚砂轮
❖2. 装(粘)片
装片就是把芯片装配到管壳底座或框架上去。 常用的方法有树脂粘结,共晶焊接,铅锡合金焊接等。
银浆
芯片
❖ 互连系统已经成为限制集成电路技术进一步发展 的重要因素,单层金属互连无法满足需求,必须 使用多层金属互连技术。
多层金属互连技术对VLSI的意义
❖ 可以使VLSI的集成密度大大增加,从而进一步提 高集成度。 ▪ 互连是器件之间的互连
❖ 可以降低互连线导致的延迟时间
RC l 2
t m tox
❖ 可以在更小的芯片面积上实现相同的电路功能 ❖ 互连线每增加一层,需要增加两块掩膜版
❖寻找新的互连金属材料-第4种方法
铜及低K介质
❖互连引线的延迟时间常数
RCl wll2
wt t tt
m
ox
m ox
▪ 低电阻率材料(Cu) Cu2.0cm
▪ 低K介质材料
以Cu作为互连材料的工艺流程
❖ 0.18um以下的工艺所需 ❖ 双大马士革(Dual-Damascence)工艺
▪ 工艺流程 ▪ 互连+通孔同时淀积,CMP时仅需对互连材料
求有一个扩散阻挡层。
集成电路对金属化材料特性的要求
❖ 晶格结构与外延生长的影响 ▪ 薄膜的晶格结构决定其特性
❖ 电学特性 ▪ 电阻率、TCR、功函数、肖特基势垒高度等
❖ 机械特性、热力学特性以及化学特性
铝在集成电路中的应用
❖ Al的优点:
▪ 电阻率低 Al2.7cm
第九章金属化与多层连接1

9.2.4 Al/Si接触的改进
1 Al-Si合金金属化引线
采用铝硅合金代替纯铝作为接触和互连材料, 防止尖楔现象。
问题:出现分凝现象。即,在较高合金退火温 度时熔解在铝中的硅,在冷却过程中又从铝中析出。 该现象产生一个个硅单晶的结瘤。影响器件的 可靠性,有可能导致互连线短路。
2 铝-掺杂多晶硅双层金属化结构
金属势垒层材料(阻挡层金属)选择要求:保形的通 孔和沟槽淀积性能;好的势垒性能;低的通孔电阻;与 铜有好的黏附性;与铜的CMP工艺兼容。如:WN、TiN
9.3.5 金属Cu的淀积技术
采用大马士革(镶嵌)工艺进行Cu布线。 过程与上述相似。
9.3.6 低K介质和Cu互连集成技术中的可靠性问题
可靠性问题涉及:电迁移、应力迁移、热循 环稳定性、介电应力、热导率。
2 中值失效时间
表征电迁移现象的物理量是互连引线的中值失效 时间MTF(media time to failure),即50%互连引线 失效时间,其值正比于引线截面积,反比于质量输 运率
3 改进电迁移的方法
1) 结构的影响和“竹状”结构的选择
MTF随着铝线宽度的减小和长度的增加而降
低。
“竹状”铝引线 结构,组成多晶 体的晶粒从下而 上贯穿引线截面, 晶粒间界垂直于 电流的方向,所 以晶粒间界的扩 散不起作用。
第九章 金属化与多层互连
9.1 引言
金属化:金属及金属材料在集成电路技术中的应用。
根据金属在集成电路中的功能划分,可以分为三类:
互连材料——将同一芯片的各个独立的元器件连接成蚀,好的抗电迁移 特性。
互连连线是金属化工艺的主要组成部分;
大部分使用铜铝合金;
R ( l ) /(wtm )
Chap.9 金属化与多层互连

热退火提高电导率
CMP去除沟槽或通孔之外的铜
天津工业大学
双大马士革( Dual Damascene )工艺流程
天津工业大学
电镀铜(Electrochemical Plating,ECP)
电镀过程中铜离子对已淀积铜表面的轰击,形成一种淀 积/刻蚀/淀积的过程,提高其台阶覆盖和沟槽填充能力
天津工业大学
Chap.9 金属化与多层互连
1 2 3 4 5
IC中金属的作用及分类
铝在集成电路技术中的应用
铜及其他金属在IC中的应用 多晶硅及硅化物在IC中的应用
大规模集成电路与多层互连工艺
天津工业大学
IC中金属的分类
金属化:金属及金属性材料在集成电路技术中的应用 MOSFET栅电极材料 (重掺杂多晶硅) IC 中 的 金 属 互连材料
天津工业大学
互连引线的延迟时间: RC常数: R=(ρl)/(ωtm)
Cu作为互连材料的工艺流 程: ——Dual Damascene 双大马士革工艺
C=(εωl)/tox
RC=(ρεl2)/(tm tox)
天津工业大学
双大马士革( Dual Damascene )工艺流程
预清洗 Biblioteka 蚀沟槽或通孔 PVD淀积阻挡层(Ta或者TaN) PVD或者CVD淀积铜籽晶层 电化学镀制备铜体相层,填满通孔或沟槽
(常用金属及金属合金)
接触材料 (金属硅化物)
天津工业大学
IC中的金属
天津工业大学
IC中的金属
天津工业大学
§9.1 集成电路对金属化材料的要求
与n+,p+硅或多晶硅能形成低阻的欧姆接触,能提供低 阻互连引线,以提高电路速度 长时期在较高电流密度负荷下,抗电迁移能力要好 与绝缘体有良好的附着性 耐腐蚀
金属化与多层互连

②Si在Al中扩散:Si在Al薄膜中的扩散比 在晶体Al中大40倍。
③Al与SiO2反应:3SiO2+4Al→3Si+2Al2O3
好处:降低Al/Si欧姆接触电阻;
改善Al与SiO2的粘附性。
9.2.3 Al/Si接触的尖楔现象
图9.3 Al-Si接触引线工艺
T=500℃,t=30min., A=16μm2,W=5μm, d=1μm,消耗Si层厚度
①在低K介质层上刻蚀出Cu互连线用的沟槽; ②CVD淀积一层薄的金属势垒层:防止Cu的扩散; ③溅射淀积Cu的籽晶层:电镀或化学镀Cu需要; ④沟槽和通孔淀积Cu:电镀或化学镀; ⑤400℃下退火; ⑥Cu的CMP。
铜金属化(Copper Metallization)
9.4 多晶硅及硅化物
多晶硅:CMOS多晶硅 栅、局域互连线;
RC常数:表征互连线延迟,即 RC l 。
t m t ox ρ-互连线电阻率,l-互连线长度,ε-介质层介电常数
①低ρ的互连线:Cu,ρ=1.72μΩcm; (Al,ρ=2.82μΩcm)
②低K (ε)的介质材料: ε<3.5
Cu互连工艺的关键
①Cu的淀积:不能采用传统的Al互连布线工艺。 (没有适合Cu的传统刻蚀工艺)
Z=0.35μm。 (相当于VLSI的结深) ∵Si非均匀消耗, ∴实际上,A*<<A,即
Z*>>Z,故 Al形成尖楔
尖楔现象
机理:Si在Al中的溶解度及快速 扩散,使Al像尖钉一样楔进Si衬 底;
深度:超过1μm; 特点: <111>衬底:横向扩展 <100> 衬底:纵向扩展 MOS器件突出。 改善:Al中加1wt%-4wt%的过
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
9.2.3 Al/Si接触中的尖楔现象
图9.3 Al-Si接触引线工艺 T=500℃,t=30min., A=4.4μm2,W=5μm, d=1μm,则 消耗Si层厚度Z=0.3μm。 ∵Si非均匀消耗, ∴实际上,A*<<A,即 Z*>>Z,故 Al形成尖楔
尖楔现象
机理: Si在Al中的溶解度及 快速扩散。 特点: <111>衬底:横向扩展 <100> 衬底:纵向扩展 MOS器件突出。
9.3 Cu及低K介质
问题的引出: 互连线延迟随器件尺寸的缩小 而增加;亚微米尺寸,互连延迟 大于栅(门)延迟。 l 2 RC 如何降低RC常数——表征互连线延迟,即 tmtox ρ-互连线电阻率,l-互连线长度,ε-介质层介电常数 tm-引线厚度,tox-互连线下介质层厚度。 ①低ρ的互连线:Cu,ρ=1.72μΩcm; (Al,ρ=2.82μΩcm) ②低K (ε)的介质材料: ε<3.5
9.4.3 多晶硅互连及其局限性
l 2 ox 互连延迟时间常数RC:RC Rs tox
Rs、 l- -互连线方块电阻和长度, εox、tox-多晶硅互连线下面介质层的介电常数和厚度; 局限性:电阻率过高;
9.5 VLSI与多层互连
多层互连的提出: 互连线面积占主要; 时延常数RC占主要。 9.5.1 多层互连对VLSI的意义 1.使集成密度大大增加,集成度提高; 2.使单位芯片面积上可用的互连线面积大大增加; 3.降低互连延迟: ①有效降低了互连线长度; ②使所有互连线接近于平均长度; ③降低连线总电容随连线间隔缩小而增加的效应; ④减少了连线间的干扰,提高了频率; ⑤加快了整个系统工作速度。 4. 降低成本 (目前Cu互连可高达10层)
9.5.3 多层互连的工艺流程
9.5.4 平坦化
台阶的存在:如,引线孔、通孔边缘; 影响:薄膜的覆盖效果; 改善: ①改进薄膜淀积的工艺: 行星旋转式真空蒸发装置; 溅射替代蒸发; ②PSG、BPSG回流; ③平坦化工艺
BPSG回流工艺
牺牲层工艺:等离子刻蚀工艺
9.5.5 CMP工艺
CMP:chemical mechanical planarization化学机械平面化 或 chemical-mechanical polishing 化学机械抛光
9.5.5 CMP工艺
CMP的基本构成: ①磨盘:聚亚胺酯薄片 ②磨料: a.反应剂:氧化剂; b.摩擦剂:SiO2 CMP的基本机理: ①金属被氧化,形成氧化物; ②SiO2磨掉氧化物。 CMP的主要问题: ①终点探测:采用中止层; ②清洗:毛刷+清洗剂;
第九章 金属化与多层互连
主 讲:毛 维
mwxidian@ 西安电子科技大学微电子学院
绪论
金属化:金属及金属性材料在IC中的应用。 分类:(按功能划分) ①MOSFET栅电极材料-MOSFET器件的组成部分; ②互连材料-将各个独立的元件连接成为具有一定功能的电路模 块。 ③接触材料-直接与半导体材料接触的材料, 以及提供与外部相连的接触点。 常用金属材料: Al、Cu、Pt、Au、W、Mo等 常用的金属性材料:掺杂的poly-Si; 金属硅化物--PtSi、CoSi2、WSi2; 金属合金--AlSi、AuCu、CuPt、 TiB2 、 SiGe 、 ZrB2 、 TiC、MoC、TiN。
Cu互连工艺的关键
①Cu的淀积:不能采用传统的Al互连布线工艺。 (没有适合Cu的传统刻蚀工艺) ②低K介质材料的选取与淀积:与Cu的兼容性, 工艺兼容性,高纯度的淀积,可靠性。 ③势垒层材料的选取和淀积:防止Cu扩散; CMP和刻蚀的停止层。 ④Cu的CMP平整化。 ⑤大马士革(镶嵌式)结构的互连工艺。 ⑥低K介质和Cu互连的可靠性。
电阻率(μΩ·cm)
≈109 ≈500到525
铝(Al)
铜(Cu)
660
1083
2.65
1.678
钨(W)
钛(Ti) 钽(Ta) 钼(Mo) 铂(Pt)
3417
1670 2996 2620 1772
8
60 13到16 5 10
9.2 Al的应用
9.2.1 铝膜的制备方法 要求:污染小,淀积 速率快,均匀性、 台阶的覆盖好 方法:真空蒸发法(电阻丝或电子束加热) 溅射法(目前的主流,质量好) 9.2.2 Al/Si接触的现象 ①Al/Si互溶:Al在Si中的溶解度非常低; Si在Al中的溶解度相对较高; ②Si在Al中扩散:Si在Al薄膜中的扩散比在晶体Al中大40倍。 ③Al与SiO2反应:3SiO2+4Al→3Si+2Al2O3 好处:降低Al/Si欧姆接触电阻;改善Al与SiO2的粘附性。
图9.5 Al-未掺杂多晶硅接触
典型工艺: 重磷(砷)掺杂多晶硅薄膜。 优点:抑制铝尖楔; 抑制p+-n结; 作为掺杂扩散源。
③Al-阻挡层结构
作用:替代重磷掺杂多晶硅 典型工艺: PtSi,Pd2Si 作欧姆接触材料, TiN阻挡层。
9.2.5 电迁移现象及其改进方法
电迁移:大电流密度下发生质量(离子)输运。 现象:在阳极端堆积形成小丘或须晶,造成电极间短路; 在阴极端形成空洞,导致电极开路。 机理:在大电流密度作用下,导电电子与铝金属离子发生 动量交换,使金属离子沿电子流方向迁移。
9.3.2 Cu互连工艺流程
RIE技术中金属的去除工序
9.3.2 Cu互连工艺流程
9.3.5 Cu的淀积
主要问题:缺乏刻蚀Cu的合适的传统工艺。 解决:大马士革镶嵌工艺工艺流程: ①在低K介质层上刻蚀出Cu互连线用的沟槽; ②CVD淀积一层薄的金属势垒层:防止Cu的扩散; ③溅射淀积Cu的籽晶层:电镀或化学镀Cu需要; ④沟槽和通孔淀积Cu:电镀或化学镀; ⑤400℃下退火; ⑥Cu的CMP。
9.4 多晶硅及硅化物
多晶硅:CMOS多晶硅栅、局域互连线; 9.4.1 多晶硅栅技术 特点:源、漏自对准; CMOS工艺流程(图9.12) 多晶硅栅取代Al栅: p沟道MOS器件的VT降低1.2-1.4V (通过降低ФMS) VT降低提高了器件性能: ①工作频率提高; ②功耗降低; ③集成度提高;
9.2.5 电迁移现象及其改进方法
改进电迁移的方法 a.“竹状”结构:晶粒间界垂直电流方向。 b.Al-Cu合金和Al-Si-Cu合金:Cu等杂质的分凝降低Al在晶粒间界 的扩散系数。 c.三层夹心结构: 两层Al之间加一层约500Å的金属过渡层, 如Ti、Hf、Cr、Ta。 d.新的互连线:Cu
9.5.2 多层互连对材料的要求
1. 金属材料: ①低电阻率(小于4μΩcm); ②表面平整; ③抗电迁移; ④台阶覆盖好; ⑤易刻蚀; 2.绝缘介质材料 ①低介电常数; ②高击穿电压; ③高电阻率:防止高泄漏电流; ④台阶覆盖好; ⑤易刻蚀; 常用绝缘介质材料:SiO2、Al2O3、PSG、聚铣亚铵等。
9.2.4 Al/Si接触的改善
①Al-Si合金金属化引线:Al中加1wt%-4wt%的过量Si。
新的问题:退火冷却后,Si在Al膜的晶粒间界析出。
影响:
a.析出Si形成单晶结瘤:导致局部过热,互连线失效; b.析出Si与受主杂质Al形成p+-n结:使欧姆电阻增大, 肖特基势垒高度增 加。
②Al-掺杂多晶Si 双层金属化结构
铜电镀工具
9.3.5 Cu的淀积
Cu的电镀: ①电镀液:CuSO4 + H2SO4 ②硅片:接负极;Cu片:接正极; ③化学反应:Cu+H2SO4→ Cu2+ + SO42- + H2 ④Cu2+ :向负极(硅片)迁移,Cu2+ +2e →Cu↓;
Cu的化学镀: Cu2+ +2HCHO+4OH- →Cu+2H2O+H2
绪论
9.1 集成电路对金属化材料的要求
1. 形成低阻欧姆接触;
2. 提供低阻互连线; 3. 抗电迁移; 4. 良好的附着性; 5. 耐腐蚀;
6. 易于淀积和刻蚀;
7. 易键合;
8. 层与层之间绝缘要好。
硅和硅片制造业中所选择的金属(在20℃)
材料硅(SBiblioteka ) 掺杂的多晶硅熔点( ℃)
1412 1412