数字电子技术基础试卷及答案

合集下载

《数字电子技术基础》试题及参考答案

《数字电子技术基础》试题及参考答案

试卷一一、填空题(每空1分,共20分)1、与非门的逻辑功能为。

(全1出0,有0出1)2、数字信号的特点是在时间上和幅值上都是断续变化的,其高电平和低电平常用1和0 来表示。

3、三态门的“三态”指高电平,低电平和高阻状态。

4、逻辑代数的三个重要规则是代入规则、反演规则、对偶规则。

5、为了实现高的频率稳定度,常采用石英晶体振荡器;单稳态触发器受到外触发时进入暂稳态6、同步RS触发器中R、S为高电平有效,基本R、S触发器中R、S 为低电平有效7、在进行A/D转换时,常按下面四个步骤进行,采样、保持、量化、编码。

1. 全1出0,有0出12.时间、幅值、1、03.高电平,低电平,高阻状态4.代入规则对偶规则反演规则5.石英晶体暂稳态6.高低7.采样保持量化编码二、选择题(每题1分,共10分)1、有八个触发器的二进制计数器,它们最多有()种计数状态。

A、8;B、16;C、256;D、642、下列触发器中上升沿触发的是()。

A、主从RS触发器;B、JK触发器;C、T触发器;D、D触发器3、下式中与非门表达式为(),或门表达式为()。

A、Y=A+B;B、Y=AB;C、Y=BA+;D、Y=AB4、十二进制加法计数器需要()个触发器构成。

A、8;B、16;C、4;D、35、逻辑电路如右图,函数式为()。

A、F=AB+C;B、F=AB+C;AB+;D、F=A+BCC、F=C6、逻辑函数F=AB+BC的最小项表达式为()A、F=m2+m3+m6B、F=m2+m3+m7C、F=m3+m6+m7D、F=m3+m4+m77、74LS138译码器有(),74LS148编码器有()A、三个输入端,三个输出端;B、八个输入端,八个输出端;C、三个输入端,八个输出端;D、八个输入端,三个输出端。

8、单稳态触发器的输出状态有()A、一个稳态、一个暂态B、两个稳态C、只有一个稳态D、没有稳态1. C2.D3. D A4. C5. A6.C7. A8. A三、判断(每题1分,共10分):1、逻辑变量的取值,1比0大。

长沙理工大学 数字电子技术基础复习试卷及答案 (6)

长沙理工大学 数字电子技术基础复习试卷及答案  (6)

长沙理工大学数字电子技术基础复习试卷及答案数字电子技术试卷(06)一、数制转换(12)1、(10010111)2=( )16=( )102、(8C)16=( )2=( )103、( 127 )10=( )2=( )164、( 110101.11)8=( )165、(-1101B)原码=( )反码=( )补码二、选择填空题(12)1)、以下的说法中,——是正确的。

a) 一个逻辑函数全部最小项之和恒等于0b )一个逻辑函数全部最大项之和恒等于0c )一个逻辑函数全部最大项之积恒等于1d )一个逻辑函数全部最大项之积恒等于02)、若将一个TTL异或门(输入端为A、B)当作反相器使用,则A、B端应——连接。

a )A或B有一个接1 b )A或B有一个接0c )A和B并联使用d )不能实现3)、已知R、S是或非门构成的基本RS触发器的输入端,则约束条件为——。

a )RS=0 b )R+S=1c )RS=1d )R+S=04)、用8级触发器可以记忆——种不同的状态。

a )8b )16c )128d )2565)、由3级触发器构成的环形和扭环形计数器的计数模值依次为——。

a )8和8b )6和3c )6和8d )3和6三、用卡诺图化简法将下列逻辑函数化为最简与或形式(12)(1)、D C A D C A C B A D C ABD ABC Y +++++=(2)、D C B A D C B A D C A Y ++++=,给定约束条件为:0=+++++ABCD D ABC D C AB D C AB CD B A D C B A四、证明下列逻辑恒等式(方法不限)(12)(1)、1))(()(=+++++C B D B A C B D C C B A(2)D C A D C B A D AC D C B D C A ⊕+=+++⊕+)(五、设计一位二进制全减器逻辑电路。

(D=A-B-CI,A:被减数,B:减数,CI:借位输入,D:差,另有CO:借位输出)(16)六、分析如下时序电路的逻辑功能。

长沙理工大学 数字电子技术基础复习试卷及答案 (8)

长沙理工大学 数字电子技术基础复习试卷及答案  (8)

长沙理工大学数字电子技术基础复习试卷及答案数字电子技术试卷(08)一、数制转换(10):1、(11.001)2=( )16=( )102、(8F.FF)16=( )2=( )103、( 25.7)10=( )2=( )164、(+1011B)原码=( )反码=( )补码5、(-101010B)原码=( )反码=( )补码二、选择填空题(10)1)、主从JK触发器是——。

a )在CP上升沿触发b )在CP下降沿触发c )在CP=1稳态触发d )与CP无关2)、T触发器的特性方程是——。

a )n n n Q T TQ Q +=+1b )n n Q T Q =+1c )n n n Q T Q T Q +=+1 d) n n Q T Q=+1 3)、用8级触发器可以记忆——种不同的状态。

a )8b )16c )128d )2564)、存在约束条件的触发器是——。

a )基本RS触发器b )D 锁存器c )JK触发器d )D触发器5)、构成模值为256的二进制计数器,需要——级触发器。

a )2b )128c )8d )256三、判断题:判断下列说法是否正确,正确的打“√”,错误的打“Χ”。

(10) 1)、1001个“1”连续异或的结果是1。

( )2)、已知逻辑A+B=A+C,则B=C。

( )3)、已知逻辑AB=AC,则B=C。

( )4)、函数F连续取100次对偶,F不变。

( )5)、正“与非”门也就是负“或非”门。

( )四、用卡诺图化简法将下列逻辑函数化为最简与或形式(10)(1)、C B AC B A Y ++=(2)、D C A C B A B A D C Y ++⊕=)(,给定约束条件为:AB+CD=0五、证明下列逻辑恒等式(方法不限)(15)(1)、B A B A B B A +=++ (2)、1))(()(=+++++C B D B A C B D C C B A(3)、D B D B C A C A D C B A ABCD D C B A D C B A +++=+++六、试画出用3线-—8线译码器74LS138和门电路产生如下多输出逻辑函数的逻辑电路图。

长沙理工大学 数字电子技术基础复习试卷及答案 (6)

长沙理工大学 数字电子技术基础复习试卷及答案  (6)

长沙理工大学数字电子技术基础复习试卷及答案数字电子技术试卷(06)一、数制转换(12)1、(10010111)2=( )16=( )102、(8C)16=( )2=( )103、( 127 )10=( )2=( )164、( 110101.11)8=( )165、(-1101B)原码=( )反码=( )补码二、选择填空题(12)1)、以下的说法中,——是正确的。

a) 一个逻辑函数全部最小项之和恒等于0b )一个逻辑函数全部最大项之和恒等于0c )一个逻辑函数全部最大项之积恒等于1d )一个逻辑函数全部最大项之积恒等于02)、若将一个TTL异或门(输入端为A、B)当作反相器使用,则A、B端应——连接。

a )A或B有一个接1 b )A或B有一个接0c )A和B并联使用d )不能实现3)、已知R、S是或非门构成的基本RS触发器的输入端,则约束条件为——。

a )RS=0 b )R+S=1c )RS=1d )R+S=04)、用8级触发器可以记忆——种不同的状态。

a )8b )16c )128d )2565)、由3级触发器构成的环形和扭环形计数器的计数模值依次为——。

a )8和8b )6和3c )6和8d )3和6三、用卡诺图化简法将下列逻辑函数化为最简与或形式(12)(1)、D C A D C A C B A D C ABD ABC Y +++++=(2)、D C B A D C B A D C A Y ++++=,给定约束条件为:0=+++++ABCD D ABC D C AB D C AB CD B A D C B A四、证明下列逻辑恒等式(方法不限)(12)(1)、1))(()(=+++++C B D B A C B D C C B A(2)D C A D C B A D AC D C B D C A ⊕+=+++⊕+)(五、设计一位二进制全减器逻辑电路。

(D=A-B-CI,A:被减数,B:减数,CI:借位输入,D:差,另有CO:借位输出)(16)六、分析如下时序电路的逻辑功能。

华中科技大学数字电子技术基础试卷及参考答案(优.选)

华中科技大学数字电子技术基础试卷及参考答案(优.选)

CP1 = Q 0 J1 = 1,K1 = 1; J 2 = Q1Q0,K 2 = 1
Q n+1 0
=
nn
Q 2 Q 0 cp0
+
Q0n
cp
0

Q n+1 1
=
n
Q1 cp1
+
Q1n cp1 , Q2n+1
=
Q0n
Q1n
Q
n 2
cp
2
+
Q2n cp 2
2.电路的状态图如图 A5-2 所示。电路具有自启动功能。
三、(12 分)发由全加器 FA、2-4 线译码器和门电路组成的逻辑电路如图 3 a 所示。试
在图 b 中填写输出逻辑函数 L 的卡诺图(不用化简)。
a
Si
b
FA
1 Ci–1 CI
CO Ci
&
&
E
Y0
Y1
d
A0
Y2
c
A1
Y3
(a)
L &
L
c
b a
d (b)
图3
四、(12 分)用最少的与非门设计一个组合逻辑电路,实现以下逻辑功能:X 1 X 0 = 00 时 Y = AB , X1 X 0 = 01时Y = A + B ; X1 X 0 = 10 时 Y = A ⊕ B ; X1 X 0 = 11 时,输出
C.11.01 和 11.011000100101
D.11.101 和 11.101
2.下列几种说法中错误的是(

A.任何逻辑函数都可以用卡诺图表示。
B.逻辑函数的卡诺图是唯一的。
C.同一个卡诺图化简结果可能不是唯一的。 D.卡诺图中 1 的个数和 0 的个数相同。

数字电子技术基础试卷及答案8套

数字电子技术基础试卷及答案8套

数字电子技术基础1一.1.(15分)试根据图示输入信号波形分别画出各电路相应的输出信号波形L1、L2、L3、L4、和L5.设各触发器初态为“0”。

二.(15分)已知由八选一数据选择器组成的逻辑电路如下所示。

试按步骤分析该电路在M1、M2取不同值时(M1、M2取值情况如下表所示)输出F的逻辑表达式.八选一数据选择器输出端逻辑表达式为:Y=Σm i D i,其中m i是S2S1S0最小项.三.(8分)试按步骤设计一个组合逻辑电路,实现语句“A〉B”,A、B均为两位二进制数,即A(A1、A0),B(B1、B0)。

要求用三个3输入端与门和一个或门实现.四.(12分)试按步骤用74LS138和门电路产生如下多输出逻辑函数.74LS138逻辑表达式和逻辑符号如下所示。

五.(15分)已知同步计数器的时序波形如下图所示。

试用维持—阻塞型D触发器实现该计数器。

要求按步骤设计。

六.(18分)按步骤完成下列两题1.分析图5—1所示电路的逻辑功能:写出驱动方程,列出状态转换表,画出完全状态转换图和时序波形,说明电路能否自启动.2.分析图5—2所示的计数器在M=0和M=1时各为几进制计数器,并画出状态转换图。

图5—1图5—2七.八.(10分)电路下如图所示,按要求完成下列问题。

1.指出虚线框T1中所示电路名称。

2.对应画出V C、V01、A、B、C的波形。

并计算出V01波形的周期T=?。

数字电子技术基础2一.(20分)电路如图所示,晶体管的β=100,Vbe=0。

7v。

(1)求电路的静态工作点;(2) 画出微变等效电路图,求Au、r i和r o;(3)若电容Ce开路,则将引起电路的哪些动态参数发生变化?并定性说明变化趋势。

二.(15分)求图示电路中、、、及。

三.(8分)逻辑单元电路符号和具有“0"、“1”逻辑电平输入信号X1如下图所示,试分别画出各单元电路相应的电压输出信号波形Y1、Y2、Y3。

设各触发器初始状态为“0"态。

数字电子技术基础试题及答案

数字电子技术基础试题及答案

D C B A D C A B ++《数字电子技术》试卷姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________1. 有一数码10010011,作为自然二进制数时,它相当于十进制数(147),作为8421BCD码时,它相当于十进制数(93 )。

2.三态门电路的输出有高电平、低电平和(高阻)3种状态。

3.TTL 与非门多余的输入端应接(高电平或悬空)。

4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接(高)电平。

5. 已知某函数⎪⎭⎫ ⎝⎛+⎪⎭⎫ ⎝⎛++=D C AB D C A B F ,该函数的反函数F =( )。

6. 如果对键盘上108个符号进行二进制编码,则至少要( 7)位二进制数码。

7. 典型的TTL 与非门电路使用的电路为电源电压为(5 )V ,其输出高电平为(3.6)V ,输出低电平为(0.35)V , CMOS 电路的电源电压为( 3--18) V 。

8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出01234567Y Y Y Y Y Y Y Y 应为( 10111111 )。

9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。

该ROM 有( 11)根地址线,有(16)根数据读出线。

10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( 100)位。

11. =(AB )。

12.13.驱动共阳极七段数码管的译码器的输出电平为( 低)有效。

二、单项选择题(本大题共15小题,每小题2分,共30分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。

错选、多选或未选均无分。

)1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( A ) 。

A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7) C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7)2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ••的值是( C )。

(完整版)数字电子技术试题及答案(题库)

(完整版)数字电子技术试题及答案(题库)

数字电子技术基础试题(一)一、填空题 : (每空1分,共10分)1. (30.25) 10 = ( ) 2 = ( ) 16 。

2 . 逻辑函数L = + A+ B+ C +D = 。

3 . 三态门输出的三种状态分别为:、和。

4 . 主从型JK触发器的特性方程= 。

5 . 用4个触发器可以存储位二进制数。

6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。

二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。

图 12.下列几种TTL电路中,输出端可实现线与功能的电路是()。

A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。

A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的()。

A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。

图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。

图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。

图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。

A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。

A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。

A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

. . 数字电子技术基础1 一.1.(15分) 试根据图示输入信号波形分别画出各电路相应的输出信号波形L1、L2、L3、L4、和L5。设各触发器初态为“0”。

A

A B

1

0 L2

A EN

EN B C

L3 A

X1

X1 CP

D Rd Q Q L4

J K CP Q

Q L5

BL11

1

11&&X2

二.(15分) 已知由八选一数据选择器组成的逻辑电路如下所示。试按步骤分析该电路在M1、M2取不同值时(M1、M2取值情况如下表所示)输出F的逻辑表达式。 八选一数据选择器输出端逻辑表达式为:Y=ΣmiDi,其中mi是S2S1S0最小项。

D7 D6 D5 D4 D3 D2 D1 D0 S1 Y S2 S0 74LS151 M2

M1 A

1 1 0 0

F

B & M2 M

1 F

0 0

0 1

1 1 01

三.(8分) 试按步骤设计一个组合逻辑电路,实现语句“A>B”,A、B均为两位二进制数,即A(A1、A0),B(B1、B0)。要求用三个3输入端与门和一个或门实现。 四.(12分) 试按步骤用74LS138和门电路产生如下多输出逻辑函数。 . . 123

YACYABCABCBCYBCABC





74LS138逻辑表达式和逻辑符号如下所示。

Y0=G1(G2A+G2B)A2A1A0

Y1=G1(G2A+G2B)A2A1A0

。 。 Y7=G1(G2A+G2B)A2A1A0

五.(15分) 已知同步计数器的时序波形如下图所示。试用维持-阻塞型D触发器实现该计数器。要求按步骤设计。

CPQ2 Q1 Q0

六.(18分) 按步骤完成下列两题 1.分析图5-1所示电路的逻辑功能:写出驱动方程,列出状态转换表,画出完全状态转换图和时序波形,说明电路能否自启动。 2.分析图5-2所示的计数器在M=0和M=1时各为几进制计数器,并画出状态转换图。

CPQ0Q1 Q2

J K CP CP

CP

K K

J J Q Q Q

Q Q Q

F1 F2 F0 图5-1 .

. B C CP A Ep ET LD DQ0 Q1 Q3 Q2

74LS163 Rd

1

M&

1计数脉冲001

图5-2 七.

八.(10分) 电路下如图所示,按要求完成下列问题。 1.指出虚线框T1中所示电路名称. 2.对应画出VC、V01、A、B、C的波形。并计算出V01波形的周期T=?。

1 5 7 6 8 4

2

R1

NE555 3 R

2

C1 Vc

+

0.01u

JK

1

Q

Q

&&

VCC

V01ABCC

10K10K

T1T2 . . ttttt

VC

V01

A

BC .

. 数字电子技术基础2 一.(20分)电路如图所示,晶体管的β=100,Vbe=0.7v。 (1)求电路的静态工作点; (2) 画出微变等效电路图, 求Au、ri和ro; (3)若电容Ce开路,则将引起电路的哪些动态参数发生变化?并定性说明变化趋势.

二.(15分)求图示电路中aU、bU、bU、cU及LI。 R2 10kR3 51kR1 10kRF 51k1V0.5V+-UaR2 9.1k

R1 10kR3 100k0.1V+-R4 20kR5 20kUb`2V-R7 9.1k+R6 100kUb

R2 10kR3 20kR1 10kRF 20k3V+-UcR1

2V+

-IL

R2 2kRL

三.(8分)逻辑单元电路符号和具有“0”、“1”逻辑电平输入信号X1如下图所示,试分别画出各单元电路相应的电压输出信号波形Y1、Y2、Y3。设各触发器初始状态为“0”态。 .

. X1Y1

1

Y2X1DCQ

X1

ttY

1

tY2

tY3J

QQ

KX1Y3

Q

四.(8分)判断下面电路中的极间交流反馈的极性(要求在图上标出瞬时极性符号)。如为负反馈,则进一步指明反馈的组态。

T1

Vo

+VCC

T2

RfRC1Rb1C2C1ViRb2Re1CfRe2

T1

T2C

1

RC1

Re2

Rf

Re1

RS

+vS

_

+VCC

C+vo

_

(a) (b) 五.(8分)根据相位平衡条件判断下列各电路能否产生自激振荡(要求在图上标出瞬时极性符号)。

LR1

R2

R3

R4Ce

Cb1

Cb2

C1

C2

Vcc ..C

C1

Vcc

L1L

2 . . (a) (b)

六.(12分)某车间有A、B、C、D四台电动机,今要求: (1)A机必须开机; (2)其他三台电动机中至少有两台开机。 如果不满足上述要求,则指示灯熄灭。设指示灯熄灭为0亮为1,电动机的开机信号通过某种装置送到各自的输入端,使该输入端为1,否则为0。试用与非门组成指示灯亮的逻辑图。

七. (16分)设图示电路初始状态是“000”,要求完成以下各问: (1) 写出各触发器的驱动方程; (2) 写出各触发器的状态方程; (3) 列出状态转换表; (4) 试分析图示电路是几进制计数器。

JQQKSETCLRFF0JQQKSETCLRFF1JQQ

KSET

CLRFF2CP

Q0Q1Q2

八.(12分)下图为由555定时器构成的多谐振荡器电路。 (1)对应画出图中Vc和Vo的波形(要求标出对应电压值); (2)设图中二极管为理想器件,计算Vo波形的周期T及占空比q (%)。

D2

8 47

62

3

51C 0.1uF0.01uF

VCC

(5V)

VO555

vC

1k R1

1k R2D

1

vC

vO

0

0t

t 附: . . 555功能表 复位端(4) 触发端(2) 阈值端(6) 放电端 (7) 输出端 (3) 0 × × 对地短路 0 1 >1/3Vcc >2/3Vcc 对地短路 0 1 <1/3Vcc <2/3Vcc 对地开路 1 1 >1/3Vcc <2/3Vcc 保持原态 保持原态 .

. 数字电子技术基础3 一.(20分)电路如图所示,晶体管的β=100,Vbe=0.7v。 (1)求电路的静态工作点; (2)画出微变等效电路图, 求Au、ri和ro; (3)若电容Ce开路,则将引起电路的哪些动态参数发生变化?并定性说明变化趋势。

二.(15分)计算图a和图c中的UO和图b中IL的值,设所有运放均为理想运算放大器。 R1

2V+

-IL

R2 2kRL

R210kR3 20k

R110kRF 20k3V+-UO

4k4k1k1k100k

100kUI2=0.08V

UI1=0.12V

Uo

A

B+-

+-

+-

(a)(b)

(c) 三.(9分)逻辑单元电路符号和具有“0”、“1”逻辑电平输入信号X1如下图所示,试分别画出各单元电路相应的电压输出信号波形Y1、Y2、Y3。设各触发器初始状态为“0”态。

相关文档
最新文档