基于4046的频率合成器设计报告

合集下载

锁相式数字频率合成器的设计实验报告

锁相式数字频率合成器的设计实验报告

实验四锁相式数字频率合成器的设计一.实验目的1. 掌握锁相环及频率合成器原理。

2. 利用数字锁相环CD4046设计制作频率合成器。

3. 利用有源滤波器将CD4046输出方波。

二.实验仪器1.DSO-2902示波器/逻辑分析仪一台2.模拟信号源一台3.锁相环电路板一个4.微机一台5.微机专用直流电源一台三.实验原理1.锁相频率合成器原理锁相频率合成器是基于锁相环路的同步原理,由一个高准度、高稳定度的参考晶体振荡器,合成出许多离散频率。

即将某一基准频率经过锁相环(PLL)的作用,产生需要的频率。

原理框图如图4-1所示。

图4-1 锁相环原理框图由图4-1可知,晶体振荡器的频率i f 经M 固定分频后得到步进参考频率REF f ,将REF f 信号作为鉴相器的基准与N 分频器的输出进行比较,鉴相器的输出d U 正比与两路输入信号是相位差,d U 经环路滤波器得到一个平均电压c U ,c U 控制压控振荡器(VCO )频率0f 的变化,使鉴相器的两路输入信号相位差不断减小,直到鉴相器的输出为零或为某一直流电平,这时称为锁定。

锁定后的频率为0//i REF f M f N f ==即()0/i REF f N M f N f ==⋅。

当预置分频数N 变化时,输出信号频率0f 随着发生变化。

锁相环中的滤波器时间常数决定了跟随输入信号的速度,同时也限制了锁相环的捕捉范围,详细原理见参考书。

2.CD4046锁相环工作原理数字锁相环CD4046由两个鉴相器、一个压控振荡器、一个源极跟随器和一个齐纳二极管组成。

鉴相器有两个共用输入端IN PCA 和IN PCB ,输入端IN PCA 既可以与大信号直接匹配,又可直接与小信号相接。

自偏置电路可在放大器的线性区调整小信号电压增益。

鉴相器Ⅰ为异或门,鉴相器Ⅱ为四组边沿触发器。

由于CD4046的两个鉴相器输入信号均为数字信号,所以称CD4046位数字锁相环。

压控振荡器的输出除受输入电压的控制外,还受禁止端INH 的控制。

锁相环调频和解调实验,频率合成器实验

锁相环调频和解调实验,频率合成器实验

实验11 锁相调频与鉴频实验一、实验目的1.掌握锁相环的基本概念。

2.了解集成电路CD4046的内部结构和工作原理。

3.掌握由集成锁相环电路组成的频率调制电路/解调电路的工作原理。

二、预习要求1.复习反馈控制电路的相关知识。

2.锁相环路的工作原理。

三、实验仪器1.高频信号发生器2.频率计3.双踪示波器4.万用表5.实验板GPMK8四、锁相环的构成和基本原理(1)锁相环的基本组成图11-1是锁相环的基本组成方框图,它主要由鉴相器(PD)、环路滤波器(LF)和压控振荡器(VCO)组成。

图11-1 锁相环的基本组成① 压控振荡器(VCO )VCO 是本控制系统的控制对象,被控参数通常是其振荡频率,控制信号为加在VCO 上的电压。

所谓压控振荡器就是振荡频率受输入电压控制的振荡器。

② 鉴相器(PD )PD 是一个相位比较器,用来检测输出信号0V (t )与输入信号i V (t )之间的相位差θ (t),并把θ(t)转化为电压)(t V d 输出,)(t V d 称为误差电压,通常)(t V d 作为一直流分量或一低频交流量。

③ 环路滤波器(LF )LF 作为一低通滤波电路,其作用是滤除因PD 的非线性而在)(t V d 中产生的无用组合频率分量及干扰,产生一个只反映θ(t)大小的控制信号)(t V C 。

4046锁相环芯片包含鉴相器(相位比较器)和压控振荡器两部分,而环路滤波器由外接阻容元件构成。

(2)锁相环锁相原理锁相环是一种以消除频率误差为目的反馈控制电路,它的基本原理是利用相位误差电压去消除频率误差。

按照反馈控制原理,如果由于某种原因使VCO 的频率发生变化使得与输入频率不相等,这必将使)(t V O 与)(t V i 的相位差θ(t)发生变化,该相位差经过PD 转换成误差电压)(t V d 。

此误差电压经过LF 滤波后得到)(t V c ,由)(t V c 去改变VCO 的振荡频率,使其趋近于输入信号的频率,最后达到相等。

基于数字锁相环4046的变频电路的设计

基于数字锁相环4046的变频电路的设计
即为8 ~128fo。
四 、结 语
图 4 4I}46的引脚 图
图 5 74LS191的 引脚 图
3.2汁数器 191的功能及T作原理
191 为 可 预置 的 4位 二 进 制 同 步 加 /减 计 数 器 ,共 有
54191H4191,54Lc ̄191/74LS191两 种线 路 结构 形 式 。191的 预
此 锁相 环 的 作频 率不 高 ,对 环路 的入锁 时间 的要求 也
小商 ,可选 用最简单 的一 阶 RC低通滤波器 ,滤波器 的截 止角
频 率

W RFCF
式 (2-3)
取 Rf=l0fKQ).( F0.1(u0,系统 比较 稳 定 ,9脚 的杂波 比
较 小
DOD1D2D3=I1l】时,Ⅳ =1,Ji Jo 由此可 见 ,当通过一级 l9l时 ,合 成器生成 的频率 范同为 , /o~16 频 率 间 隔为 ,o。如 以 上两 图 知,191(1)的 D。D D D l1 l0, 倍 频 倍 数 同 定 为 8倍 . 而 191(2) 的 D D D D,管脚 分别接 了四个拨码 开关 ,即倍频 的倍 数可 以手动 调 节 ,这 样整个 频率 合成 器 的输 出频 率范 围 为 8 ̄16=128倍 ,
SYS PRACTICE 墨笙壅壁 > >
基于数字锁相环 4046的变频电路的设计
◆ 王 丹 琦 韩 振 华 王 静
摘 要 :本设 计是基 于数 字 锁相环4()46的 变频 电路 ,用锁 相环 4046实现任 意信 号 的 变频 电路,满足 不 同电压 、不 同频 率 的信号 的倍频 意义在 于本设 计 可以 完成分/倍频 器所 难以 完成的任 意数 字的 变 频 ,且 简单 、节 能 设计 将分 为数 字锁相环 (DPLL)、数控振 荡器 (DCO )模块 、除 N分频 和乘M 倍频 模块 锁相 倍 (分 )频是将 一种频 率 变换 为 另一种频 率 ,即可将 两种 不 同的频 率互相转换 用锁 相环 实现 的频率 合成 器,既有频 率稳定度 高 又有改 换频 率方便的优 点。

南京信息工程大学频率合成器报告课程论文(无单片机的简易频率合成器)

南京信息工程大学频率合成器报告课程论文(无单片机的简易频率合成器)

课程报告题目简易频率合成器学生姓名*******学号20102321043院系滨江学院电子工程系专业电子科学与技术指导教师赵静班级______(1)_班_______ 二O一三年六月十二日一、 设计和制作任务1、输出信号的频率范围:1kHz-99kHz2、步进频率:1Khz3、锁相环电路有LED 灯做稳定指示4、输出电平为方波二、 实验原理图2-1 总体电路设计框图1、CD4046 锁相环电路设计(1)、锁相环基本组成锁相环通常由鉴相器(PD )、环路滤波器(LF )和压控振荡器(VCO )三部分组成,锁相环组成的原理框图如图2-2所示。

锁相环中的鉴相器又称为相位比较器,它的作用是检测输入信号和输出信号的相位差,并将检测出的相位差信号转换成uD (t )电压信号输出,该信号经低通滤波器滤波后形成压控振荡器的控制电压uC (t ),对振荡器输出信号的频率实施控制。

图2-1-1锁相环原理图基准信号(1kHz)鉴相器LPF 压控振荡器(VCO)可编程分频器(÷N)拨动开关f R'Rf CD4046(2)、鉴相器(PD)锁相环中的鉴相器通常由模拟乘法器组成,利用模拟乘法器组成的鉴相器电路如图2—1—2所示。

图2-1-2 鉴相器(3)、压控振荡器(VCO)指输出频率与输入控制电压有对应关系的振荡电路(VCO),频率是输入信号电压的函数的振荡器VCO,振荡器的工作状态或振荡回路的元件参数受输入控制电压的控制,就可构成一个压控振荡器。

(4)、低通滤波器让某一频率以下的信号分量通过,而对该频率以上的信号分量大大抑制的电容、电感与电阻等器件的组合装置。

(5)、锁相环电路的工作原理鉴相器的工作原理是:设外界输入的信号电压和压控振荡器输出的信号电压分别为:式中的ω0为压控振荡器在输入控制电压为零或为直流电压时的振荡角频率,称为电路的固有振荡角频率。

则模拟乘法器的输出电压uD为:用低通滤波器LF将上式中的和频分量滤掉,剩下的差频分量作为压控振荡器的输入控制电压uC(t)。

频率合成器实训报告

频率合成器实训报告

目录摘要 (2)1、引言 (2)2、设计任务及要求 (2)2.1 设计任务 (2)2.2 设计要求 (2)3、频率合成的基本原理框图 (2)4、硬件系统的设计 (3)4.1 原理图 (3)4.2 74HC4046 (3)4.2.1 74HC4046引脚功能介绍 (3)4.2.2 74HC4046内部电路原理图 (4)4.2.3 74HC4046典型应用 (5)4.3 CD4522引脚功能介绍 (5)4.4 CD4518引脚功能介绍 (6)4.5 1602LCD的基本参数及引脚功能 (7)5、软件系统的设计 (8)5.1 流程图 (8)5.2 程序代码 (10)6、实训小结 (16)参考文献 (17)基于单片机控制的频率合成器摘要给出一种以单片集成PLL 芯片74HC4046为核心, 并通过AT89C51 单片机对74HC4046进行控制来实现锁相频率合成器的设计方法。

文中在介绍了74HC4046芯片的内部功能结构的基础上, 探讨了锁相频率合成器的基本原理和工作特性; 给出了基于74HC4046的锁相频率合成器的硬件电路结构和软件程序设计方法。

该设计经仿真测试证明, 锁相效果良好, 结构精简, 性能可靠。

关键词: 74HC4046; AT89C51; 频率合成器1、引言在现代电子技术的设计与开发过程中,特别是在通信、雷达、航空、航天以及仪器仪表等领域, 都需要进一步提高一系列高精度、高稳定度的频率源的频率精度。

这样,一般的振荡器已经无法满足各种应用的发展要求,而晶体振荡器的性能虽然比较好, 但其频率单一, 或只能在极小的范围内进行微调。

因此, 本文提出了一种基于单片机AT89C51控制的利用锁相技术以频率合成器芯片74HC4046为核心,来实现锁相频率合成器的设计方案。

2、设计任务及要求2.1 设计任务设计一个基于单片机控制的频率合成器 2.2 设计要求1.输入信号为1KHz 的方波信号。

2.合成的频率范围为1KHz~999KHz 。

频率合成器设计

频率合成器设计

摘要频率合成器是利用一个或多个标准信号,通过各种技术途径产生大量离散频率信号的设备。

本文系统地阐述了锁相环频率合成器的基本工作原理,较深入地分析了锁相环路的组成和工作过程,建立其相位模型以及动态方程,并且对环路滤波器和各组成部分进行了详细的分析。

在此基础上,针对CD4046系统的技术特点,以集成数字锁相芯片为核心精心设计了频率合成电路,构成了多频点输出频率合成器。

为了改善环路的捕获性能,进一步抑制鉴相器输出电压中的载频分量和高频噪声,降低由VCO控制电压的不纯而引起的寄生输出以及其他各种杂散噪声,对环路滤波器进行了重点设计,合理选择和计算了环路的参数,进而使得集成锁相环频率合成电路的功能得到了充分发挥,为CD4046系统提供了良好的本振源。

关键词:频率合成器锁相环路CD4046目录引言 (3)第一章频率合成基本原理 (4)1.1 频率合成的概念 (4)1.2 频率合成器的主要技术指标 (5)1.3 锁相频率合成器 (5)第二章锁相环路的基本工作原理和CD4046的介绍 (6)2.1 锁相环路的工作原理 (6)2.2 锁相环路各组成部分的作用 (6)2.3 数字式锁相环路CD4046 (7)2.4 CD4046的介绍 (8)2.5 CD4046工作原理 (9)2.6 CD4046典型应用电路 (9)第三章频率合成器的设计与制作 (11)3.1 实验的设计指标和要求 (11)3.2 设计步骤 (11)3.3 设计电路图 (12)3.4 电路板制作 (12)总结 (14)参考文献 (15)引言频率合成是以一个或少量的高准确度和高稳定度的标准频率作为参考频率,由此导出多个或大量的输出频率,这些输出频率的准确度与稳定度与参考频率是一致的。

频率合成在通信、雷达、测控、仪器仪表等电子系统中有广泛的应用,频率合成器有直接式频率合成器、直接数字式频率合成器及锁相频率合成器三种基本模式。

前两种属于开环系统,具有频率转换时间短,分辨率较高等优点。

基于4046的频率合成器设计报告

基于4046的频率合成器设计报告

基于4046的频率合成器设计目录一、内容摘要 (2)二、设计目的 (2)三、主要参数指标 (2)四、总体方案及原理 (2)五、各模块设计方法 (3)A.振荡源模块设计 (3)B. M分频电路模块设计 (3)C.N分频模块的设计 (4)D. 锁相环模块设计 (5)六、调试方法 (8)七、测试结果 (8)八、结果分析 (8)九、参考文献 (9)一、内容摘要频率合成是指由一个或多个频率稳定度和精确度很高的参考信号源通过频率域的线性运算,产生具有同样稳定度和精确度的大量离散频率的过程。

实现频率合成的电路叫频率合成器。

实际的频率合成设备有:直接频率合成,即DDS技术;锁相环频率合成技术,即PLL;DDS+PLL技术。

频率合成器是现代电子系统的重要组成部分。

在通信、雷达和导航等设备中应用广泛。

本设计是基于CD4046的PLL频率合成器。

由振荡源输出一个精准度很高的频率为本次设计提供一个高精准、高稳定度的100Hz参考频率。

通过N 分频电路和CD4046锁相环实现在一定范围内基于100Hz步进的任意频率的合成。

二、设计目的运用本学期集成电路的知识设计一个基于4046的频率合成器,在设计、制作和调试过程中,熟练掌握和运用4046锁相环集成芯片的使用。

三、主要参数指标1.频率合成器范围:800KHz——900KHz2.步进:100Hz四、总体方案及原理整个设计如图所示分成四个模块,振荡产生模块、M分频模块、锁相环模块和N分频模块。

由振荡源及固定M分频产生精准的100Hz基准频率;由减法计数器配合拨码开关产生0——9999的任意N分频电路。

工作时,基准100Hz和通过N 分频电路产生的100Hz经过锁相环的相位比较器产生相位差,并将此相位差线性的转换成电压幅度。

这个电压经过低通滤波器后控制VCO振荡,通过N分频反馈电路继续上述步骤直到基准100Hz和N分频产生的100Hz达到一个固定的相位差后不再改变。

此时,经过N分频产生的100Hz频率就与基准100Hz严格一致了,VCO输出端就产生了精准的100NHz的频率。

基于CD4046锁相环的数字频率合成器电路设计

基于CD4046锁相环的数字频率合成器电路设计
山西 电子 技术 2 0 1 3年 第 5期
文章编号 : 1 6 7 4 - 4 5 7 8 ( 2 0 1 3 ) 0 5 - 0 0 0 9 - 0 3
应 用 实 践
基于 C D 4 0 4 6锁 相 环 的 数 字频 率 合 成 器 电路 设 计
刘艳红
( 国营第七 八五 厂 , 山 西 太原 0 3 0 0 2 4 )
定时器产生 的电信号作为输入信 号 ( 参 考信号 ) f i 输入 4 0 4 6
相位 比较器一端 , 从 压控 振荡 器输 出信 号 f n经 可预置 分频 器( J 7 、 r 分频 ) 合 成后 得反 馈信 号 f b加 到相 位 比较 器 的另 一 端, 两个输入信号在相 位 比较 器 中进行 相位 或频率 比较 , 然
信号处理技术 , 它能严格跟踪相干信号频率 。利用锁 相环构 成的频率 合成 器电路结构 简单 , 输 出频率 成分 频谱 纯度 高 ,
是一个较好的频率 转换 系统 。
1 电路总体 设计 思路
该锁相环数字频率合成器 实现的主要 技术 指标为 : 输 入 频率 f i =1 0 0 H z ; 输 出频率 f o =1 0 0 H z ~9 9 . 9 k H z ; 分频 系数 Ⅳ为 1— 9 9 9之间的任意整数。其 总体框 架如图 1所示 :
摘 要: 主要介绍 C D 4 0 4 6锁相环 数字频率合成器的构成 电路及原理 。C D 4 0 4 6锁相 环数 字频 率合成 器主要 由 振荡源电路 、 1 / N可预置分频 器以及锁相 环电路 构成。其功能是将一给定 频率的输入信号 经频 率合成后产 生一 系 列的 Ⅳ倍频 率的输 出信号 。此频 率合 成器具有 系统稳定 、 精确度 高、 较 高的可选择 性与实用性等特 点。 关键词 : 频率合成 ;锁相环 ;C D 4 0 4 6 ;分频 器 中图分类号 : T N 7 4 2 . 1 文献标识码 : A
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

矿产资源开发利用方案编写内容要求及审查大纲
矿产资源开发利用方案编写内容要求及《矿产资源开发利用方案》审查大纲一、概述
㈠矿区位置、隶属关系和企业性质。

如为改扩建矿山, 应说明矿山现状、
特点及存在的主要问题。

㈡编制依据
(1简述项目前期工作进展情况及与有关方面对项目的意向性协议情况。

(2 列出开发利用方案编制所依据的主要基础性资料的名称。

如经储量管理部门认定的矿区地质勘探报告、选矿试验报告、加工利用试验报告、工程地质初评资料、矿区水文资料和供水资料等。

对改、扩建矿山应有生产实际资料, 如矿山总平面现状图、矿床开拓系统图、采场现状图和主要采选设备清单等。

二、矿产品需求现状和预测
㈠该矿产在国内需求情况和市场供应情况
1、矿产品现状及加工利用趋向。

2、国内近、远期的需求量及主要销向预测。

㈡产品价格分析
1、国内矿产品价格现状。

2、矿产品价格稳定性及变化趋势。

三、矿产资源概况
㈠矿区总体概况
1、矿区总体规划情况。

2、矿区矿产资源概况。

3、该设计与矿区总体开发的关系。

㈡该设计项目的资源概况
1、矿床地质及构造特征。

2、矿床开采技术条件及水文地质条件。

相关文档
最新文档