硬件工程师应聘问题

合集下载

硬件工程师面试问题大全

硬件工程师面试问题大全

硬件工程师面试问题大全标题:硬件工程师面试问题大全作为一个硬件工程师,参加面试是提升自己职业发展的重要途径之一。

面试过程中,会涉及到各种各样的问题,旨在考察应聘者的技术能力、专业知识和解决问题的能力。

本文整理了一些常见的硬件工程师面试问题,供应聘者参考。

1. 请介绍一下你的工作经验和任职公司的项目。

在回答此类问题时,应聘者可以清晰明确地介绍自己的工作经历,并突出在项目中承担的职责和取得的成绩。

可以从项目的规模、使用的硬件技术和解决的问题等方面进行描述。

2. 请谈谈你在硬件设计方面的专业知识。

应聘者应重点介绍自己在硬件设计方面的专业知识,例如数字电路和模拟电路的基本原理、电子元器件的选型和特性、单片机和FPGA的应用等。

同时,还可以提到自己对硬件系统调试和故障排除的能力。

3. 你最自豪的硬件设计项目是什么?这个问题旨在考察应聘者的项目经验和自我认知。

应聘者可以谈论自己在过去的项目中,遇到的困难和挑战以及如何解决问题。

重点突出自己在项目中发挥的创造力和解决问题的能力。

4. 请说说你对系统可靠性有哪些理解和经验。

在回答此类问题时,应聘者可以从硬件设计角度出发,介绍如何确保系统的可靠性。

可以涉及到制定可靠性测试计划、使用可靠性工具(如MTBF分析、故障树分析等)、测试硬件兼容性和可靠性验证等方面的经验。

5. 在进行硬件设计时,你遇到的最大挑战是什么?如何解决的?这个问题旨在考察应聘者解决问题的能力和应对挑战的经验。

应聘者可以谈论自己在硬件设计过程中遇到的问题,并详细描述如何克服困难,找到解决方案。

可以提到项目中的技术困难、资源限制、时间压力等。

6. 在硬件设计中,如何保证设计的可维护性和可扩展性?这个问题考察应聘者对软硬件接口设计的能力和对系统架构的理解。

应聘者可以谈论自己在项目中如何设计接口,使得硬件和软件之间的通信稳定且方便维护;同时,也可以涉及到如何考虑到未来的可扩展性,以适应系统的后续升级和扩展。

硬件工程师面试试题

硬件工程师面试试题

硬件工程师面试试题第一篇:硬件工程师面试试题硬件工程师是一个不可或缺的职业,他们负责设计、开发和维护电子设备的硬件部分。

在硬件工程师的面试中,雇主会提出一系列问题来评估应聘者的技术能力和行业知识。

下面是一些常见的硬件工程师面试试题。

1. 请介绍一下你的教育背景和相关经验。

在这个问题中,你需要简要介绍你的学历和相关的工作经验。

你可以提到你的学位或者证书,并提供你的实际项目经验。

2. 你最熟悉的硬件开发工具是什么?雇主想要知道你最常用的硬件开发工具,例如EDA软件(如Cadence或者Mentor Graphics),以及其他相关的工具。

3. 你熟悉哪些电子工程设计软件?回答这个问题时,你可以提到你熟悉的电子工程设计软件,例如Protel、PADS或者Altium Designer等。

4. 你能否解释什么是电路板设计?这个问题是为了测试你的基础知识。

你可以解释电路板设计是为实现特定电子设备所需的设计过程,包括电路图设计、元器件布局、布线等。

5. 你在布线设计方面有什么经验?在回答这个问题时,你可以提到你的布线设计经验,以及如何考虑信号完整性和电磁兼容性等因素。

这是第一篇,接下来是第二篇:6. 你有使用过嵌入式系统吗?雇主想要了解你对嵌入式系统的了解程度。

你可以提及你之前的项目中使用过的嵌入式系统平台,例如Arduino、Raspberry Pi等。

7. 你对高性能处理器有了解吗?在这个问题中,你可以描述一下你对高性能处理器(如Intel Core系列)的了解,以及使用它们设计硬件的经验。

8. 你如何解决硬件故障?这个问题测试你解决问题的能力。

你可以分享一些你之前遇到的硬件故障案例,并提到你是如何排查和修复这些故障的。

9. 你知道如何进行EMC设计吗?在回答这个问题时,你可以解释一下EMC设计是为了确保电子设备在电磁环境中的正常工作。

你可以提及一些常见的EMC设计原则。

10. 你有任何自己的硬件项目吗?作为一个硬件工程师,拥有个人的硬件项目是一个加分项。

20道锐明技术硬件工程师岗位常见面试问题含HR常问问题考察点及参考回答

20道锐明技术硬件工程师岗位常见面试问题含HR常问问题考察点及参考回答

锐明技术硬件工程师岗位面试真题及解析含专业类面试问题和高频面试问题,共计20道一、请简单自我介绍一下,包括教育背景、工作经历和技能特长。

面试问题:请简单自我介绍一下,包括教育背景、工作经历和技能特长。

考察点:1. 语言表达能力:应聘者能否清晰、流畅地介绍自己,展示其语言组织能力。

2. 自我认知能力:应聘者对自身教育背景、工作经历和技能特长的认识,以及如何将这些信息有效地传达给面试官。

3. 诚实守信原则:应聘者是否真实描述自己的经历,体现其诚信品质。

面试参考回答话术:尊敬的面试官,您好!非常感谢您给我这个机会来介绍自己。

我叫(姓名),毕业于(学校名称),专业是(专业名称)。

在校期间,我努力学习专业知识,取得了良好的成绩,同时也积极参加各类社团活动,锻炼了我的团队协作和沟通能力。

毕业后,我加入了(公司名称)担任(职位名称)一职,开始了我的职业生涯。

在这段时间里,我在工作中积累了丰富的硬件工程经验,例如(具体项目或任务),并且在这些项目中不断提升自己的技能。

此外,我还主动参加了公司组织的培训课程,学习了(新技术或知识),使我在硬件工程方面有了更深入的了解。

我的技能特长包括:首先,我具备扎实的电子电路基础知识,能够分析和解决硬件方面的问题;其次,我熟练掌握各种硬件设计软件,如(软件名称),能够进行原理图设计和 PCB layout;非常后,我有较强的动手能力,能够独立完成硬件的调试和测试。

总之,我相信我的教育背景、工作经历和技能特长使我具备了胜任锐明技术公司硬件工程师岗位的能力。

如果有机会加入贵公司,我会尽自己非常大的努力为公司的发展做出贡献。

再次感谢您给我这个机会,期待能够成为锐明技术公司的一员。

二、您觉得成为一名优秀的硬件工程师需要具备哪些基本素质和技能?面试问题:您觉得成为一名优秀的硬件工程师需要具备哪些基本素质和技能?考察点:1. 对硬件工程的理解:这个问题可以了解应聘者对硬件工程师这个岗位的理解程度,包括职责、技能要求等方面。

硬件工程师面试题及答案(全)

硬件工程师面试题及答案(全)

硬件工程师面试题及答案1.你能介绍一下你之前所做过的硬件项目吗?你在这个项目中负责了哪些任务?答:可以举例一个之前做过的硬件项目。

在这个项目中,我负责了硬件设计、原理图设计、PCB布局设计、硬件测试、问题分析和解决等任务。

2.你对硬件设计的流程和标准了解吗?答:了解。

硬件设计的流程通常包括需求分析、概念设计、详细设计、实现、测试和验证等阶段。

同时,硬件设计的标准包括电气标准、机械标准、安全标准等,需要根据不同的项目和产品进行相应的选择和应用。

3.你使用过哪些EDA工具?你对这些工具的使用熟练程度如何?答:我使用过多个EDA工具,包括Altium Designer、OrCAD、PADS等。

在这些工具中,我最熟悉的是Altium Designer,熟练掌握了原理图设计、PCB布局设计、制版输出等功能。

4.你如何保证硬件的可靠性和稳定性?答:在硬件设计中,我会尽可能使用成熟、可靠的电子元器件和电路方案,确保硬件的可靠性和稳定性。

同时,我也会进行各种测试和验证,例如环境测试、可靠性测试、EMC测试等,以验证硬件的稳定性和可靠性。

5.你对EMC的认识和了解如何?答:EMC是指电磁兼容性,是指设备和系统在电磁环境中的电磁耐受能力。

在硬件设计中,需要考虑EMC的问题,避免设备和系统受到电磁干扰或对周围环境造成干扰。

因此,我通常会在硬件设计中采用一些措施,例如屏蔽设计、接地设计、滤波设计等,以提高设备和系统的EMC能力。

6.你对安全标准和认证了解如何?答:在硬件设计中,需要考虑安全标准和认证,例如CE认证、UL认证等。

这些标准和认证通常包括机械、电气、环境等多个方面的要求,需要严格遵守和实施。

在硬件设计中,我会了解和掌握相应的标准和认证要求,确保硬件设计符合相应的标准和认证要求。

7.你在硬件测试中,如何排查故障?答:在硬件测试中,我会先根据测试结果和测试数据进行分析和评估,确定问题的大致方向。

然后,我会通过分析原理图、PCB布局图、元器件手册等,逐步缩小故障范围,并进行相应的测试和验证。

硬件工程师笔试及面试题

硬件工程师笔试及面试题

硬件工程师笔试及面试题硬件工程师是一种专门从事硬件设计与开发的技术职业。

他们负责设计、测试和维护各种计算机硬件设备,包括电路板、芯片和硬件系统等。

作为硬件工程师,他们需要具备扎实的电子技术知识和丰富的工程实践经验。

在笔试和面试中,硬件工程师通常需要回答与电子原理、电路设计、硬件编程、设备测试等相关的问题。

以下是一些常见的硬件工程师笔试及面试题:1. 请简要介绍一下你的工作经验和技能。

2. 请你描述一下你参与设计的一个硬件项目,并详细说明你在其中扮演的角色。

3. 请解释什么是硬件描述语言(HDL)?你是否有使用过HDL进行硬件设计?举例说明。

4. 在硬件设计中,什么是时序逻辑和组合逻辑?请简要说明二者的区别。

5. 请解释什么是双向数据总线?如何实现数据的双向传输?6. 请列举几种常见的数字信号接口协议,并简要介绍它们的特点。

7. 在PCB设计中,如何解决信号完整性和噪声问题?8. 请解释什么是冗余冗延检测(CRC)和校验和,并说明二者的区别。

9. 请描述一下你对于EMC设计和测试的了解和实践经验。

10. 你有使用过哪些EDA工具(如Altium Designer、Cadence等)?请简要介绍你对其中一个工具的使用经验。

以上是一些常见的硬件工程师笔试及面试题,通过这些问题的回答,面试官可以了解到应聘者的基本知识水平、项目经验和解决问题的能力。

此外,硬件工程师在实际工作中还需要具备良好的团队合作能力、问题分析能力和学习能力等。

对于应聘者来说,准备这些问题的答案,并在实践中不断提升自己的技能,是成功面试的重要因素。

并且,在硬件工程师行业中,不断学习新技术和跟进行业发展也是非常重要的,这样才能保持竞争力并在职业发展中获得更多机会。

硬件工程师笔试及面试题

硬件工程师笔试及面试题

硬件工程师笔试及面试题硬件工程师是现代科技领域中非常重要的职业之一。

作为硬件工程师,他们负责设计、开发、测试和维护各种电子、计算机和通信设备。

他们需要掌握电子学、计算机科学、物理学以及相关工程知识,并且具备解决问题和创新的能力。

在笔试和面试中,考官通常会通过提问来评估候选人的知识水平和技能。

以下是一些可能出现在硬件工程师笔试和面试中的问题,供大家参考:1. 请介绍一下你的学术背景和工作经验。

2. 你能解释一下硬件和软件之间的关系吗?3. 你了解什么是集成电路吗?它在硬件工程中的应用是什么?4. 什么是逻辑门?请举例说明。

5. 你熟悉哪些编程语言?你最擅长的编程语言是哪个?6. 请描述一下你设计和开发过的硬件项目。

7. 在硬件设计中,你是如何处理电路噪声和干扰的?8. 你有使用过EDA软件吗?请举例说明你使用过的软件和其功能。

9. 在设计数字电路时,你会使用哪些方法来提高性能和减少功耗?10. 你了解什么是嵌入式系统吗?你有经验在嵌入式系统设计中吗?11. 在硬件测试中,你会使用什么方法来确认电路设计的正确性和稳定性?12. 请描述一下你在解决复杂问题时的思考和解决方法。

13. 你有参与过多人合作的项目吗?你在团队合作中扮演的角色是什么?这些问题只是硬件工程师面试中的一部分,面试官还可能会询问一些专业细节或者要求候选人解决实际问题。

因此,作为一名准备参加硬件工程师面试的候选人,除了对基础知识进行充分准备外,还需要注重解决问题的能力和实际项目经验的阐述。

此外,除了面试问题,面试官还可能要求候选人在面试过程中进行一些实际操作或者解决某个特定问题的思考过程。

在这种情况下,候选人需要有一定的实操能力,并能利用所学知识解决实际问题。

总结起来,硬件工程师的笔试和面试主要考察候选人的专业知识、实际操作能力和解决问题的能力。

通过准备这些常见问题的答案,并结合实际操作经验,候选人可以在面试中展示自己的能力,从而获得这一职位。

硬件开发工程师面试专业问题

硬件开发工程师面试专业问题

硬件开发工程师面试专业问题1.请介绍一下您在硬件开发方面的经验,以及您在之前的项目中担任的角色。

答:在过去的五年中,我一直从事硬件开发工程师的工作,负责项目的整体硬件设计与实施。

最近的项目中,我作为主要硬件设计师,成功设计并实施了一款嵌入式系统,该系统应用于工业自动化领域。

我的职责包括电路设计、原型制作、性能优化以及与团队其他成员的协作。

2.在硬件设计中,您是如何平衡性能和成本的?请提供一个具体的案例。

答:在一次项目中,我们面临性能要求较高的挑战,但预算有限。

我采用了先进的芯片级优化技术,通过精细调整电源分配和时序,最终在不牺牲性能的情况下有效地控制了成本。

这种平衡使得我们的产品在市场上更具竞争力。

3.请描述一次您在硬件故障排除方面的成功经验。

答:在上一份工作中,我们的产品出现了在特定温度条件下出现的周期性故障。

通过深入的根本原因分析,我发现问题源于某个元件的热漂移。

我重新设计了该元件的散热方案,并采用了更可靠的材料,成功解决了这一故障。

4.您在多层板设计中的经验是什么?如何确保设计的稳定性和可靠性?答:我在多层板设计中有丰富的经验,最近的项目中,我们的产品要求在高振动环境下运行。

为确保设计的稳定性,我采用了层间填充材料以增加刚度,并采用细致的布线方式以减小信号串扰。

通过这些措施,我们成功实现了产品在恶劣环境下的可靠运行。

5.在硬件开发中,您是如何处理紧急情况和项目进度压力的?答:在项目中,我经常面临紧急情况和进度压力。

我采用了有效的项目管理技巧,制定了详细的计划,并设定了紧急情况的优先级。

同时,我与团队成员密切协作,确保每个人都清楚任务目标。

在一次紧急情况下,我成功协调了团队,提前完成了关键任务,确保项目按时交付。

6.请详细描述您在EMI/EMC设计方面的经验。

答:我在多个项目中负责过EMI/EMC设计工作。

在最近的项目中,我们的产品需要符合严格的电磁兼容性标准。

我采用了差模传导和共模传导的抑制技术,通过合理的地线设计和电源滤波,最终确保了产品在各种工作条件下的电磁兼容性。

硬件工程师招聘面试题与参考回答(某大型国企)2025年

硬件工程师招聘面试题与参考回答(某大型国企)2025年

2025年招聘硬件工程师面试题与参考回答(某大型国企)(答案在后面)面试问答题(总共10个问题)第一题问题:请描述一下硬件工程师在产品的开发流程中扮演的角色,以及你在项目中具体承担过哪些硬件相关的任务?第二题题目:请简要介绍您在过去项目中参与的硬件设计工作,包括您承担的角色、使用的主要工具和应对的挑战。

第三题题目:请您描述一下在硬件设计过程中遇到过的一个具体技术挑战,并详细说明您是如何解决这一问题的?第四题请结合您过往的工作经验,详细描述一次您在项目中遇到的技术难题,包括问题的具体描述、您是如何分析问题的、您采取了哪些措施进行解决,以及解决后的效果。

第五题问题描述:请描述一下在面对以下两种情况,你会如何处理?1.你们团队开发的一款硬件产品在测试阶段发现存在一个可能导致系统崩溃的潜在硬件缺陷。

2.你们团队正在进行一项关键项目,而你们发现自己的团队成员中有一个成员的能力和工作态度都不尽如人意。

第六题题目:请描述一次你在项目中遇到的技术难题,以及你是如何解决这个问题的。

第七题题目:请描述一次您在硬件设计中遇到的技术难题,以及您是如何解决这个问题的。

第八题题目描述:请详细解释并举例说明在设计高可靠性的硬件系统时,如何利用冗余技术提高系统的稳定性和可靠性。

在实际应用中,为什么要使用冗余技术?列举至少两种常见类型的冗余技术,并分别解释其工作原理及其适用场景。

第九题题目:在硬件工程项目中,如何确保设计的稳定性和可靠性?请结合具体案例或个人经验,详细阐述您是如何评估、测试和验证硬件产品可靠性的。

第十题题目:请描述一次您在硬件设计过程中遇到的技术难题,以及您是如何解决这个问题的。

2025年招聘硬件工程师面试题与参考回答(某大型国企)面试问答题(总共10个问题)第一题问题:请描述一下硬件工程师在产品的开发流程中扮演的角色,以及你在项目中具体承担过哪些硬件相关的任务?参考回答:硬件工程师在产品开发过程中扮演的角色非常关键,特别是在大型国有企业中,这一角色不仅涉及到技术实现,还涉及到项目的整体规划和质量控制。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

模拟电路(基本概念和知识总揽)1、基本放大电路种类(电压放大器,电流放大器,互导放大器和互阻放大器),优缺点,特别是广泛采用差分结构的原因。

2、负反馈种类(电压并联反馈,电流串联反馈,电压串联反馈和电流并联反馈);负反馈的优点(降低放大器的增益灵敏度,改变输入电阻和输出电阻,改善放大器的线性和非线性失真,有效地扩展放大器的通频带,自动调节作用)3、基尔霍夫定理的内容是什么?基尔霍夫定律包括电流定律和电压定律。

电流定律:在集总电路中,任何时刻,对任一节点,所有流出节点的支路电流代数和恒等于零。

电压定律:在集总电路中,任何时刻,沿任一回路,所有支路电压的代数和恒等于零。

4、描述反馈电路的概念,列举他们的应用?反馈,就是在电子系统中,把输出回路中的电量输入到输入回路中去。

反馈的类型有:电压串联负反馈、电流串联负反馈、电压并联负反馈、电流并联负反馈。

负反馈的优点:降低放大器的增益灵敏度,改变输入电阻和输出电阻,改善放大器的线性和非线性失真,有效地扩展放大器的通频带,自动调节作用。

电压(流)负反馈的特点:电路的输出电压(流)趋向于维持恒定。

5、有源滤波器和无源滤波器的区别?无源滤波器:这种电路主要有无源元件R、L和C组成有源滤波器:集成运放和R、C组成,具有不用电感、体积小、重量轻等优点。

集成运放的开环电压增益和输入阻抗均很高,输出电阻小,构成有源滤波电路后还具有一定的电压放大和缓冲作用。

但集成运放带宽有限,所以目前的有源滤波电路的工作频率难以做得很高。

6、基本放大电路的种类及优缺点,广泛采用差分结构的原因。

答:基本放大电路按其接法的不同可以分为共发射极放大电路、共基极放大电路和共集电极放大电路,简称共基、共射、共集放大电路。

共射放大电路既能放大电流又能放大电压,输入电阻在三种电路中居中,输出电阻较大,频带较窄。

常做为低频电压放大电路的单元电路。

共基放大电路只能放大电压不能放大电流,输入电阻小,电压放大倍数和输出电阻与共射放大电路相当,频率特性是三种接法中最好的电路。

常用于宽频带放大电路。

共集放大电路只能放大电流不能放大电压,是三种接法中输入电阻最大、输出电阻最小的电路,并具有电压跟随的特点。

常用于电压放大电路的输入级和输出级,在功率放大电路中也常采用射极输出的形式。

广泛采用差分结构的原因是差分结构可以抑制温度漂移现象。

•7、二极管主要用于限幅,整流,钳位.•判断二极管是否正向导通:1.先假设二极管截止,求其阳极和阴极电位;2.若阳极阴极电位差>UD ,则其正向导通;3.若电路有多个二极管,阳极和阴极电位差最大的二极管优先导通;其导通后,其阳极阴极电位差被钳制在正向导通电压(0.7V 或0.3V );再判断其它二极管.【例1】 下图中,已知V A =3V , V B =0V , D A 、D B为锗管,求输出端Y 的电位,并说明每个二极管的作用。

YA 解:D A 优先导通,则V Y =3–0.3=2.7VD A 导通后,D B 因反偏而截止,起隔离作用,D A 起钳位作用,将Y 端的电位钳制在+2.7V 。

数字电路(基本概念和知识总揽)1、数字信号:指的是在时间上和数值上都是离散的信号;即信号在时间上不连续,总是发生在一序列离散的瞬间;在数值上量化,只能按有限多个增量或阶梯取值。

(模拟信号:指在时间上和数值上都是连续的信号。

)2、数字电路主要研究电路输入、输出状态之间的相互关系,即逻辑关系。

分析和设计数字电路的数学工具是逻辑代数,由英国数学家布尔1849年提出,因此也称布尔代数。

3、逻辑代数有三种最基本的运算:与、或、非。

基本逻辑的简单组合称为复合逻辑。

4、逻辑代数三个基本规则:代入规则、反演规则和对偶规则。

5、化简电路是为了降低系统的成本,提高电路的可靠性,以便使用最少集成电路实现功能。

6、把若干个有源器件和无源器件及其导线,按照一定的功能要求制作在同一块半导体芯片上,这样的产品叫集成电路。

最简单的数字集成电路就是集成逻辑门,以基本逻辑门为基础,可构成各种功能的组合逻辑电路和时序逻辑电路。

7、TTL门电路:是目前双极型数字集成电路使用最多的一种,由于输入端和输出端的结构形成都采用了半导体三极管,所以也称晶体管-晶体管逻辑门电路。

TTL与非门是TTL门电路的基本单元。

最常用的集成逻辑门电路TTL门和CMOS门。

问题集锦1、同步电路和异步电路的区别是什么?同步电路:存储电路中所有触发器的时钟输入端都接同一个时钟脉冲源,因而所有触发器的状态的变化都与所加的时钟脉冲信号同步。

异步电路:电路没有统一的时钟,有些触发器的时钟输入端与时钟脉冲源相连,这有这些触发器的状态变化与时钟脉冲同步,而其他的触发器的状态变化不与时钟脉冲同步。

2、什么是"线与"逻辑,要实现它,在硬件特性上有什么具体要求?将两个门电路的输出端并联以实现与逻辑的功能成为线与。

在硬件上,要用OC门来实现,同时在输出端口加一个上拉电阻。

由于不用OC门可能使灌电流过大,而烧坏逻辑门。

3、解释setup和hold time violation,画图说明,并说明解决办法。

Setup/hold time是测试芯片对输入信号和时钟信号之间的时间要求。

建立时间是指触发器的时钟信号上升沿到来以前,数据稳定不变的时间。

输入信号应提前时钟上升沿(如上升沿有效)T时间到达芯片,这个T就是建立时间-Setup time.如不满足setup time,这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿,数据才能被打入触发器。

保持时间是指触发器的时钟信号上升沿到来以后,数据稳定不变的时间。

如果hold time不够,数据同样不能被打入触发器。

建立时间(Setup Time)和保持时间(Hold time)。

建立时间是指在时钟边沿前,数据信号需要保持不变的时间。

保持时间是指时钟跳变边沿后数据信号需要保持不变的时间。

如果数据信号在时钟沿触发前后持续的时间均超过建立和保持时间,那么超过量就分别被称为建立时间裕量和保持时间裕量。

4、什么是竞争与冒险现象?怎样判断?如何消除?(汉王笔试)在组合逻辑中,由于门的输入信号通路中经过了不同的延时,导致到达该门的时间不一致叫竞争。

产生毛刺叫冒险。

判断方法:代数法、图形法(是否有相切的卡诺圈)、表格法(真值表)如果布尔式中有相反的信号则可能产生竞争和冒险现象。

解决方法:一是添加布尔式的消去项;二是在芯片外部加电容;三是加入选通信号。

5、名词:SRAM、SSRAM、SDRAM:(SRAM:静态RAM;DRAM:动态RAM;SSRAM:Synchronous Static Random Access Memory同步静态随机访问存储器。

它的一种类型的SRAM。

SSRAM的所有访问都在时钟的上升/下降沿启动。

地址、数据输入和其它控制信号均于时钟信号相关。

这一点与异步SRAM不同,异步SRAM的访问独立于时钟,数据输入和输出都由地址的变化控制。

SDRAM:Synchronous DRAM同步动态随机存储器6、FPGA和ASIC的概念,他们的区别。

(未知)答案:FPGA是可编程ASIC。

ASIC:专用集成电路,它是面向专门用途的电路,专门为一个用户设计和制造的。

根据一个用户的特定要求,能以低研制成本,短、交货周期供货的全定制,半定制集成电路。

与门阵列等其它ASIC(Application Specific IC)相比,它们又具有设计开发周期短、设计制造成本低、开发工具先进、标准产品无需测试、质量稳定以及可实时在线检验等优点。

7、单片机上电后没有运转,首先要检查什么?a、首先应该确认电源电压是否正常。

用电压表测量接地引脚跟电源引脚之间的电压,看是否是电源电压,例如常用的5V。

b、接下来就是检查复位引脚电压是否正常。

分别测量按下复位按钮和放开复位按钮的电压值,看是否正确。

c、然后再检查晶振是否起振了,一般用示波器来看晶振引脚的波形;经过上面几点的检查,一般即可排除故障了。

如果系统不稳定的话,有时是因为电源滤波不好导致的。

在单片机的电源引脚跟地引脚之间接上一个0.1uF 的电容会有所改善。

如果电源没有滤波电容的话,则需要再接一个更大滤波电容,例如220uF 的。

遇到系统不稳定时,就可以并上电容试试(越靠近芯片越好)。

8、什么是同步逻辑和异步逻辑?(汉王笔试)同步逻辑是时钟之间有固定的因果关系。

异步逻辑是各时钟之间没有固定的因果关系。

9、你知道那些常用逻辑电平?TTL与COMS电平可以直接互连吗?(汉王笔试)常用逻辑电平:12V,5V,3.3V;TTL和CMOS不可以直接互连,由于TTL是在0.3-3.6V 之间,而CMOS则是有在12V的有在5V的。

CMOS输出接到TTL是可以直接互连。

TTL 接到CMOS需要在输出端口加一上拉电阻接到5V或者12V。

10、如何解决亚稳态。

(飞利浦-大唐笔试)答:亚稳态是指触发器无法在某个规定时间段内达到一个可确认的状态。

当一个触发器进入亚稳态时,既无法预测该单元的输出电平,也无法预测何时输出才能稳定在某个正确的电平上。

在亚稳态期间,触发器输出一些中间级电平,或者可能处于振荡状态,并且这种无用的输出电平可以沿信号通道上的各个触发器级联式传播下去。

解决方法主要有:(1) 降低系统时钟;(2) 用反应更快的FF;(3) 引入同步机制,防止亚稳态传播;(4) 改善时钟质量,用边沿变化快速的时钟信号;(5) 使用工艺好、时钟周期裕量大的器件。

11、锁存器、触发器、寄存器三者的区别。

触发器:能够存储一位二值信号的基本单元电路统称为“触发器”。

锁存器:一位触发器只能传送或存储一位数据,而在实际工作中往往希望一次传送或存储多位数据。

为此可把多个触发器的时钟输入端CP连接起来,用一个公共的控制信号来控制,而各个数据端口仍然是各处独立地接收数据。

这样所构成的能一次传送或存储多位数据的电路就称为“锁存器”。

寄存器:在实际的数字系统中,通常把能够用来存储一组二进制代码的同步时序逻辑电路称为寄存器。

由于触发器内有记忆功能,因此利用触发器可以方便地构成寄存器。

由于一个触发器能够存储一位二进制码,所以把n个触发器的时钟端口连接起来就能构成一个存储n位二进制码的寄存器。

区别:从寄存数据的角度来年,寄存器和锁存器的功能是相同的,它们的区别在于寄存器是同步时钟控制,而锁存器是电位信号控制。

可见,寄存器和锁存器具有不同的应用场合,取决于控制方式以及控制信号和数据信号之间的时间关系:若数据信号有效一定滞后于控制信号有效,则只能使用锁存器;若数据信号提前于控制信号到达并且要求同步操作,则可用寄存器来存放数据。

综合类问题考查1、二极管的导通时的压降。

答:0.7V。

2、三极管的工作条件。

相关文档
最新文档