数字电子技术课程设计,数字钟的设计

合集下载

数字电子技术课程设计--多功能数字钟

数字电子技术课程设计--多功能数字钟

目录第一章设计任务 (4)1.1 设计题目及要求 (4)1.1.1 题目 (4)1.1.2 设计要求 (4)第二章方案设计 (5)2.1 总体方案说明 (5)2.2 模块结构以及总体方框图 (5)第三章单元电路设计与原理说明 (6)3.1 按键消抖电路的设计 (6)3.1.1 RS触发器消抖 (6)3.2 分频器的设计 (7)3.2.2 1000分频器 (7)3.3基础电子钟及其显示设计 (8)3.3.1 时钟计数器 (8)3.3.2 功能选择及校准 (9)3.4整点报时器的设计 (10)3.5数码管显示切换电路的设计 (11)3.6 闹钟及其显示的设计 (12)第四章整机电路图及说明 .............................................................. 错误!未定义书签。

4.1整体电路图及说明................................................................................ 错误!未定义书签。

第五章电路仿真 (15)5.1基本时钟电路及其时间设置功能仿真 ................................................ 错误!未定义书签。

5.1.1基本计时功能的仿真............................................................. 错误!未定义书签。

5.1.2时间设置功能的仿真............................................................. 错误!未定义书签。

5.2整点报时功能的仿真............................................................................ 错误!未定义书签。

(完整)数电课程设计数字电子钟的设计与制作

(完整)数电课程设计数字电子钟的设计与制作

(完整)数电课程设计数字电子钟的设计与制作编辑整理:尊敬的读者朋友们:这里是精品文档编辑中心,本文档内容是由我和我的同事精心编辑整理后发布的,发布之前我们对文中内容进行仔细校对,但是难免会有疏漏的地方,但是任然希望((完整)数电课程设计数字电子钟的设计与制作)的内容能够给您的工作和学习带来便利。

同时也真诚的希望收到您的建议和反馈,这将是我们进步的源泉,前进的动力。

本文可编辑可修改,如果觉得对您有帮助请收藏以便随时查阅,最后祝您生活愉快业绩进步,以下为(完整)数电课程设计数字电子钟的设计与制作的全部内容。

一、设计目的数字电子技术是工科专业的一门专业基础课,该课程理论与实践联系密切,系统性强,课程设计是本课程教学中必不可少的环节,通过设计可以使学生初步掌握基本的数字电路设计方法和技能,进一步加深对数字电子技术课程的理解,掌握数字电子系统的组成和设计方法以及系统的调试方法,熟悉常用数字芯片的功能及使用方法,为后续课程的学习奠定坚实基础。

二、设计任务1、用给定的数字集成电路设计制作一个数字电子钟。

2、基本功能:具有时、分、秒计时功能,用六位数码管和LED显示“XX:XX:XX"(最大显示23:59:59),要求计时准确,能够调整时间。

除电源外其它部分均需自行设计制作。

3、扩展功能:有整点报时功能;时分秒之间的间隔符“:”按秒跳动。

三、设计要求基本要求:1、根据给定的器件设计电路,画出电路原理图,仿真实现所设计功能.2、制作实际电路并测试,用自己设计的秒脉冲源作计时脉冲,+5V电源由实验室提供。

要求制作工艺良好,电路能正常稳定工作。

3、写出设计总结报告,除报告封面和电路图可以打印外,其它内容均必须手写(复印、打印的一律不及格)。

扩展要求:完成扩展功能四、所需元器件及材料IC:CD4518三块、CD4040、CD4060、CD4081各一块、CD4543六块,DIP16IC插座12个;其他器件:共阴数码管(CL5011AH)6个,红色LED4个,石英晶振32768HZ一个,电阻220Ω44个,220K、10M各1个,51P瓷片电容2个,轻触开关4个,8针接插件3个,4针接插件1个,9cm*15cm万能板两块、红、黑色导线各1卷,黄、蓝色导线各2卷、焊锡2卷。

数字电子钟设计(电子集成专业类课程设计)

数字电子钟设计(电子集成专业类课程设计)

电子线路课程设计——数字时钟的设计与制作一、设计目标1.通过这次课程设计,进一步熟悉和掌握数电和模电知识,掌握multisim仿真软件的使用。

2.学习数字时钟的硬件设计原理,熟练各种电路应用。

3.培养独立分析问题和解决问题的能力和创新思维。

二、设计功能要求(1)时的技术要求为“24翻1”,分和秒的要求为60进制进位(2)准确计时,以数字形式显示时,分,秒的时间(3)具有校时功能,可以分别对时及分进行单独校对,能校正到标准时间(4)拓展功能:整点报时三、数字钟电路系统工作原理1.数字钟的构成石英晶振为主要部件的振荡器、分频器、计数器、校时电路、数码显示、整点报时电路。

数字钟实际上是一个对标准频率(1HZ)进行计数的计数电路。

由于计数的起始时间不可能与标准时间一致,故需要在电路上加一个校时电路。

同时标准的1HZ时间信号必须做到准确稳定。

通常使用石英晶体振荡器电路构成数字钟。

2.电路设计框图如下由图可见:本数字钟电路主要由振荡器,分频器,校时电路,时分秒计数器,译码显示器及整点报时电路构成。

3、工作原理①振荡电路:由石英振荡器产生的32768HZ高频脉冲信号作为数字钟的时间基准。

石英晶体振荡器的特点是振荡频率准确、电路结构简单,易调整。

用反相器和石英晶体构成振荡电路如下图。

利用两非门G1和G2自我反馈,使他们工作在现行状态,然后利用石英晶体JU来控制震荡频率,同时用电容C1来作为两个非门之间的耦合。

两个非门输入和输出之间并联的电阻R1和R2作为负反馈元件,由于反馈作用很小,可以近似认为非门的输出输入压降相等,电容C2是为了防止寄生振荡。

电路图如下:仿真图如下:②分频电路:分频器的功能主要有产生标准秒脉冲信号和提供功能扩展电路所需的信号。

(共经过15级2分频集成电路)我们实验用的是CD4060、74LS74,其中CD4060是14级分频器,将石英晶振的高频变为二分频,74LS74是D触发器,可以用作二分频。

数电课程设计数字钟

数电课程设计数字钟

数电课程设计数字钟一、课程目标知识目标:1. 理解数字钟的基本原理和组成,掌握数字电路基础知识;2. 学会运用组合逻辑电路设计数字钟的时、分、秒显示部分;3. 掌握数字钟的计时功能,了解其工作过程和调试方法;4. 了解数字钟在实际应用中的优势,如精确度、稳定性等。

技能目标:1. 能够运用所学知识,设计并搭建一个简单的数字钟电路;2. 培养动手实践能力,学会使用相关仪器、工具进行电路搭建和调试;3. 提高问题解决能力,能够分析并解决数字钟运行过程中出现的问题;4. 学会团队协作,与他人共同完成课程设计任务。

情感态度价值观目标:1. 培养学生对电子技术的兴趣,激发创新意识;2. 培养学生的耐心、细心和责任心,养成良好的学习习惯;3. 引导学生关注科技发展,认识数字技术在实际生活中的应用;4. 培养学生的环保意识,注意电子垃圾的处理和回收。

课程性质:本课程为实践性较强的课程,注重培养学生的动手能力和实际操作技能。

学生特点:学生已具备一定的数字电路基础知识,具有较强的求知欲和动手欲望。

教学要求:结合课程性质和学生特点,采用理论教学与实践操作相结合的方式,注重启发式教学,引导学生主动参与课程设计过程,提高学生的实践能力和创新能力。

通过课程目标的分解,确保学生能够达到预定的学习成果,为后续的教学设计和评估提供依据。

二、教学内容1. 数字钟原理及组成- 了解数字钟的基本工作原理- 掌握数字钟的各个组成部分,如振荡器、分频器、计数器、显示电路等2. 组合逻辑电路设计- 学习组合逻辑电路的设计方法- 应用组合逻辑电路设计数字钟的时、分、秒显示部分3. 数字电路基础知识- 复习数字电路基础知识,如逻辑门、触发器、计数器等- 了解不同类型数字电路的特点和应用4. 数字钟电路搭建与调试- 学习数字钟电路的搭建方法- 掌握数字钟电路的调试技巧,分析并解决常见问题5. 教学内容安排与进度- 第一周:数字钟原理及组成,数字电路基础知识复习- 第二周:组合逻辑电路设计,数字钟显示部分设计- 第三周:数字钟电路搭建,初步调试- 第四周:数字钟电路调试,优化与改进6. 教材章节及内容列举- 教材第三章:数字电路基础- 教材第四章:组合逻辑电路- 教材第五章:时序逻辑电路- 教材第六章:数字钟设计与实践教学内容科学、系统,注重理论与实践相结合,以学生动手实践为主,充分调动学生的积极性,培养实际操作能力。

数电课设--数字钟的设计

数电课设--数字钟的设计

数电课设--数字钟的设计摘要:该设计主要是设计一种基于数字电路实现的数字钟,用于显示当前时间,同时设计一个简单的时间调整系统来实现对数字钟的时间调整。

本设计实现了数字钟的时间显示、时间调整等功能,具有简单、实用等优点。

关键词:数字钟、计数器、时间调整系统一、引言数字钟是一种时钟显示设备,它可以在显示面板上显示当前时间,数字钟的普及改变了人们观念上的关于时间知识的变革。

本课设就是要通过设计一个数字钟,来综合应用我们所学的数字电路知识,通过数字电路的设计实现时间的显示及调整。

二、数字钟的设计原理数字钟的设计离不开计数器和定时器,计数器的作用是进行计数操作,进而对时间进行处理,定时器的作用是用来控制计数器的计数和复位,使其能够按照固定的时间序列不断进行计数。

数字钟的显示部分采用数码显示管显示当前时间,数码显示管显示的时间单位有小时、分钟和秒。

三、数字钟的设计方案数字钟的设计方案可以分为两部分,一部分是计数器及定时器的设计,另一部分是时间调整系统的设计。

下面分别进行介绍。

(一)计数器及定时器的设计计数器采用7474型D触发器进行设计,二进制计数器采用模8计数模式,带有异步复位功能。

其中,D触发器的Vcc接+5V电源,GND接地,CLK接定时器的输出,D接Q的输出,Q接下一级触发器D端。

计数器采用8253/8254型定时器,应该根据标准时钟的频率和预置值计算计数器的频率和复位时间。

时间调整功能通常是通过8255接口芯片实现。

(二)时间调整系统的设计时间调整系统通过单片机实现,主要实现以下功能:上下键切换修改时间单位、按键快速调整修改时间数字、按键高频稳定范围设置、判断闹钟是否开启、日历选择等。

四、数字钟的实现数字钟的实现可以参考实验教材进行,实现前需要明确以下几点:1. 根据实际需求确定数字钟的参数:例如显示的时间格式,以及是否需要设置闹钟等。

2. 设计好数字钟的原理图,并选择适合的元件进行接线。

3. 进行电路调试和测试,对电路进行稳定性测试等。

数电课程设计报告数字钟的设计

数电课程设计报告数字钟的设计

数电课程设计报告第一章设计背景与要求设计要求第二章系统概述设计思想与方案选择各功能块的组成工作原理第三章单元电路设计与分析各单元电路的选择设计及工作原理分析第四章电路的组构与调试遇到的主要问题现象记录及原因分析解决措施及效果功能的测试方法,步骤,记录的数据第五章结束语对设计题目的结论性意见及进一步改进的意向说明总结设计的收获与体会附图电路总图及各个模块详图参考文献第一章设计背景与要求一.设计背景与要求在公共场所,例如车站、码头,准确的时间显得特别重要,否则很有可能给外出办事即旅行袋来麻烦;数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确度和直观性,且无机械装置,具有更长的使用寿命,因此得到了广泛的使用;数字钟是一种典型的数字电路,包括了组合逻辑电路和时序电路;设计一个简易数字钟,具有整点报时和校时功能;1以四位LED数码管显示时、分,时为二十四进制;2时、分显示数字之间以小数点间隔,小数点以1Hz频率、50%占空比的亮、灭规律表示秒计时;3整点报时采用蜂鸣器实现;每当整点前控制蜂鸣器以低频鸣响4次,响1s、停1s,直到整点前一秒以高频响1s,整点时结束;4才用两个按键分别控制“校时”或“校分”;按下校时键时,是显示值以0~23循环变化;按下“校分”键时,分显示值以0~59循环变化,但时显示值不能变化;二.设计要求电子技术是一门实践性很强的课程,加强工程训练,特别是技能的培养,对于培养学生的素质和能力具有十分重要的作用;在电子信息类本科教学中,课程设计是一个重要的实践环节,它包括选择课题、电子电路设计、组装、调试和编写总结报告等实践内容;通过本次简易数字钟的设计,初步掌握电子线路的设计、组装及调试方法;即根据设计要求,查阅文献资料,收集、分析类似电路的性能,并通过组装调试等实践活动,使电路达到性能要求;第二章系统概述设计思想与方案选择方案一 ,利用数字电路中学习的六十进制和二十四进制计数器和三八译码器来实现数字中的时间显示;方案二,利用AT89S51单片机和74HC573八位锁存器以及利用C语言对AT89S51进行编程来实现数字钟的时间显示;由于方案一通过数电的学习我们都比较熟悉,而方案二比较复杂,涉及到比较多我们没学过的内容,所以选择方案一来实施;简易数字钟电路主体部分是三个计数器,秒、分计数器采用六十进制计数器,而时计数器采用二十四进制计数器,其中分、时计数器的计数脉冲由校正按键控制选择秒、分计数器的溢出信号或校正10Hz计数信号;计数器的输出通过七段译码后显示,同时通过数值判断电路控制蜂鸣器报时;各功能块的组成分频模块,60进制计数器模块,24进制计数器模块,4位显示译码模块,正点报时电路模块,脉冲按键消抖动处理模块工作原理一.简易数字钟的基本工作原理是对1Hz标准频率秒脉冲进行计数;当秒脉冲个数累计满60后产生一个分计数脉冲,而分计数脉冲累计满60后产生一个时计数脉冲,电路主要由3个计数器构成,秒计数和分计数为六十进制,时计数为二十四进制;将FPGA开发装置上的基准时钟OSC作为输入信号通过设计好的分频器分成1Hz~10MHz8个10倍频脉冲信号;1Hz的脉冲作为秒计数器的输入,这样实现了一个基本的计时装置;通过4位显示译码模块,可以显示出时间;时间的显示范围为00时00分~23时59分;二.当需要调整时间时,可使用数字钟的时校正和分校正进行调整,数字钟中时、分计数器都有两个计数脉冲信号源,正常工作状态时分别为时脉冲和分脉冲;校正状态时都为5~10Hz的校正脉冲;这两种状态的切换由脉冲按键控制选择器的S 端来实现;为了更准确的设定时间,需要对脉冲按键进消抖动处理;三.电路在整点前10 秒钟内开始控制蜂鸣器报时,可采用数字比较器或逻辑门判断分、秒计数器的状态码值,以不同频率的脉冲控制蜂鸣器的鸣响;第三章单元电路设计与分析各单元电路的选择1分频模块,设计一个8级倍率为10 的分频电路,输出频率分别为1Hz 、10Hz、100 Hz、1k Hz、10k Hz、100k Hz、1 MHz、10MHz8组占空比为50%的脉冲信号;260进制计数器模块,采用两片74161级联;324进制计数器模块,采用两片74161级联;44位显示译码模块,由分频器,计数器,数据选择器,七段显示译码,3-8线译码器构成一个4位LED数码显示动态扫描控制电路;其中4位计数器用74161,数据选择器用74153,七段显示译码器部分采用AHDL硬件描述语言设计;5正点报时电路模块,该模块采用与门和数据选择器74153构成6脉冲按键消抖动处理模块,采用D触发器实现消抖动,从而能够比较精确地设定时间;设计及工作原理分析1分频模块要输出8级频率差为10倍的分频电路,可采用十进制计数器级联实现;集成十进制计数器的类型很多,比较常用的有74160、74162、74190、74192和7490等;这里采用7490来实现分频,7490是二-五-十进制加计数器,片上有一个二进制计数器和一个异步五进制计数器;QA是二进制加计数器的输出,QB、QC、QD是五进制加计数器的输出,位序从告到低依次为D,C,B;该分频器一共用到7片7490,初始信号输入到第一片7490的CLKB 端口,QD输出端连接到CLKA端,作为输入,从QA引出1MHz的output端口,并引线到第二片7490的CLKB端口,依此类推,直到第七片7490连接完成如附图所示;每片7490相当于一个五进制计数器和一个二进制计数器级联实现了十进制加计数,从而实现分频;分频模块图如图所示分频模块内部结构图如下图所示260进制计数器模块采用两片74161级联,如图,下面一片74161做成十进制的,初始脉冲从CLK输入,ENT和ENP都接高电平,而QD与QA用作为与非门的两个输入,与非门输出分别连接到自身的LDN端与上面一片74161的CLK端;上面一片74161的QC和QA端作为与非门的两个输入通过输出连接到自身的LDN,ENT 和ENP接高电平;下面一片实现从0000到1001即0~9十个状态码的计数,当下面一片为1001状态时,自身的LDN为低电平,此时QD,QC,QB,QA的状态恢复到0000,即从0开始从新计数,而上面一片74161的CLK电平改变,上面一片74161开始计数为0001,实现从0000~到0101即0到5六个状态码的计数,当上面一片状态为0101时,LDN为低电平,此时计数器为0000;这样子通过两片74161就实现了一个六十进制计数器;下图为六十进制计数器模块的示意图由六十进制计数模块构成的秒分计数如下图,下面那块六十进制技术模块表示为妙,上面那块六十进制计数模块表示为分;当妙计数模块的状态为0101 1001时,向分计数模块进位, 即通过74153M的输入C1,此时74153M输出接到分计数模块的输入端 ,通过74153M作为选择器,实现进位控制;324进制计数器模块采用两片74161级联,如图,下面一片74161做成十进制的,初始脉冲从CLK输入,ENT和ENP都接高电平,而QD与QA用作为与非门的两个输入分别连接到自身的LDN端与上面一片74161的CLK端;上面一片74161的QB非门的一个输入通过输出连接到自身的LDN,ENT 和ENP接高电平,并且上面74161的QB端和下面一块74161的QC端通过与非门输出接到两片74161的清零端CLRN;下面一片实现从0000到1001即0~9十个状态码的计数,当下面一片为1001状态时,自身的LDN为低电平,此时QD,QC,QB,QA的状态恢复到0000,即从0开始从新计数,而上面一片74161的CLK电平改变,上面一片74161开始计数为0001,实现从0000~到0010即0到2三个状态码的计数,当上面一片状态为0010即2时,下面一片状态为0100即4时,两块74161的CLRN为低电平,此时两块74161的状态都为0000,即实现了23时过后显示00时;这样子通过两片74161就实现了一个24进制计数器;下图为24进制计数器模块示意图由二十四进制计数模块构成的时计数模块如图,下面那块六十进制技术模块表示为分,上面那块24进制计数模块表示为时;当分计数模块的状态为0101 1001时,向时计数模块进位, 即通过74153M的输入C1,此时74153M输出接到时计数模块的输入端 ,通过74153M作为选择器,实现进位控制;二十四进制计数模块构成的时计数模块44位显示译码模块由分频器,计数器,数据选择器,七段显示译码,3-8线译码器构成一个4位LED数码显示动态扫描控制电路;4位计数器由74161构成;如下图所示74161构成的4位计数器数据选择器采用两片74153 和一片74153M两片74153实现连在一起实现对四个数字的选择,而一片74153M实现对小数点的选择;如下图所示74153M构成的数据选择器两片74153构成的数据选择器七段显示译码器部分采用AHDL硬件描述语言设计,语句如下:subdesign ymqdata_in3..0 :input;a,b,c,d,e,f,g :output;begintabledata_in3..0 =>a,b,c,d,e,f,g;b"0000" =>1,1,1,1,1,1,0;b"0001" =>0,1,1,0,0,0,0;b"0010" =>1,1,0,1,1,0,1;b"0011" =>1,1,1,1,0,0,1;b"0100" =>0,1,1,0,0,1,1;b"0101" =>1,0,1,1,0,1,1;b"0110" =>0,0,1,1,1,1,1;b"0111" =>1,1,1,0,0,0,0;b"1000" =>1,1,1,1,1,1,1;b"1001" =>1,1,1,0,0,1,1;b"1010" =>1,1,1,0,1,1,1;b"1011" =>0,0,1,1,1,1,1;b"1100" =>1,0,0,0,1,1,0;b"1101" =>0,1,1,1,1,0,1;b"1110" =>1,0,0,1,1,1,1;b"1111" =>1,0,0,0,1,1,1;end table;end;整个四位显示译码模块如图所示5正点报时电路模块该模块采用与门和数据选择器74153构成,如下图所示;7个输入端口的与门控制A,当时间在59分51s,53s,55s,57s,59s的时候,A为高电平1,当秒的个位数为9时,B为高电平1,A为1,B为0时,输出C1低频率信号,A为1,B为1时输出C3高频率信号,实现整点的不同频率的报时电路;整点报时电路模块6脉冲按键消抖动处理模块采用D触发器实现消抖动,从而能够精确地设定时间;校正状态为5HZ的校正脉冲,分频器输出的10HZ通过T触发器得到5HZ的校正脉冲;如图脉冲按键消抖动处理模块通过T触发器得到的5HZ校正脉冲第四章电路的组构与调试遇到的主要问题1在用74161做二十四进制计数器时,没有深入考虑,打算采用第一片六进制,第二片四进制级联而成,结果出现问题;2时、分调整按键没有安装消抖动装置;3在设置简易数字钟的分时,时计数器也会进;现象记录及原因分析1虽然也能够计数实现二十四进制,但是不能与七段显示译码器配合使用,不能显示直观的数值,这样给用户带来不便;2在下载调试的时候,我要进行时分调整,但是有时按一下子脉冲键会进两个数值,这样子给时分的设置带来了麻烦,原因是按键没有采用消抖动装置;3在调试的时候,打算通过按键调整分,但是发现时计数器也会进位,这就不符合要求了,原因是调整分时,各计数器都按正常状况在计数,所以会按正常情况产生进位;解决措施及效果1仍然采用两片74161,第一片可以从0~9,第二片只能从0~2,而且当第二片为2的时候,第一片到4的话就都清零复位,这样不仅实现了二十四进制计数器,而且能与七段显示译码器配合使用,直观的显示数字;2在脉冲控制按键上加上了D触发器,这样子可以达到消抖动的效果;3加上选择器,把两路信号分开,当调整分的时候,不对时计数器产生进位,这样子就不会产生十进位了,解决了这个问题;功能的测试方法、步骤,记录的数据1简易数字钟的测试,将电路图连好后,分析与综合,仿真,编译,下载到仪器上,表示秒的小数点按1Hz,占空比50%跳动,分从0~59计数,分过了59后,向时计数器进1;2整点点报时功能的测试,到了整点,即59分51s,53s,55s,57s时蜂鸣器低频率间断性鸣响,59分59秒时,蜂鸣器高频率鸣响一次;3时、分调整功能的测试,按分调整键,分按一定的频率逐次加一,但是时显示不变;按时调整键,时按一定的频率逐次加一,但是分显示不变;第五章结束语对设计题目的结论性意见及进一步改进的意向说明简易数字钟的设计中,主要运用了分频器,六十进制计数器,二十四进制计数器,动态扫描显示电路,选择器,按键消抖以及门电路等数字电路方面的知识;可以在简易数字钟的基础上加上24小时和12小时转换功能,秒表功能,闹钟功能,这样更能满足人们的使用需求;总结设计的收获与体会简易数字钟的设计及实验当中,我坚持了下来,上学期的数电我学的并不好,而且对软件应用的接受能力不强,刚开始的时候做的很慢,看到别人都做好了,心里比较着急,于是,我找出了数电课本,复习所涉及的知识点,并练习所学软件,终于有了进步,可以更上同学们的进度,但数字钟的设计一直困扰我,看到别人拓展功能都做好了,自己基本的都还没做好,心里很急;在设计的过程中,碰到了很多的困难,遇到了很多问题,不断地思考与尝试,以及向同学和老师请教,但还是没能完全设计好,以后有时间还得多去实验室尝试,争取做好一些拓展功能;通过这次设计,对上学期学习的数字电路的相关知识得到了复习和巩固,也查阅了一些相关的资料,也加深了我对数字电路应用的理解,总之这次的电子技术课程设计受益匪浅;参考文献:基于FPGA的数字电路系统设计西安电子科技大学出版社数字电子技术基础电子工业出版社数字电路与逻辑设计实验及应用人民邮电出版社附图1.分频模块分频器仿真波形下图为分频器线路图2.60进制计数器模块60进制计数器仿真波形3.24进制计数器模块24进制计数器仿真波形4. 4位显示译码模块七段显示译码器模块七段显示译码器部分采用AHDL硬件描述语言设计,语句如下:subdesign ymqdata_in3..0 :input;a,b,c,d,e,f,g :output;begintabledata_in3..0 =>a,b,c,d,e,f,g;b"0000" =>1,1,1,1,1,1,0;b"0001" =>0,1,1,0,0,0,0;b"0010" =>1,1,0,1,1,0,1;b"0011" =>1,1,1,1,0,0,1;b"0100" =>0,1,1,0,0,1,1;b"0101" =>1,0,1,1,0,1,1;b"0110" =>0,0,1,1,1,1,1;b"0111" =>1,1,1,0,0,0,0;b"1000" =>1,1,1,1,1,1,1;b"1001" =>1,1,1,0,0,1,1;b"1010" =>1,1,1,0,1,1,1;b"1011" =>0,0,1,1,1,1,1;b"1100" =>1,0,0,0,1,1,0;b"1101" =>0,1,1,1,1,0,1;b"1110" =>1,0,0,1,1,1,1;b"1111" =>1,0,0,0,1,1,1;end table;end;整个4位显示译码模块四位显示译码模块。

数字电子技术课程设计,数字钟的设计

数字电子技术课程设计,数字钟的设计

目次【1 】1绪论-----------------------------------------------------------------------------------------12设计计划概述-------------------------------------------------------------------------22.1体系设计思绪与总体计划---------------------------------------------------------------2 2.2总体工作进程------------------------------------------------------------------------------2 2.3各功效块的划分和构成------------------------------------------------------------------33单元电路设计与剖析--------------------------------------------------------------3 3.1秒旌旗灯号的产生电路------------------------------------------------------------------------33.2时.分.秒计数电路---------------------------------------------------------------------4秒部分-----------------------------------------------------------------------------------5分部分-----------------------------------------------------------------------------------5时部分-----------------------------------------------------------------------------------63.3校订时.分电路---------------------------------------------------------------------------7校分电路--------------------------------------------------------------------------------7校时电路--------------------------------------------------------------------------------83.4整点报时电路------------------------------------------------------------------------------895电路的调试与仿真-----------------------------------------------------------------94总体电路道理图---------------------------------------------------------------------116元器件清单-----------------------------------------------------------------------------127设计领会及心得---------------------------------------------------------------------12参考文献------------------------------------------------------------------------------------141绪论电子技巧是21世纪成长最为敏捷的范畴之一,这重要得益于集成电路和盘算机技巧的敏捷成长.这两项技巧既是电子技巧成长的产品,又是电子技巧中断成长的推进力.集成电路和盘算机技巧的飞速成长,将人类社会带入信息时期,在如许的时期布景下,控制电子技巧对我们来说是异常重要的.要控制一门技巧,不但要具有理论的常识,还要经由不竭实践,而课程设计对我们来说就是一种很好的实践办法.时光对人们来说老是那么珍贵,工作的劳碌性和复杂性轻易使人忘却当前的时光.忘却了要做的工作,当工作不是很重要的时刻,这种遗忘无伤大雅.但是,一旦重要工作,一时的耽搁可能变成大祸.例如,很多火警都是因为人们一时忘却了封闭煤气或是忘却充电时光.尤其在病院,每次护士都邑给病人作皮试,测试病人是否对药物过敏.打针后,一般等待5分钟,一旦超时,所作的皮尝尝验就会无效.手表当然是一个好的选择,但是,跟着接收皮试的人数增长,到底是哪小我的皮试到时光却难以断定.所以,要制造一个准时体系,随时提示这些轻易忘却时光的人.钟表的数字化给人们临盆生涯带来了极大的便利,并且大大地扩大了钟表本来的报时功效.诸如准时主动报警.按时主动打铃.时光程序主动控制.准时广播.准时启闭电路.准时开关烘箱.通断动力装备,甚至各类准时电气的主动启用等,所有这些,都是以钟表数字化为基本的.是以,研讨数字钟及扩大其应用,有着异常实际的意义.本陈述就是对此次课程设计的总结.重要包含了以下内容:简略介绍了体系设第1页,共17页计思绪和计划,具体介绍各单元电路的道理,介绍了在调试进程中碰着的问题息争决办法,总结了课程设计的收成和领会.本次课程设计的标题是设计一个数字钟,请求具有以下功效:显示时.分.秒(如11:52:45);可实现手动或主动的对时.分进行校订;计时进程具有报时功效,当时光到达整点时进行报时;有闹钟功效,在达到闹钟时光,闹钟开端起闹并中断一分钟. 2设计计划概述2.1体系设计思绪与总体计划一个最简略的数字钟由秒旌旗灯号产生电路,时.分.秒计数电路,译码显示电路构成,请求有校订时.分和整点报时,闹钟功效,故要参加校时电路和报时电路,闹钟功效电路.是以其道理可由如下的框图暗示出来:图2-1 道理框图第2页,共17页2.2总体工作进程一.时光的进步和显示的实现起首由秒旌旗灯号产生电路临盆秒旌旗灯号,将此旌旗灯号接到秒计数器的旌旗灯号输入端.接着,在这个秒旌旗灯号的驱动下,秒计数器向分计数器进位,分计数器向时计数器进位,最后经由过程译码器将计数器中的状况以时光的情势显示出来,如许就实现了时光的进步和显示功效.二.整点报时的实现在时.分计数器的输出端吸收整点的旌旗灯号,既驱动蜂鸣器的频率旌旗灯号,从而推进履行部件(蜂鸣器)的工作.三.校订时.分的实现在秒向分进位的路径中参加一条用手动产生旌旗灯号的路径,并经由过程开关来选择接通两条中的手动旌旗灯号,从而实现对分的校订.对时的校订的办法与此雷同.四.闹钟功效的实现由门电路将计数电路和闹钟电路衔接起来,由蜂鸣器实现闹钟功效.2.3各功效块的划分和构成一.秒旌旗灯号产生电路这部分电路由集成电路555准时器与RC构成的多谐振荡器.二.时.分.秒计数电路及译码.显示电路这部分电路包含6个BCD码计数器,个中两组接成60进制,剩下一组接成12进制,及响应的译码显示器.之所以要用BCD码计数器,是因为时.分.秒都是要用两位十进制数暗示的,因而时.分.秒的个位和十位所对应的计数器的状况输出都应当是第3页,共17页BCD码.又因为时的显示方法是12进制的,故3个计数器分离要接成12.60.60进制的.所用芯片都为74ls290.三.时.分的校订电路这部分电路由产生调节旌旗灯号的装配和数据选择器构成,用单刀双掷开关控制.四.整点报时电路这部分电路由控制音响的频率旌旗灯号收集电路.蜂鸣器构成.五.闹钟功效电路这部分电路由门电路将时分秒计数电路和闹钟电路组合起来,产生的旌旗灯号接到蜂鸣器而构成闹钟电路.3单元电路的设计和剖析3.1秒旌旗灯号的产生电路由前面介绍知道,秒旌旗灯号产生电路由集成电路555准时器与RC构成的多谐振荡器构成.须要的芯片有集成电路555准时器,还有电阻和电容.下图为其电路图:第4页,共17页图 3-1 秒旌旗灯号产生电路振荡电路是数字钟的焦点部分,它的频率和稳固性直接关系到表的精度.是以选择555准时器构成的多谐振荡器,个中电容C1为47微法,C2为0.01微法,两个电阻R1=R2=10K欧姆.此时在电路的输出端就得到了一个周期性的矩形波,其振荡频率为:f/[(R1+2R2)C] (3-1)由公式(3-1)代入R1,R2和C的值得,f=1Hz.即其输出频率为1Hz的矩形波旌旗灯号.3.2时.分.秒计数电路显然,这部分电路可分成三小块构成,分离为秒部分.分部分和时部分,在将这三部第5页,共17页分进行必定的衔接就可得到完全的时.分.秒计数电路.3.秒部分该部分的本质是一个60进制的计数器,它的CP脉冲是前面生成的秒旌旗灯号,它的清零旌旗灯号可以作为向分进位的进位旌旗灯号.它须要的元件有74LS290.下面是电路衔接图:图3-2-1 秒计数电路3.分部分这部分电路与秒部分电路很类似,只是它的输入的CP是秒部分电路产生的进位旌旗灯号,它的清零旌旗灯号作为向时进位时的进位旌旗灯号.须要元件和电路图也一样,如下:第6页,共17页图3-2-2 分计数电路3.时部分这部分电路实际上是一个12进制的计数器,它的输入CP为分部分的进位旌旗灯号,须要的元件与秒.分电路一致.电路图如下:图3-2-3 小时计数电路第7页,共17页3.3校订时.分电路3.校分电路实现分的校准的根本思绪是:断开本来正常的分输入旌旗灯号即秒电路的进位旌旗灯号,把频率可以以为控制的手动脉冲接入,从而实现快速的工资的分计数,当到达精确的数值后再接入正常的计数脉冲,进行正常的进步.很显然,为了实现这一功效,可以选用须要的门电路,经由过程单刀双掷开关来选择接入分的输入旌旗灯号的是正常的秒进位旌旗灯号照样手动脉冲,从而实现对分的校订.用这种办法还有一个利益,就是当对分校订时,因为正常的秒进位旌旗灯号已经不克不及输入进来了,所以秒的进步不会对分产生任何的影响.以下为接线图:图3-3-1校分电路可以用下表来暗示它的工作情形:表2校时电路工作状况电路的工作状况电键状况选择的输入旌旗灯号打开S4(接‘1’)手动脉冲校订状况第8页,共17页断开S4(接‘0’)秒进位脉冲正常计数状况3.校时电路该电路与校订分的思绪完全一致,只是它的正常输入旌旗灯号是分的进位旌旗灯号罢了,此时开关S3与S4功效一样.以下为电路图:图3-3-2 校时电路3.4整点报时电路这部分电路的请求是:在距离整点还有1秒(即分和秒都达到59的时刻)的时刻鸣叫,中断时光为一秒.其电路包含控制门电路部分和音响电路部分.个中控制门电路的功效是从时.分.秒计数电路中掏出频率旌旗灯号,输给音响电路.音响电路是与JK触发器相连的蜂鸣器电路.以下为电路图:第9页,共17页图3-4 整点报时电路此时当分和秒都达到59时,图3-4中蜂鸣器鸣叫,并且指导灯亮,暗示整点报时.闹钟功效电路实现闹钟功效的根本思绪是:用4片74ls290构成的计数电路经由过程单刀双掷开关控制进行闹钟时光的设置,然后用须要的门电路将时.分计数电路与闹钟设置电路连起来构成输入,接入蜂鸣器,使其鸣叫而实现闹钟功效.以下为其电路图:图3-5 闹钟功效电路此时,图3-5中,开关S1,S2分离控制闹钟的时.分的调节,开关S1合上,前两片计数第10页,共17页器74290开端计数,从而调节小时部分;开关S2合上,后两片计数器74290工作,从而调节分钟部分;经由过程须要的门电路将时.分计数器和闹钟设置电路衔接起来的旌旗灯号当作输入,使蜂鸣器工作一分钟,从而实现闹钟功效,开关S5控制蜂鸣器,控制闹钟是否发出声音.5电路的调试及仿真起首是对秒旌旗灯号产生电路进行调试仿真,要使其输出频率为1Hz的矩形方波.仿真成果为:图5-1 秒旌旗灯号产生电路波形仿真第11页,共17页接着对时.分.秒电路仿真:接秒.分电路部分的60进制.接时电路部分的12进制,同时接上响应的译码和显示电路,并进行测试,测试办法为给各部分电路一个手动的CP,经由过程不雅察显示管的读数来肯定电路是否精确,若不精确,就对电路进行检讨,直到精确为止.再接着就是接校时电路,并对其功效进行仿真,办法为调节电键为不合的状况,不雅察可否完成手动校时和正常的计数功效,重复的磨练和修正,直到精确完成指定功效为止.再接报时电路,测试的办法为将时光调到59分,不雅察当秒钟走到59秒时是否开端报时,在59秒时蜂鸣器是否鸣叫,指导灯是否变亮.当所有的接线都完成后,验证所有的功效,看是否相符请求.4总体电路道理图第12页,共17页图4 总体电路道理图第13页,共17页6元器件清单表3 元器件清单第14页,共17页7设计领会及心得在实际的操纵进程中,能把理论中所学的常识灵巧地应用起来,并在调试中会碰到各类各样的问题,电路的调试进步了我们解决问题的才能,学会了在设计中自力解决问题,也包含如何去查找问题.似乎所有的事都得本身新手去操纵才会在脑海中留下深刻的印象,这个小小的课程设计让我可以闇练的操纵EWB软件,也懂得了很多器件的功效的应用,也加深了对数字电路熟悉和懂得.经由过程此次课程设计,得到了很多收成和领会.第一,巩固和加深了对电子线路根本常识和懂得,进步了分解应用所学常识的才能.第二,加强了依据课程须要选学参考材料,查阅手册,图表和文献材料的自学才能.经由过程自力思虑,深刻研讨有关问题,学会本身剖析解决问题的办法.第三,经由过程实际电路计划的剖析比较,设计盘算,元件拔取,装配调试等环节,初步控制了简略适用电路的剖析办法和工程设计办法.第四,控制了比较经常应用的仪器的应用办法,进步了着手才能.第五,造就了严谨的工作风格和科学立场.为了很好的完成本次课程设计,对标题进行了具体的剖析,同时参考了很多有关的书本,并且和同窗进行了评论辩论.之后依据计划用EWB软件进行仿真,调剂元件的参数,改良电路的机能,使之达到设计的指标和请求,较好的完成本次课程设计.第15页,共17页参考文献1.康华光主编.电子技巧基本(数字部分第五版).北京:高级教导出版社,2005 2.谢自美主编.电子线路设计.实验.测试.武汉:华中科技大学出版社,2003 3.任致程主编.经典集成电路400例.北京:机械工业出版社,20014.历雅萍,易映萍主编.电子技巧课程设计.北京:高级教导出版社,2005.5.子技巧基本课程设计.北京:中心广播电视大学出版社,19976.陈明义主编.电子技巧课程设计适用教程.中南大学出版社,2002第16页,共17页。

数字电子技术课程设计数字电子钟设计大学论文

数字电子技术课程设计数字电子钟设计大学论文

课程设计报告题目数字电子钟设计课程名称数字电子技术院部名称专业电气工程及其自动化班级学生姓名学号课程设计地点 C105课程设计学时1周指导教师金陵科技学院教务处制成绩目录第1章绪论 (3)1.1 相关背景知识 (3)1.2 课程设计目的 (3)1.3课程设计任务 (3)第2章数字电子钟基本原理 (4)2.1总原理框图 (4)2.2总体设计仿真电路图 (4)第3章单元电路设计 (5)3.1秒脉冲发生器 (5)3.2 秒、分、时计数显示 (7)3.3 秒、分、时译码显示 (9)3.4 校时电路 (11)第4章实验室调试及总结体会 (12)4.1 实验电路调试 (12)4.2 心得体会 (13)附录一原件清单 (13)附录二实物图.........................................错误!未定义书签。

参考文献 (13)第1章绪论1.1 相关背景知识电子课程设计是电子技术学习中非常重要的一个环节,是将理论知识和实践能力相统一的一个环节,是真正锻炼学生能力的一个环节。

电子钟是一种高精度的计时工具,它采用了集成电路和石英技术,因此走时精度高,稳定性能好,使用方便,且不需要经常调校。

电子钟根据显示方式不同,分为指针式电子钟和数字式电子钟。

指针式电子钟采用机械传动带动指针显示;而数字式电子钟则是采用译码电路驱动数码显示器件,以数字形式显示。

这些译码显示器件,利用集成技术可以做的非常小巧,也可以另加一定的驱动电路,推动霓红灯或白炽灯显示系统,制做成大型电子钟表。

因此,数字式电子钟用途非常广泛。

1.2 课程设计目的1、学习基本理论在实践中综合运用的初步经验,掌握数字电路系统设计的基本方法、设计步骤,进一步熟悉和掌握常用数字电路元器件的应用。

2、学习和练习在面包板上接线的方法、技术、注意事项。

3、学习数字电路实物制作、调试、测试、故障查找和排除的方法、技巧。

4、培养细致、认真做实验的习惯。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

武汉理工大学《数字电子技术》课程设计说明书目录1绪论-----------------------------------------------------------------------------------------1 2设计方案概述-------------------------------------------------------------------------2 2.1系统设计思路与总体方案---------------------------------------------------------------2 2.2总体工作过程------------------------------------------------------------------------------2 2.3各功能块的划分和组成------------------------------------------------------------------3 3单元电路设计与分析--------------------------------------------------------------3 3.1秒信号的发生电路------------------------------------------------------------------------3 3.2时、分、秒计数电路---------------------------------------------------------------------4 3.2.1秒部分-----------------------------------------------------------------------------------5 3.2.2分部分-----------------------------------------------------------------------------------5 3.2.3时部分-----------------------------------------------------------------------------------6 3.3校正时、分电路---------------------------------------------------------------------------7 3.3.1校分电路--------------------------------------------------------------------------------7 3.3.2校时电路--------------------------------------------------------------------------------8 3.4整点报时电路------------------------------------------------------------------------------8 3.5闹钟功能电路------------------------------------------------------------------------------9 5电路的调试与仿真-----------------------------------------------------------------9 4总体电路原理图---------------------------------------------------------------------11 6元器件清单-----------------------------------------------------------------------------12 7设计体会及心得---------------------------------------------------------------------12 参考文献------------------------------------------------------------------------------------141绪论电子技术是21世纪发展最为迅速的领域之一,这主要得益于集成电路和计算机技术的迅速发展。

这两项技术既是电子技术发展的产物,又是电子技术持续发展的推动力。

集成电路和计算机技术的飞速发展,将人类社会带入信息时代,在这样的时代背景下,掌握电子技术对我们来说是非常重要的。

要掌握一门技术,不仅要具有理论的知识,还要经过不断实践,而课程设计对我们来说就是一种很好的实践方法。

时间对人们来说总是那么宝贵,工作的忙碌性和繁杂性容易使人忘记当前的时间。

忘记了要做的事情,当事情不是很重要的时候,这种遗忘无伤大雅。

但是,一旦重要事情,一时的耽误可能酿成大祸。

例如,许多火灾都是由于人们一时忘记了关闭煤气或是忘记充电时间。

尤其在医院,每次护士都会给病人作皮试,测试病人是否对药物过敏。

注射后,一般等待5分钟,一旦超时,所作的皮试试验就会无效。

手表当然是一个好的选择,但是,随着接受皮试的人数增加,到底是哪个人的皮试到时间却难以判断。

所以,要制作一个定时系统,随时提醒这些容易忘记时间的人。

钟表的数字化给人们生产生活带来了极大的方便,而且大大地扩展了钟表原先的报时功能。

诸如定时自动报警、按时自动打铃、时间程序自动控制、定时广播、定时启闭电路、定时开关烘箱、通断动力设备,甚至各种定时电气的自动启用等,所有这些,都是以钟表数字化为基础的。

因此,研究数字钟及扩大其应用,有着非常现实的意义。

本报告就是对这次课程设计的总结。

主要包含了以下内容:简单介绍了系统设计思路和方案,详细介绍各单元电路的原理,介绍了在调试过程中碰到的问题和解决方法,总结了课程设计的收获和体会。

本次课程设计的题目是设计一个数字钟,要求具有以下功能:显示时、分、秒(如11:52:45);可实现手动或自动的对时、分进行校正;计时过程具有报时功能,当时间到达整点时进行报时;有闹钟功能,在达到闹钟时间,闹钟开始起闹并持续一分钟。

2设计方案概述2.1系统设计思路与总体方案一个最简单的数字钟由秒信号发生电路,时、分、秒计数电路,译码显示电路组成,要求有校正时、分和整点报时,闹钟功能,故要加入校时电路和报时电路,闹钟功能电路。

因此其原理可由如下的框图表示出来:图2-1 原理框图2.2总体工作过程一、时间的前进和显示的实现首先由秒信号产生电路生产秒信号,将此信号接到秒计数器的信号输入端。

接着,在这个秒信号的驱动下,秒计数器向分计数器进位,分计数器向时计数器进位,最后通过译码器将计数器中的状态以时间的形式显示出来,这样就实现了时间的前进和显示功能。

二、整点报时的实现在时、分计数器的输出端接收整点的信号,既驱动蜂鸣器的频率信号,从而推动执行部件(蜂鸣器)的工作。

三、校正时、分的实现在秒向分进位的路径中加入一条用手动产生信号的路径,并通过开关来选择接通两条中的手动信号,从而实现对分的校正。

对时的校正的方法与此相同。

四、闹钟功能的实现由门电路将计数电路和闹钟电路连接起来,由蜂鸣器实现闹钟功能。

2.3各功能块的划分和组成一、秒信号产生电路这部分电路由集成电路555定时器与RC组成的多谐振荡器。

二、时、分、秒计数电路及译码、显示电路这部分电路包括6个BCD码计数器,其中两组接成60进制,剩下一组接成12进制,及相应的译码显示器。

之所以要用BCD码计数器,是因为时、分、秒都是要用两位十进制数表示的,因而时、分、秒的个位和十位所对应的计数器的状态输出都应该是BCD码。

又因为时的显示方式是12进制的,故3个计数器分别要接成12、60、60进制的。

所用芯片都为74ls290。

三、时、分的校正电路这部分电路由产生调节信号的装置和数据选择器组成,用单刀双掷开关控制。

四、整点报时电路这部分电路由控制音响的频率信号采集电路、蜂鸣器组成。

五、闹钟功能电路这部分电路由门电路将时分秒计数电路和闹钟电路组合起来,产生的信号接到蜂鸣器而构成闹钟电路。

3单元电路的设计和分析3.1秒信号的发生电路由前面介绍知道,秒信号发生电路由集成电路555定时器与RC组成的多谐振荡器构成。

需要的芯片有集成电路555定时器,还有电阻和电容。

下图为其电路图:图3-1 秒信号发生电路振荡电路是数字钟的核心部分,它的频率和稳定性直接关系到表的精度。

因此选择555定时器构成的多谐振荡器,其中电容C1为47微法,C2为0.01微法,两个电阻R1=R2=10K欧姆。

此时在电路的输出端就得到了一个周期性的矩形波,其振荡频率为:f=1.43/[( R1+2 R2)C] (3-1) 由公式(3-1)代入R1,R2和C的值得,f=1Hz。

即其输出频率为1Hz的矩形波信号。

3.2时、分、秒计数电路显然,这部分电路可分成三小块组成,分别为秒部分、分部分和时部分,在将这三部分进行一定的连接就可得到完整的时、分、秒计数电路。

3.2.1、秒部分该部分的实质是一个60进制的计数器,它的CP脉冲是前面生成的秒信号,它的清零信号可以作为向分进位的进位信号。

它需要的元件有74LS290。

下面是电路连接图:图3-2-1 秒计数电路3.2.2、分部分这部分电路与秒部分电路很相似,只是它的输入的CP是秒部分电路产生的进位信号,它的清零信号作为向时进位时的进位信号。

需要元件和电路图也一样,如下:图3-2-2 分计数电路3.2.3、时部分这部分电路实际上是一个12进制的计数器,它的输入CP为分部分的进位信号,需要的元件与秒、分电路一致。

电路图如下:图3-2-3 小时计数电路3.3校正时、分电路3.3.1、校分电路实现分的校准的基本思路是:断开原来正常的分输入信号即秒电路的进位信号,把频率可以认为控制的手动脉冲接入,从而实现快速的人为的分计数,当到达准确的数值后再接入正常的计数脉冲,进行正常的前进。

很显然,为了实现这一功能,可以选用必要的门电路,通过单刀双掷开关来选择接入分的输入信号的是正常的秒进位信号还是手动脉冲,从而实现对分的校正。

用这种方法还有一个好处,就是当对分校正时,因为正常的秒进位信号已经不能输入进来了,所以秒的前进不会对分产生任何的影响。

以下为接线图:图3-3-1 校分电路可以用下表来表示它的工作情况:表2 校时电路工作状态电键状态选择的输入信号电路的工作状态打开S4(接‘1’)手动脉冲校正状态断开S4(接‘0’)秒进位脉冲正常计数状态3.3.2、校时电路该电路与校正分的思路完全一致,只是它的正常输入信号是分的进位信号而已,此时开关S3与S4功能一样。

相关文档
最新文档