数字电路课程设计 24秒倒计时

合集下载

二十四秒倒计时器的设计(数字电子技术)

二十四秒倒计时器的设计(数字电子技术)

数字电子技术设计性实验方案设计题目:24秒倒计时器分院物理与电子工程学院专业物理学班级2010级物本(1)班学号2010405270姓名龙大洪2013年6月23日目录0 设计要求 (1)1 设计思路 (1)1.1 设计方框图 (1)1.2 元件选用 (2)2 电路及工作原理 (2)2.1 电路图 (2)2.2 工作原理 (3)2.2.1 预置数据 (3)2.2.2个位减计数 (3)2.2.3十位减计数 (3)2.2.4脉冲封锁电路 (3)0 设计要求一、计数开始时数码显示为24二、计时开始后数码显示由24递减三、计时到00时停止计时四、秒脉冲可直接用实验箱1HZ信号1 设计思路1.1 设计方框图十位减计数个位减计数1HZ减计数脉冲借位脉十位数码管个位数码管预置数预置数输入预置数封锁脉冲电路与非预置数减计数1.2 元件选用减计数器使用74LS192十进制可逆计数器;数码管选用实验箱带有CD4511的数码管;秒脉冲可直接用实验箱的1HZ时钟信号;与非门选用74LS00。

2 电路及工作原理2.1 电路图2.2 工作原理2.2.1 预置数据十位:D3D2D1D0=0010 数码管显示的十位是2个位D3D2D1D0=0100 数码管显示的个位是42.2.2个位减计数个位器件74LS192如下接:CR=0,LD=1,CPu=1,CPd接脉冲。

个位数字由9减到0循环2.2.3十位减计数十位器件74LS192如下接:CR=0,LD=1,CPu=1,CPd接个位BO借位端。

十位数字由2减到0。

(注:当个位十位为00时由脉冲封锁,不在进行减计数。

)2.2.4脉冲封锁电路本电路封锁脉冲直接由两个与非门构成接CPd 个位1HZ脉冲VCC5VU6A74LS00DU7A74LS00DVCC2143接BO十位当十位个位为00时,由十位BO端输出为低电平,再与1HZ脉冲经过如上电路,使得CPd(个位)输入为零。

脉冲不在起作用,显示00不在自动进行减计数,直到重新置数。

数字电子技术课程设计篮球比赛24秒倒计时器设计

数字电子技术课程设计篮球比赛24秒倒计时器设计

数字电子技术课程设计篮球比赛24秒倒计时器设计1.2电路设计方案:24秒倒计时的总体方案框图如图所示,它包括秒脉冲发生器、计数器、译码显示电路、报警电路和辅助时序控制电路等五个模块组成。

其中计数器和控制电路使系统的主要模块。

计数器完成24秒计时功能,而控制电路完成计数器的直接清零、启动技术、暂停和连续计数、译码显示电路的显示与灭灯、定时时间到报警等功能。

秒脉冲发生器产生的信号是电路的时钟脉冲和定时标准,但本设计对此信号要求并不高,故电路可采用555集成电路或由TTL与非门组成的多谐振荡器构成。

译码显示电路由自带译码器的数码管组成。

报警电路在试验中可用发光二极管和蜂鸣器代替。

主体电路:24秒倒计时。

24秒计数芯片的置数端清零端共有一个开关,比赛开始后,24秒的置数端无效,24秒的倒数计时器倒数计时开始进行倒计时,逐秒倒计时到零。

选取00这个状态,通过组合逻辑电路给出截断信号,让该信号与时钟脉冲在与门中将时钟截断,使计时器在计数到零时停住。

2.各芯片的用法与功能2.174LS19274LS192是十进制计数器,具有异步清零和异步置数功能,且有进位和借位输出端。

当需要进行多级扩展连接时,只要将前级接到下一级的CP端,端接到下一级的CP端即可。

74LS192功能表: 2.2555定时器555定时器应用为多谐振荡电路时,当电源接通Vcc通过电阻R1,R2向电容C充电,其上电压按指数规律上升,当u上升至2/3Vcc,会使比较器C1输出翻转,输出电压为零,同时放电管T导通,电容C通过R2放电;当电容电压下降到1/3Vcc,比较器C2工作输出电压变为高电平,C放电终止,Vcc通过R1,R2又开始充电;周而复始,形成振荡。

则其振荡周期与充放电时间有关,也就是与外接元件有关,不受电源电压变化影响。

输出波形的振荡周期可用过度过程公式计算: 3.各部分电路设计3.1信号发生部分:秒脉冲的产生由555定时器组成的多谐振荡电路完成。

24秒倒计时器的设计和制作(停在00)

24秒倒计时器的设计和制作(停在00)

24秒倒计时器的设计和制作一、计时器概述1、计时器的特点及应用24秒倒计时。

24秒计数芯片的置数端清零端共用一个开关,比赛开始后,24秒的置数端无效,24秒的倒数计时器的倒数计时器开始进行倒计时,逐秒倒计到零。

选取“00”这个状态,通过组合逻辑电路给出截断信号,让该信号与时钟脉冲在与门中将时钟截断,使计时器在计数到零时停住。

2、设计任务及要求1、用小规模集成电路设计24秒倒计时电路;2、用555定时器产生1Hz的标准脉冲信号;3、当计时器显示00,同时报警;4、计时器应具有清零、启动、暂停/继续计时等控制功能。

二、电路设计原理及单元模块1、设计原理24秒计时器的总体参考方案框图如图1所示。

它包括秒脉冲发生器、计数器、译码显示电路、报警电路和辅助时序控制电路(简称控制电路)等五个模块组成。

图1—方案框图其中计数器和控制电路是系统的主要模块。

计数器完成24秒计时功能,而控制电路完成计数器的直接清零、启动计数、暂停/连续计数、译码显示电路的显示与灭灯、定时时间到报警等功能。

秒脉冲发生器产生的信号是电路的时钟脉冲和定时标准,但本设计对此信号要求并不太高,故电路可采用555集成电路或由TTL与非门组成的多谐振荡器构成。

译码显示电路由74LS48和共阴极七段LED显示器组成。

报警电路在实验中可用发光二极管和鸣蜂器代替。

2、设计方案此计时器的设计采用模块化结构,主要由以下3个组成,即计时模块、控制模块、以及译码显示模块。

在设计此计时器时,采用模块化的设计思想,使设计起来更加简单、方便、快捷。

此电路是一时钟产生,触发,倒计时计数,译码显示、报警为主要功能,在此结构的基础上,构造主体电路和辅助电路两个部分。

3、单元模块3.1各个元器件功能3.1.1、555定时器555 定时器的内部电路框图如图3-1-1所示。

图3-1-1 555内部电路框它内部包括两个电压比较器,三个等值串联电阻,一个RS 触发器,一个放电管T 及功率输出级。

数电课程设计-篮球24s倒计时器

数电课程设计-篮球24s倒计时器

课程设计报告课题名称:篮球比赛24秒倒计时电路的设计(Basketball 24 seconds countdown circuit design)专业:xxxxxxx班级:xxxxxxx学号:xxxxxxx学生姓名:xxxxxxx指导教师:xxxxxxxx年x月x日课程设计目的1、围绕课程设计的内容,培养学生查询相关资料以及文献检索的能力;2、培养学生对以往所学知识的综合运用能力;在理解透课堂所讲知识的基础上,提高学生的自学能力;3、培养学生了解并逐步熟悉科学研究的整个过程,养成良好的科学态度以及实事求是、严谨塌实的工作作风;培养学生独立分析问题和解决问题的科学研究的能力;课程设计内容(1)设计要求:① 设计一个篮球比赛24秒计时器,具备显示24秒计时功能;②计时器为递减工作,时间间隔为1S :③设置外部开关,控制计时器的启动、暂停及清零;④递减到零时发出声光报警 :⑵原理方框图图:包括秒脉冲发生器、计数器、译码与显示电路、报警电路和控制电路(辅助时序控制电路)等五个部分组成。

计时电路递减计时,每隔1秒钟,计时器减1其中计数器和控制电路是系统的主要部分。

计数器完成24秒计时功能,而控制电路完成计数器的直接清零、启动计数器、暂停/连续计数、译码显示电路的显示与灭灯、定时时间到报警等功能。

当计时器递减计时到零(即定时时间到)时,显示器上显示00,同时发出光电报警信号。

⑶实际电路图:秒脉冲 发生器 计数器 译码 显示 控制电路 报警 电路⑷单元电路: ①8421BCD 码加法计数器模块计数器选用汇总规模集成电路74LS192进行设计较为简便,74LS192是十进制可编程同步加锁计数器,它采用8421码二-十进制编码,并具有直接清零、置数、加锁计数功能。

图1是74LS192外引脚及时序波形图。

图中UCP 、D CP 分别是加计数、减计数的时钟脉冲输入端(上升沿有效)。

LD 是异步并行置数控制端(低电平有效), CO 、BO 分别是进位、借位输出端(低电平有效),CR 是异步清零端,D3-D0是并行数据输入殿,Q3-Q0是输出端。

24秒倒计时器的设计解析

24秒倒计时器的设计解析

赣南师院物理与电子信息学院数字电路课程设计报告书2.2 单元模块2.2.1 信号发生部分秒脉冲的产生由555定时器所组成的多谐振荡电路完成。

电路图如下图所示。

当开关断开时,555定时器产生周期为1s的脉冲;当开关闭合时,电路不能输出信号,于是没有脉冲输入74LS192中,故74LS192在保持状态,即实现暂停功能。

图2 信号发生电路2.2.2 倒计时部分24秒倒计时电路。

这部分电路的主体部分在时钟脉冲的输入情况下工作,下面进行具体分析。

计数器的倒计时功能。

用两片74LS192分别做个位(低位)和十位(高位)的倒计时计数器,由于本系统只需要从开始时的“24”倒计到“00”然后停止,所以,这里的高位不需要做成六十进制的计数器。

因为预置的数不是“00”,所以我选用置数端LOAD来进行预置数。

时钟脉冲分别通过两个与门才再输进个位(低位)的down端,当停止控制电路送来停止信号时,截断时钟脉冲,从而实现电路的停止功能。

低位的借位输出信号用作高位的时钟脉冲。

两片计数器具体接法。

Vcc、UP接+5V电源,GND接地;时钟脉冲从与门输出后接到低位的down,然后从低位BO’接到高位的down;输入端低位C、高位B接电源,其他引脚和CLR都接地。

LOAD接到开关C的活动端,C 的另外两引脚分别接G的活动端和地。

而G的另外两个引脚分别接到电源和地。

图3 24秒倒计时电路2.2.3 停止控制电路倒数计数器到零时,需要将电路转换到“24”并且停住。

现在选取计数器到零的状态24秒计到“00”,从各引脚引出线接到二脚与非门,当计数器从“00”状态转换到“99”时,用与非门把该状态转换成低电平(其余时间为高电平)控制LD。

使电路转换到“24”。

由于数字99是在很短的时间才能看到,用肉眼是看不到的,于是能实现从“00” 到“24”的转换。

再通过与非门所组成的触发器的输出端输出低电平,使74LS192处于保持状态。

这样就实现了转换并停止的电路。

数字电路课程设计实例---24秒计时器

数字电路课程设计实例---24秒计时器

河南理工大学万方科技学院《数字电子技术基础》课程设计电气与自动化工程系电气工程及其自动化10届电气3班1016301013张克科李宝平2012.6.18—2012.6.2424秒计数器概述1.1篮球竞赛24秒计时器功能数字电子技术在社会生活中发挥着越来越重要的作用,在生活中有着各种各样的应用。

因此课程设计是数字电子技术学习中非常重要的一个环节,它将学生的理论知识和实践能力统一起来,为以后的工作做好准备。

在篮球比赛中,规定了球员的持球时间不能超过24秒,否则就犯规了。

本课程设计的“篮球竞赛24秒计时器”可用于篮球比赛中,用于对球员持球时间24秒限制。

一旦球员的持球时间超过了24秒,它就自动报警从而判定此球员的犯规。

本课程设计是脉冲数字电路的简单应用,设计了篮球竞赛24秒计时器。

此计时器功能齐全,有显示24秒倒计时的功能,同时系统设置外部操作开关,控制计时器的直接清零、启动、暂停、连续功能。

而在直接清零时,数码管显示器灭灯,计时器为24秒递减计时其计时间间隔为1秒,计时器递减计时到零时,数码管显示器不灭灯,同时发出光电报警信号。

1.2设计任务及要求1.2.1 基本要求(1)显示24秒计时功能。

(2)设置外部操作开关控制计时器直接清零、启动、暂停/连续功能。

(3)在直接清零时,要求数码显示器灭灯。

(4)计时器为24秒递减计时器,其计时间隔为1秒。

(5)递减计时到零时,显示器不能灭灯,同时发出光电报警信号。

(6)秒脉冲由555多谐振荡器给出。

1.2.2设计任务及目标(1)根据原理图分析各单元电路的功能;(2)熟悉电路中所用到的各集成块的管脚及其功能;(3)进行电路的装接、调试、直到电路能达到规定的设计要求;(4)写出完整、详细的课程设计报告电路设计原理与单元模块2.1设计原理24秒计时器的总体参考方案框图如图2.1所示。

它包括秒脉冲发生器、计数器、译码显示电路、报警电路和辅助时序控制电路等五个模块组成。

数电课程设计-篮球24s倒计时器

数电课程设计-篮球24s倒计时器

课程设计报告课题名称:篮球比赛24秒倒计时电路的设计(Basketball 24 seconds countdown circuit design)专业:xxxxxxx班级:xxxxxxx学号:xxxxxxx学生姓名:xxxxxxx指导教师:xxxxxxxx年x月x日课程设计目的1、围绕课程设计的内容,培养学生查询相关资料以及文献检索的能力;2、培养学生对以往所学知识的综合运用能力;在理解透课堂所讲知识的基础上,提高学生的自学能力;3、培养学生了解并逐步熟悉科学研究的整个过程,养成良好的科学态度以及实事求是、严谨塌实的工作作风;培养学生独立分析问题和解决问题的科学研究的能力;课程设计内容(1)设计要求:① 设计一个篮球比赛24秒计时器,具备显示24秒计时功能;②计时器为递减工作,时间间隔为1S :③设置外部开关,控制计时器的启动、暂停及清零;④递减到零时发出声光报警 :⑵原理方框图图:包括秒脉冲发生器、计数器、译码与显示电路、报警电路和控制电路(辅助时序控制电路)等五个部分组成。

计时电路递减计时,每隔1秒钟,计时器减1其中计数器和控制电路是系统的主要部分。

计数器完成24秒计时功能,而控制电路完成计数器的直接清零、启动计数器、暂停/连续计数、译码显示电路的显示与灭灯、定时时间到报警等功能。

当计时器递减计时到零(即定时时间到)时,显示器上显示00,同时发出光电报警信号。

⑶实际电路图:秒脉冲 发生器 计数器 译码 显示 控制电路 报警 电路⑷单元电路: ①8421BCD 码加法计数器模块计数器选用汇总规模集成电路74LS192进行设计较为简便,74LS192是十进制可编程同步加锁计数器,它采用8421码二-十进制编码,并具有直接清零、置数、加锁计数功能。

图1是74LS192外引脚及时序波形图。

图中UCP 、D CP 分别是加计数、减计数的时钟脉冲输入端(上升沿有效)。

LD 是异步并行置数控制端(低电平有效), CO 、BO 分别是进位、借位输出端(低电平有效),CR 是异步清零端,D3-D0是并行数据输入殿,Q3-Q0是输出端。

24秒倒计时器的设计(课程设计)

24秒倒计时器的设计(课程设计)

目录一、计时器概述 (1)1、计时器的特点及应用 (1)2、设计任务及要求 (1)二、电路设计原理及单元模块 (1)1、设计原理 (1)2、设计方案 (2)3、单元模块 (3)3.1、所用各个芯片功能 (3)3.2、各单元电路 (7)四、安装与调试 (11)1、电路的安装 (11)2、电路的调试 (12)五、结论与心得 (12)六、参考文献 (13)1、总电路图 (14)2、元件清单 (14)3、实物 (15)24秒倒计时器的设计和制作一、计时器概述1、计时器的特点及应用在许多领域中计时器均得到普遍应用,诸如在体育比赛,定时报警器、游戏中的倒时器,交通信号灯、红绿灯、行人灯、交通纤毫控制机,还可以用来做为各种药丸、药片,胶囊在指定时间提醒用药等等,由此可见计时器在现代社会的应用是相当普遍的。

在篮球比赛中,规定了球员的持球时间不能超过24秒,否则就违例了。

本课程设计“智能篮球比赛倒计时器的设计”,可用于篮球比赛中,用于对球员持球时间24秒限制。

一旦球员的持球时间超过了24秒,它自动的报警从而判定此球员的违例。

2、设计任务及要求设计一个24秒倒计时器,具体功能要求如下:1、用小规模集成电路设计24秒倒计时电路;2、用555定时器产生1Hz的标准脉冲信号;3、当计时器显示00,同时报警;4、计时器应具有清零、启动、暂停/继续计时等控制功能。

二、电路设计原理及单元模块1、设计原理24秒计时器的总体参考方案框图如图1所示。

它包括秒脉冲发生器、计数器、译码显示电路、报警电路和辅助时序控制电路(简称控制电路)等五个模块组成。

其中计数器和控制电路是系统的主要模块。

计数器完成24秒计时功能,而控制电路完成计数器的直接清零、启动计数、暂停/连续计数、译码显示电路的显示与灭灯、定时时间到报警等功能。

秒脉冲发生器产生的信号是电路的时钟脉冲和定时标准,但本设计对此信号要求并不太高,故电路可采用555集成电路或由TTL与非门组成的多谐振荡器构成。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

赣南师院物理与电子信息学院数字电路课程设计报告书
姓名:
班级:
学号:
时间:
论文题目24秒倒计时电路设计
图1 总原理框图
1.1 555定时器
555定时器是一种多用途的数字-模拟混合集成电路,用它可以构成施密特触发器、单稳态触发器和多谐振荡器。

本设计用LM555CM定时器设计一个多谐振荡器给电路提供脉冲信号,产生的脉冲信号用由74LS192进行计数,且设置周期为1秒。

1.1.1555定时器管脚名称和功能
图2 555的管脚名称
1脚为接地端,也是芯片的公共端。

图3 555定时器的内部结构
1.1.3 555定时器的功能表
输入
各级输出
T 1状态
D R
V 1l V 2L V 1C V 2C
触发器输出Q 1+n
输出V O
T 1状态
0 ⨯ ⨯ ⨯ ⨯
0 低电平 导通 1 (
32
)V CC (31
V CC ) 0 1 0 低电平 导通 1 (32
)V CC (31
V CC ) 0 0 1 高电平 截止 1 (32
)V CC (31
V CC ) 1 0 0 高电平 截止 1
(32
)V CC (3
1
V CC ) 1
1
Q
不变
不变
表1 555定时器的功能表
图5 74LS192的内部结构图
1.2.374LS192的功能表
表2 74LS192的功能表
1.374LS48七段译码器
本设计中用共阴极七段显示数码管,为使七段显示数码管能正常工作,将74LS190连接到74LS48,74LS48将高低电平信号译成数码管可读信号,从而实现数字的显示。

1.3.174LS48的引脚排列
图6 74LS48的引脚排列
1.3.274LS48的真值表
表3 74LS48的逻辑功能真值表
1.4共阴极数码管
数码管有共阴和共阳之分,本设计使用共阴数码管,因为译码器使用
为74LS48,相应的数码管要用相应的译码器才能实现译码和显示数字。

1.4.1共阴数码管的引脚排列和简易符号
图7 八段共阴数码管图8 数码管简易图
1.4.2 共阴数码管的内部结构
图9 共阴数码管内部结构
2电路分析和仿真结果
由上对各个元件进行的简介以及相关的原理图,下面对电路进行分部分析。

在把分部电路结合为总的电路。

2.1脉冲发生电路
图10 脉冲产生电路
图11 脉冲波形
2.1 .1 555
脉冲电路的分析
如上图,由555构成的多谐振振荡器。

接通电源后,电容C2被充
电,Vc 上升,当Vc 上升到2/3Vcc 时,触发器被复位,同时放电BJT 导通,此时V0为低电平,电容C 通过R5和T 放电,使Vc 下降,当下降至1/3Vcc 时,触发器又被置位,V0翻转为高电平。

电容器C 的放电时间为:C R C R t PL 557.02ln ≈=
当C 放电结束时,T 截止,Vcc 将通过R5和Rw 、R4向电容器充电
Vc

1/3Vcc
上升到
2/3Vcc
所需时间为:
C R R C R R t W W PH )(7.02ln )(55+≈+=
当Vc 上升到2/3Vcc 时,触发器又发生翻转,如此周而复始,在输出端就得到一个周期性的方波,其频率为: C
R R t t f W PH PL
)2(43
.115+≈+=
在这里我们选择R5=68K ,C2=0.01uf ,RW 等于0
2.2计时电路
图12 计数电路
上图为两片74LS192级联构成的计数电路,其中下边的74LS192的低位,通过错位信号输出端TCD向高位CD输出脉冲信号。

当地位的芯片倒计数至零时,TCD由高电平转为低电平,此时向高位芯片发出错位信号,高位芯片的减计数信号输入端CD接到信号后,驱动高位芯片开始减计数,当高位芯片减计数至零时,TCD端则由高电平转化为低电平,再次向高位借位。

2.3 计数、译码显示电路图
图13 计数、译码和显示电路图
2.4 所需元器件
元件名称型号个数(个)单价(元) 555定时器LM555CM 1 1
计数器74LS192 2 1
译码器74LS48 2 1
与门74LS11 1 1 瓷片电容103 1 0.1
瓷片电容104 1 0.1
调位器100K 2 0.5
数码管共阴极 2 1
表4 元件清单表
2.5 总电路图
图14总电路图
3设计的调试步骤和结果
3.1 调试步骤
将自己焊接好的电路板拿到实验室进行调试。

先接好所需要接的线,由于焊接过程中很多接线都已焊接好,所以我的电路板只要红夹子的接5V的电源,黑夹子的接地即可。

连接上555定时器转换的多谐振荡器后,将OUT直接接实验箱上的LED灯,检查是否能正常工作,若灯一闪一灭,周期约为1秒,证明脉冲发生器焊接到位。

线都接好后,打开电源开关,观察实验现象是否能满足要求。

3.2实验结果
由于在焊接电路板前用调位器代替15K和68K电阻时未先调好阻值,所以使555产生的脉冲比较快导致数码管显示的数字变化的比较快,但能看到显示器上的数字由24变到00,虽然有这一点的不足但实验还是成功了,达到了实验的要求。

相关文档
最新文档