《数字电子技术基础》复习指导.docx

合集下载

数字电子技术基础复习资料

数字电子技术基础复习资料

数字电⼦技术基础复习资料数字电⼦技术基础⼀、单项选择题1、下列⼏种A/D 转换器中,转换速度最快的是A 、并⾏A/D 转换器B 、计数型A/D 转换器C 、逐次渐进型A/D 转换器 D 、双积分A/D 转换器2、 L=AB+C 的对偶式为:A 、 A+BCB 、( A+B )C C 、 A+B+CD 、 ABC 3、为了将三⾓波换为同频率的矩形波,应选⽤A 、施密特触发器B 、单稳态触发器C 、多谐振器D 、计数器4、⼗⼆进制加法计数器需要多少个触发器构成。

A 、8B 、16C 、4D 、35、全加器与半加器的区别为A 、不包含异或运算B 、加数中包含来⾃低位的进位C 、⽆进位D 、有进位6、电源电压为+12V 的555定时器、组成施密特触发器,控制端开路,则该触发器的回差电压△VT 为A 、4VB 、6VC 、8VD 、12V7、将代码(10000011)8421转换为⼆进制数C 、(10000011)2D 、(000100110001)28、异或门电路的表达式为A 、B A ⊕ B 、B A AB +C 、B A B A +D 、B A B A + 9、逻辑函数F=AB+BC 的最⼩项表达式为 A 、F=m2+m3+m6 B 、F=m2+m3+m7C 、F=m3+m6+m7D 、F=m3+m4+m710、下列描述不正确的是A 、时序逻辑电路某⼀时刻的电路状态取决于电路进⼊该时刻前所处的状态。

B 、寄存器只能存储⼩量数据,存储器可存储⼤量数据。

C 、主从JK 触发器主触发器具有⼀次翻转性D 、上⾯描述⾄少有⼀个不正确11、⼀个数据选择器的地址输⼊端有3个时,数据信号输出最多可以有⼏个。

A 、4B 、6C 、8D 、1612、⼆进制数(11111011)2转换成⼗六进制数A、FB B、FC C、251 D、37313、以下式⼦中不正确的是 A 、1?A =A B 、A +A=A C 、B A BA +=+ D 、1+A =114、在四变量卡诺图中,逻辑上不相邻的⼀组最⼩项为:A 、m 1 与m 3B 、m 4 与m 6C 、m 5 与m 13D 、m 2 与m 815、有⼋个触发器的⼆进制计数器,它们的计数状态最多有⼏种。

数电基础复习要点.docx

数电基础复习要点.docx

第一章逻辑代数(重点)要求:1.1、1.2化简(公式法、卡诺图),1.3各表示方法之间的转换 一、公式和定理① 先画孤立项,按2、4、8-2n 画相邻项 ② 画大圈,少画圈 ③ 每个圈都有新的项加入 习题第二章门电路要求:2.2简单分析,2.4掌握概念(拉电流、灌电流、开门电阻、关门电阻和噪声容限)1拉电流:数字电路中0,1是根据电位高低区分的。

在电位高时,下一级电路会从本级电路拉出一部分电流,即高电平输出,对负载提供电流。

2灌电流:在电位低时,上一级电路会向本级电路灌入一部分电流,即低电平输111,要吸收负载的电流。

3开门电阻:人们常把2.5 Q 称为TTL 反相器电路的开门电阻,用表示。

(相当于输入高电平) 4关门电阻:人们常把0.7Q 称为TTL 反相器电路的关门电阻,用Rw 表示。

5噪声容限:是指Uo 为规定值时,允许Ui 波动的最大范围。

6 CMOS 集成电路的主要特点:功耗极低,扇出能力强。

(人们常把能带同类门电路的个数称为扇出系数,其大小反映 了扇111能力。

)习题:证明:应用:化简 常 用 公 式A•B+A • E=A 二A • (B+ B ) =A并项法 A+A • B 二 A =A ・(1 ・ B) =A 推广:A+A () =A 吸收法 A+ A • B=A+B=(A+ A )・(A +B )二A+B消去法 A • B+A • C+B • C= A • B+ A • C不予证明 配项消项法A-B+A-B=A-B+A-B异或的非为同或摩根定律: A ・B=A+BA+B=A-B二、 交换律、结合律、三、 常用公式四、卡诺图第三章组合逻辑电路要求:3」分析和设计方法,3.2全加器各引脚功能,半加器概念,322、3.3、3.4功能表和简单拓展,不看原理, 3.5 (难点)会例题即可0 分析方法:圖辑图I-圖辑痕送式一化简-I真值表I-说明功能设计方法:逻辑抽象一匱歴一亶裹亘一化简一壓图辺半加:两个1位二进制数相加,叫做半加。

《数字电子技术基础》复习指导

《数字电子技术基础》复习指导

第一章数制与码制第二章逻辑代数根底一、本章知识点1.数制及不同数制间的转换熟练掌握各种不同数制之间的互相转换。

2.码制定义、码的表示方法BCD码的定义,常用BCD码特点及表示十进制数的方法。

3.原码、反码、补码的表示方法正数及负数的原码、反码、补码。

4.逻辑代数的根本公式和常用公式掌握逻辑代数的根本公式和常用公式。

5.逻辑代数的三个根本定理定义,应用6.逻辑函数的表示方法及相互转换7.逻辑函数最小项之和的标准形式8.逻辑函数的化简公式法化简逻辑函数卡诺图法化简逻辑函数的根本原理及化简方法二、例题〔一〕概念题1.数字信号是指在和数量上都是离散的信号。

2.BCD码是指用二进制数码表示一位十进制数。

3.一个三位十进制数的余3 BCD码是1001 0011 1010,那么与它相应的8421BCD 码是。

4.逻辑函数BY+=表达的逻辑符号为。

ABA5.如果两个表达式相等,那么它们的对偶式也。

6.常用的逻辑函数的表示方法有 及函数式、逻辑图、卡诺图等。

7.最简与或表达式的条件,不仅要求其中的乘积项最少,而且要 求 。

8.利用卡诺图化简逻辑函数的根本原理就是 。

9.逻辑代数中逻辑变量的取值只有0和1两种可能,它们不再表示数量的大小,只代表二种不同的 。

〔二〕数制转换1. (46.125)10= ( )2 =( )8=( )162. (13.A)16=( )2=( )10 3. (10011.1)2=( )8=( )10〔三〕写出以下数的八位二进制数的原码、反码、补码原码,就是用最高位表示数符(0表示正数、1表示负数)。

正数,原码=反码=补码;负数,反码:除符号位以外,对原码逐位取反;补码:反码+11.〔-35〕10= ( )原码= ( )反码=( )补码2. (+35)10 = ( )原码= ( )反码=( )补码3. (-110101)2 = ( )原码= ( )反码=( )补码4. (+110101)2 = ( )原码= ( )反码= ( )补码5. (-17)8=( )原码= ( )反码=( )补码 〔四〕将以下三位BCD 码转换为十进制数根据BCD 码的编码规那么,四位一组展成对应的十进制数。

数字电子技术基础复习提纲

数字电子技术基础复习提纲

数字电子技术基础复习提纲数字逻辑基础电子电路中信号分为模拟信号和数字信号两大类。

模拟信号是在时间和幅值上都连续变 化的信号,如(a )图所示,例如温度、压力、磁场、电场等物理量。

数字信号是在时间和 幅值上都离散的信号,如(b )图所示。

数字电路中,电子器件处于开关状态,输出电压只有高、低两种状态,分别用 1 和 0 两个数 码来表示。

数字信号的 1 和 0 不是数量的含义,而只是状态的含义,所以电路工作时只要可靠地区分 1 和 0 两种状态就可以了。

因此,数字电路便于集成化、系列化生产。

它具有使用方便,可靠 性高,价格低廉等优点。

数字电路的研究可以分为两种,一种是对已有电路分析其逻辑功能,叫做逻辑分析;另一种 是按逻辑功能要求设计出满足逻辑功能的电路称为逻辑设计。

数制与二进制码十进制在十进制数中,每一位有 0~9 十个数码,计数的基数是 10。

超过 9 的数必须用高位数表 示,低位和相邻高位之间的进位关系是“逢十进一”,故称为十进制。

例如2 1 0 -1 132.5=1×10 +3×10 +2×10 +5×103 2 1 0 10 、10 、10 、10 称为十进制的权。

各数位的权是 10 的幂。

有了基数和位权的概念,对于任一个十进制数 N 按其位权值展开均可表示为:a n-110n-1+a n-210 +…+a 10+a 10 +a 10 +a 10 +…+a 10 n-2 0 -1 -2 -m = a i 10i (N)10 = 1 0 -1 -2 -m任意一个十进制数 N 可展开为:二进制二进制数中,每位仅有 0 和 1 两个可能的数码,所以计数的基数为 2,低位和相邻高位之间 的进位关系是“逢二进一”,故称为二进制。

任意一个二进制数 D ,可按位展开表示为(D ) = ∑ k 2 i2 i3 2 1 0 -1 -2 二进制数(1101.01) =1×2 +1×2 +0×2 +1×2 +0×2 +1×2 2其对应的十进制数等于(13.25)10计算机中还用到八进制、十六进制,其各位的权分别是 8 或 10 的 n 次幂。

数电复习指导.doc

数电复习指导.doc

复习指导/知识点总要求三种不同层次的学习要求:•掌握:能熟练运用知识、方法來解决较复朵问题。

•理解:能运用知识和方法來解决简单问题。

•了解:能准确记忆并复述知识。

第一章1、[掌握]公式法化简和表达式转换。

(牢记常用公式)2、[掌握]图形法化简。

(卡诺图,约束项的处理)3、[掌握]各种逻辑函数的表示方法及其转换。

(表达式、真值表、卡诺图、逻辑电路图、波形图)4、[掌握]各种逻辑门的符号。

5、[了解]正、负逻辑的概念;[掌握]最小项、基本和常用逻辑运算、五种最简表达式的概念。

6、[理解]逻辑等式屮的反演规则。

第二章1、[掌握JCMOS和TTL门电路输入端在悬空、接大电阻、小电阻的情况下,分别如何处理(输入负载特性)。

2、[理解]临界饱和电流的计算,[理解]TTL三极管在电路屮工作状态的判断方法(通过分析计算),[了解]其在数字电路中的一般工作状态。

3、[理解]OC门、OD门的特点及使用方法。

4、[了解]灌屯流、拉电流、输入端短路屯流、噪声容限、扇出系统等常见概念。

第三章1、[理解]ROM的容量与输入引脚个数(地址线、数据线)的关系。

2、[掌握]组合电路的分析方法。

(包括基木门电路构成、MSI构成的电路)3、[掌握]组合电路的设计方法。

(包括基本门电路构成、MSI构成的电路。

可以使用降维法)4、[理解]编码器、加法器(包括半加器和全加器)、比较器、分配器、选择器、抢答器、多联开关、多数表决器等常见器件的功能、分类及其逻辑表达式。

5、[掌握]数码管显示数码的原理(七段码),共阴共阳的概念。

6、[掌握]选择器和译码器的用法。

能熟练使用选择器和译码器等MSI进行组合电路设计。

(74LS153、74LS15K 74LS138、74LS139)7、[了解]竞争冒险的产生原因,[掌握]竞争冒险的判断方法,[掌握]通过增加兀余项消除竞争冒险的方法。

8、[掌握]译码器的级联扩展方法。

第四章1、[掌握]不同类型触发器的功能,特性方程,符号。

全版《数字电子技术基础》课后习题答案.docx

全版《数字电子技术基础》课后习题答案.docx
A
00
01
11
10
0
0
1
0
1
1
1
0
1
0
另有开关S,只有S=1时,Y才有效,所以
4.14、解:根据题意,画卡诺图如下:
BC
A
00
01
11
10
0
0
0
0
0
1
0
1
1
1
所以逻辑表达式为:Y=AC+AB
(1)使用与非门设计:
逻辑电路如下:
(2)使用或非门设计:
4.15、
(2)解:
1、写出逻辑函数的最小项表达式
2、将逻辑函数Y和CT74LS138的输出表达式进行比较
(45.36)10=(0100 0101.0011 0110)8421BCD=(0111 1000.0110 1001)余3BCD
(136.45)10=(0001 0011 0110.0100 0101)8421BCD=(0100 0110 1001.0111 1000)余3BCD
(374.51)10=(0011 0111 0100.0101 0001)8421BCD=(0110 1010 0111.1000 0100)余3BCD
二、
3、√
4、√
三、
5、A
7、C
练习题:
4.1;解:(a) ,所以电路为与门。
(b) ,所以电路为同或门
4.5、解:当M=0时, ,同理可推:

所以此时电路输出反码。
当M=1时, ,同理可推:

所以此时电路输出原码。
4.7、
4.9、解:设三个开关分别对应变量A、B、C,输出Y’,列出卡诺图如下:

《数字电子技术基础》总复习

《数字电子技术基础》总复习

《数字电子技术基础》总复习(10-11)一、用代数法化简下列各式1、)C A (BC A L +=12、C A ABC B L ++=23、ABCD D BC D A CD B A L +++=34、CD C A ACD ABC L +++=4二、用卡诺图化简下列各式1、C A ABC B L ++=12、ABCD D C B D C A L ++=23、∑=)14,13,10,9,8,6,5,2,1,0(,,,(m )D C B A L4、∑∑+=)11,7,5,3,1()15,14,13,0(),,,(d m D C B A L三、组合逻辑电路的分析:1、组合逻辑电路如图所示,分析该电路的逻辑功能。

=1=1LBC AZ四、组合逻辑电路的设计 1、用与非门设计一个组合电路。

其输入为8421BCD 码,当输入N (N>0)能被3或4整除时输出L 为1,否则为0。

列出该逻辑电路的真值表,写出该逻辑电路的逻辑表达式,并用与非门实现该逻辑电路。

2、用与非门设计一个一位全减器。

要求列出该逻辑电路的真值表,写出该逻辑电路的逻辑表达式,并用与非门实现该逻辑电路。

3、某单位举办游艺晚会,男士持红票入场,女士持黄票入场,持绿票不管男女均可入场,试用与非门设计这个游艺晚会入场放行的逻辑控制电路。

4、旅客列车分为特快、直快和慢车,它们的优先顺序为特快、直快、慢车。

在同一时间里,只能有一趟列车从车站开出,即只能给出一个开车信号,试设计一个满足上述要求的排队电路。

五、门电路的应用六、中规模集成电路的应用138及151的应用七、触发器的应用设各触发器的初始状态为0,写出各触发器的输出特性方程,并画出CP波形作用下的各输出波形。

八、时序逻辑电路的分析试分析图题所示的计数器电路。

写出它的驱动方程、状态方程,列出状态转换真值表和状态图,画出时序波形图,说明是几进制计数器。

十、集成计数器的分析1、下图所示电路用具有异步预置功能的集成计数器74X193构成。

《数字电子技术基础》复习指导(第四章)

《数字电子技术基础》复习指导(第四章)

第四章组合逻辑电路一、本章知识点(一)概念1.组合电路:电路在任一时刻输出仅取决于该时刻的输入,而与电路原来的状态无关。

电路结构特点:只有门电路,不含存储(记忆)单元。

2.编码器的逻辑功能:把输入的每一个高、低电平信号编成一个对应的二进制代码。

优先编码器:几个输入信号同时出现时,只对其中优先权最高的一个进行编码。

3.译码器的逻辑功能:输入二进制代码,输出高、低电平信号。

显示译码器:半导体数码管(LED数码管)、液晶显示器(LCD)4.数据选择器:从一组输入数据中选出某一个输出的电路,也称为多路开关。

5.加法器半加器:不考虑来自低位的进位的两个1位二进制数相加的电路。

全加器:带低位进位的两个 1 位二进制数相加的电路。

超前进位加法器与串行进位加法器相比虽然电路比较复杂,但其速度快。

6.数值比较器:比较两个数字大小的各种逻辑电路。

7.组合逻辑电路中的竞争一冒险现象竞争:门电路两个输入信号同时向相反跳变(一个从1变0,另一个从0变1)的现象。

竞争-冒险:由于竞争而在电路输出端可能产生尖峰脉冲的现象。

消除竞争一冒险现象的方法:接入滤波电容、引入选通脉冲、修改逻辑设计(二)组合逻辑电路的分析方法分析步骤:1.由图写出逻辑函数式,并作适当化简;注意:写逻辑函数式时从输入到输出逐级写出。

2.由函数式列出真值表;3.根据真值表说明电路功能。

(三)组合逻辑电路的设计方法设计步骤:1.逻辑抽象:设计要求----文字描述的具有一定因果关系的事件。

逻辑要求---真值表(1) 设定变量--根据因果关系确定输入、输出变量;(2)状态赋值:定义逻辑状态的含意输入、输出变量的两种不同状态分别用0、1代表。

(3)列出真值表2.由真值表写出逻辑函数式真值表→函数式,有时可省略。

3.选定器件的类型可选用小规模门电路,中规模常用组合逻辑器件或可编程逻辑器件。

4.函数化简或变换式(1)用门电路进行设计:从真值表----卡诺图/公式法化简。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

v1.0可编辑可修改第一章数制与码制第二章逻辑代数基础一、本章知识点1.数制及不同数制间的转换熟练掌握各种不同数制之间的互相转换。

2.码制定义、码的表示方法BCD码的定义,常用 BCD码特点及表示十进制数的方法。

3.原码、反码、补码的表示方法正数及负数的原码、反码、补码。

4.逻辑代数的基本公式和常用公式掌握逻辑代数的基本公式和常用公式。

5.逻辑代数的三个基本定理定义,应用6.逻辑函数的表示方法及相互转换7.逻辑函数最小项之和的标准形式8.逻辑函数的化简公式法化简逻辑函数卡诺图法化简逻辑函数的基本原理及化简方法二、例题(一)概念题1.数字信号是指在和数量上都是离散的信号。

2.BCD码是指用二进制数码表示一位十进制数。

3.一个三位十进制数的余 3 BCD码是 1001 0011 1010 ,则与它相应的8421BCD 码是。

4.逻辑函数Y AB AB 表达的逻辑符号为。

v1.0可编辑可修改5.如果两个表达式相等,那么它们的对偶式也。

6.常用的逻辑函数的表示方法有及函数式、逻辑图、卡诺图等。

7.最简与或表达式的条件,不仅要求其中的乘积项最少,而且要求。

8.利用卡诺图化简逻辑函数的基本原理就是。

9.逻辑代数中逻辑变量的取值只有0 和 1 两种可能,它们不再表示数量的大小,只代表二种不同的。

(二)数制转换1.= ()2=()=()161082.=()=()101623.2=()8=()10(三)写出下列数的八位二进制数的原码、反码、补码原码,就是用最高位表示数符(0 表示正数、 1 表示负数 ) 。

正数,原码 =反码=补码;负数,反码:除符号位以外,对原码逐位取反;补码:反码+11. (-35 ) = ()原码= ()反码=()补码102.(+35) 10 = ()原码 = ()反码 =()补码3.(-110101)2= ()原码 = ()反码 =()补码4.(+110101)2= ()原码 = ()反码 = ()补码5. (-17)8=()原码= ()反码=()补码(四)将下列三位BCD码转换为十进制数根据 BCD码的编码规则,四位一组展成对应的十进制数。

1.() 余3码 =() 102.() 8421码=()10(五)分别求下列函数的对偶式Y‘和反函数Y1.Y ( A B) C Dv1.0可编辑可修改2. Y A B C AD(六)求下列函数的与非-与非式。

1.Y AB A B(七)将下列函数展成最小项之和的标准形式1.Y= A B B C2.Y S RQ(八)用公式法化简下列函数1.Y ( A, B ,C )AC ABC BC ABC2.Y AB AC BC CD D(九)用卡诺图化简下列逻辑函数1.Y ( A, B ,C , D)m( 2,4,5,6,10,11,12,13,14,15)2.Y ( A, B, C, D)m(2,4,6,7,12,15) d (0,1,3,8,9,11)Y ( A, B ,C , D )m(0,1,2,5,7,8,9)3.约束条件 : AB AC 0v1.0可编辑可修改第三章门电路一、本章重点1.各类门电路的符号及功能;2. TTL电路的外特性及其应用3. CMOS电路的外特性及其应用二、本章知识点( 一) 基本概念1、熟记各种功能门电路的逻辑符号。

2、熟记 TTL、CMOS门的主要电气参数(高低电平的典型值、转折电压值)。

3、正确理解噪声容限的概念。

4、正确理解哪些TTL 门电路可以将输出端并联使用。

5、正确理解门电路多余输入端的处理方法(应该接什么逻辑电平)。

6、熟练掌握 TTL门电路输入端的负载特性,开门电阻值、关门电阻值,会判断输入端在接不同负载电阻时所对应的相应逻辑值。

7、熟练掌握 TTL门电路的输入端电压电流关系特性(在输入高、低电平时相应的电流方向及大小)。

8、熟练掌握 TTL门电路的输出端电压电流关系特性(在输出高、低电平时相应的电流方向及大小)。

9、会判断负逻辑的门电路转换成正逻辑时门电路新的逻辑功能。

10、会比较 TTL 电路系列产品( 74、74H、74S、74LS)的性能(工作速度、功耗)。

11、熟记集电极开路门、三态门、CMOS传输门的功能及逻辑符号。

12、正确理解集电极开路的门电路(OC门)使用时时需要外接电源和限流电阻,输出端能并联使用实现“线与”的工作特点。

13、会根据使能端逻辑值判断三态门的工作状态,会根据控制端逻辑值判断 CMOS传输门的工作状态。

14、正确理解CMOS传输门输入、输出端可以互换使用、实现数据双向传输的特点;CMOS传输门又称为电子模拟开关,可用来传输连续变化的模拟电压信号,正确理解其电路的基本组成。

( 二) 简要分析熟练掌握各种功能门电路的逻辑功能。

熟练掌握 TTL 门电路输入端的负载特性、输入 / 输出端的电压电流关系特性,会判断各种情况下输入端的逻辑值。

熟练掌握集电极开路门的线与结构、三态门工作状态的判断、 CMOS 传输门工作状态的判断。

在掌握以上知识点的前提下,具备以下分析能力:1、根据各种门电路的给定接法,写出相应的输出逻辑表达式。

2、根据各种门电路的给定接法,求出相应的输出逻辑值。

3、根据各种门电路的给定接法、及输入波形,画出相应的输出波形。

4、分析给定的各种门电路的接法,指出电路中存在的问题并改正。

三、例题(一)概念题1.若以输出的高电平表示逻辑1,以低电平表示逻辑0,则称这种表示方法为逻辑。

2.TTL 与非门多余输入端应该接。

3.TTL 或非门多余的输入端应该接。

4.对于 TTL 门电路,在保证输出高、低电平基本不变的条件下,输入电平的允许波动范围称之为。

5.利用三态门电路可以实现数据的传输。

6.集电极开路的门电路(OC 门)能实现“线与” ,但这种门电路工作时需要外接才能正常工作。

7.在各种 TTL 门电路中,可以将输出端并联使用的是门。

8.TTL电路的 74、74H、 74S、74LS 几个系列产品中,系列产品工作速度快,功耗小。

9.工厂在组装和调试由CMOS器件构成的电路时,把电烙铁接地的目的是。

10.CMOS传输门属于双向器件,所以它的可以互易使用。

11.电子模拟开关用来传输连续变化的模拟电压信号,它的基本电路是由组成的。

(二)指出下图中由 TTL门电路组成的逻辑电路的输出是什么(高电平、低电平、高阻)(三)下图电路均由TTL 门组成, R ON=2K,R OFF=,试分别写出输出函数的表达式。

(四)已知图示 TTL 门电路的输入端波形,试分别画出Y1、Y2、Y3、Y4 的输出波形。

(五)已知 CMOS逻辑电路如图所示,试写出输出逻辑函数(六) TTL 门电路如图所示。

( 1)图中多余输入端 B 应接。

(2)为使图中电路 F1 =f (A,C) 正常工作,该电路是否还有错误为什么如有错误,请改正。

在上述( 1)、(2)问题解决后:( 3)如 A=1、C=0, 1门输出 Y, F1=;如 A=1、C=1, 1门输出 Y, F =;1(七)已知逻辑电路如图所示,试分别写出Y1、Y2、 Y3、Y4 的输出逻辑值。

第四章组合逻辑电路一、本章知识点( 一) 概念1.组合电路:电路在任一时刻输出仅取决于该时刻的输入,而与电路原来的状态无关。

电路结构特点:只有门电路,不含存储(记忆)单元。

2.编码器的逻辑功能:把输入的每一个高、低电平信号编成一个对应的二进制代码。

优先编码器:几个输入信号同时出现时,只对其中优先权最高的一个进行编码。

3.译码器的逻辑功能:输入二进制代码,输出高、低电平信号。

显示译码器:半导体数码管 (LED 数码管 ) 、液晶显示器 (LCD)4.数据选择器:从一组输入数据中选出某一个输出的电路,也称为多路开关。

5.加法器v1.0可编辑可修改半加器:不考虑来自低位的进位的两个 1 位二进制数相加的电路。

全加器:带低位进位的两个1位二进制数相加的电路。

超前进位加法器与串行进位加法器相比虽然电路比较复杂,但其速度快。

6.数值比较器:比较两个数字大小的各种逻辑电路。

7.组合逻辑电路中的竞争一冒险现象竞争:门电路两个输入信号同时向相反跳变( 一个从 1 变 0,另一个从 0 变1)的现象。

竞争 - 冒险:由于竞争而在电路输出端可能产生尖峰脉冲的现象。

消除竞争一冒险现象的方法:接入滤波电容、引入选通脉冲、修改逻辑设计( 二) 组合逻辑电路的分析方法分析步骤:1.由图写出逻辑函数式,并作适当化简;注意:写逻辑函数式时从输入到输出逐级写出。

2.由函数式列出真值表;3.根据真值表说明电路功能。

( 三) 组合逻辑电路的设计方法设计步骤:1.逻辑抽象:设计要求 ----文字描述的具有一定因果关系的事件。

逻辑要求 --- 真值表(1)设定变量 -- 根据因果关系确定输入、输出变量;(2)状态赋值:定义逻辑状态的含意输入、输出变量的两种不同状态分别用 0、1 代表。

(3)列出真值表2.由真值表写出逻辑函数式真值表→函数式,有时可省略。

v1.0可编辑可修改3.选定器件的类型可选用小规模门电路,中规模常用组合逻辑器件或可编程逻辑器件。

4.函数化简或变换式(1)用门电路进行设计:从真值表 ---- 卡诺图 / 公式法化简。

(2)用中规模常用组合电路设计:把函数式变换为与所用器件函数式相似的形式。

(3)使用存储器、可编程逻辑器件设计组合电路5.画出逻辑图原理性设计 ( 逻辑设计 ) 完成。

( 四) 常用组合逻辑电路的功能编码器、译码器、数据选择器、加法器、数值比较器( 五) 用常用中规模集成组合逻辑器件计组合电路1.用译码器器设计组合电路方法:(1)选择集成二进制译码器;(2)写函数的标准与非 - 与非式;(3)确认变量和输入关系;(4)画连线图。

2.用数据选择器设计组合电路方法:(1)写出函数的标准与或式和数据选择器表达式;(2)对照比较确定输入变量和地址码的对应关系;输入变量可能是变量 ( 原变量或反变量 ) ,也可能是常量 (0 或 1) 。

(3)画连线图。

3.用加法器设计组合电路 -- 用在加(减)某一常数的场合二、例题(一)概念题v1.0可编辑可修改1.超前进位加法器与串行进位加法器相比虽然电路复杂,但其特点是。

2.组合逻辑电路在结构上的共同特点是。

3.编码器的逻辑功能就是把输入的信号编成一个对应的代码。

4.组合逻辑电路在逻辑功能上的共同特点是任意时刻的输出仅取决于该时刻的输入,与无关。

5.优先编码器,当同时有几个输入信号时,只对其中进行编码。

6.全加器就是能实现电路。

7.消除竞争—冒险现象的方法除采用接入滤波电容、引入选通脉冲外,还可以采用方法。

8.当二个多位数相加时,必须采用电路。

9.编码器、译码器、数据选择器这三种器件中,可用来设计组合逻辑电路的器件是。

相关文档
最新文档