AD9852芯片在原子频标中的应用简介
AD9852及在频率线性扫描信号源中的应用

AD9852及在频率线性扫描信号源中的应用作者:柴建军来源:《数字技术与应用》2013年第11期摘要:AD9852是美国AD公司生产的直接数字频率合成器(DDS),具有快速换频(小于1?S)、极佳SFDR性能、高纯度频谱、高集成度等特点,是一款功能强大,使用便捷的芯片。
本文介绍了AD9852的主要技术性能、工作模式以及在线性扫频信号发生器中的应用。
关键词:线性扫频直接数字频率合成器(DDS) AD9852中图分类号:TN74 文献标识码:A 文章编号:1007-9416(2013)11-0089-021 概述AD9852是高度集成化数字直接频率合成器芯片,它应用了DDS先进技术,结合高性能DAC转换器及比较器,非常灵活地实现数字可编程频率综合器功能。
为AD9852提供一个精确的参考频率时钟源时,通过软件控制,AD9852将产生高稳定、可编程频率/相位/幅度的正弦波信号,可广泛应用于频率综合器、无线通信、计量及测试等设备中。
AD9852在线性扫频信号发生器中的应用更显方便。
2 主要技术性能AD9852的主要性能参数如下:(1)内部时钟:300MHz;(2)集成化D/A分辨率:12位;(3)优良的动态杂散性能:在100MHz输出时,SFDR仍达80db;(4)可编程时钟倍乘器:倍频4倍至20倍;(5)集成可编程频率寄存器:双向48位;(6)集成可编程相位寄存器:双向14位;(7)具有可编程AM功能:12位分辨率;(8)具有单引脚FSK及PSK数据接口;(9)具有HOLD引脚控制的线性、非线性FM功能;(10)具有双向扫频功能;(11)具有星格滤波功能;(12)控制接口简单:10MHz两线或三线串行编程接口,100MHz 八位并行编程接口;(13)采用单电源:+3.3V供电;(14)参考时钟输入:单端或差分模式;(15)小型80引脚LQFP表面贴装封装形式。
3 AD9852的工作模式AD9852能够产生多种形式的输出信号,通过外部控制,8位并行数据输入和6位地址参数输入,经过读、写设置程序寄存器,控制其不同的工作模式。
使用AD9852实现的10_12_2MHz跳频源

使用AD9852实现的10~12.2MHz跳频源杨陈庆,杨玉梅(电子科技大学电子工程学院,四川成都610054)摘要:AD9852是美国AD公司研制的一款性能优异的DDS芯片,可广泛应用于军事和民用等各个领域。
文中给出了一种以AD9852为核心的短波通信跳频源的设计方案。
关键词:DDS;跳频源;滤波器;单片机;AD9852分类号:TN742.1文献标识码:B文章编号:1006-6977(2005)02-0025-03The Desi g n of10~12.2MHz Fre q uenc y Ho pp in g S y stem based on AD9852YANG Chen_qing,YANG Yu_meiAbstract:AD9852is an excellent DDS chi p p roduced b y AD com p an y.I t is widel y used in unilitar y and civila pp lications.A desi g n scheme of fre q uce y ho pp in g s y stem used in shortware comm unication is g iven.Ke y words:DDS;frequency hopping;filter;MCU;AD9852应用与设计DDS是一种直接对参考时钟进行抽样、数字化,然后用数字计算技术产生频率的频率合成方法。
它的工作原理是在采样频率一定的条件下,通过控制两次连续采样之间的相位增量(不得大于 )来改变所得的离散序列的频率,然后经保持和滤波,唯一地恢复出该频率的模拟信号。
DDS的工作原理框图如图1所示。
AD9852是AD公司的DDS芯片,可广泛用于军事通信、雷达等各个领域。
文中用AD9852实现的跳频源可在外部拨码开关的控制下对输出频率进行调整,以完全达到预期的设计指标。
用PIC单片机控制DDS芯片AD9852实现雷达跳频系统

用PIC单片机控制DDS芯片AD9852实现雷达跳频系统 在研制雷达系统时,常常需要应用频率合成技术来实现跳频信号源。
频率合成是指从一个高稳定的参考频率,经过各种技术处理,生成一系列稳定的频率输出?眼1?演。
现在应用最广的是锁相环(PLL)频率合成技术,它是通过变化PLL中的分频比N来实现输出频率的跳频的,但无法避免缩短环路锁定时间与提高频率分辨率的矛盾,因此很难同时满足高速和高精确度的要求。
直接数字式频率合成(DDS)是近年发展起来的一种新的频率合成技术。
它将先进的数字处理理论与方法引入频率合成领域,是继直接频率合成(DS)和间接频率合成(IS)之后的第三代频率合成技术。
DDS的优点是:相对带宽很宽,频率转换时间极短(ns 级),频率分辨率很高(可达μHz),全数字化结构便于集成,输出相位连续,频率、相位和幅度均可实现程控。
因此能够与计算机紧密结合在一起,充分发挥软件的作用。
在实际应用中,可以采用单片机来代替计算机对DDS芯片进行控制,实现合成频率的输出。
因此在很短的时间内,DDS得到了飞速的发展和广泛的应用[3]。
1 DDS的基本原理 DDS技术是一种把一系列数字量形式的信号通过DAC转换成模拟量形式的信号的合成技术。
正弦输出的DDS的原理框图如图1所示。
相位累加器在A位频率控制字FCW的控制下,以参考时钟频率fc为采样率,产生待合成信号相位的数字线性序列。
将其高P位作为地址码,通过查询正弦表ROM,产生S位对应信号波形的数字序列S(n),再由数/模转换器(DAC)将其转化为阶梯模拟电压波形S(t),最后由低通滤波器LPF平滑为正弦波输出。
频率控制字FCW和时钟频率fc共同决定了DDS输出信号的频率f0,它们之。
AD9850125MHzDDS频率合成器的原理及应用_郭荣祥

●模拟器件天地 AD9850 125MHz DDS 频率合成器的原理及应用北京航空航天大学1-12信箱(100083) 郭荣祥 郭吉祥摘 要:介绍了美国ADI 公司采用先进的DDS 技术新推出的高集成度频率合成器AD 9850的主要特性、工作原理、应用电路和应用考虑。
关键词:直接数字频率合成(DDS ) 频率合成器 时钟发生器 锁相环(PLL )1 概述频率合成器是从一个或多个参考频率中产生多种频率的器件。
这种器件已经用了几十年,尤其是在通信系统中已得到广泛应用。
传统的频率合成器,通常从一排晶体振荡器产生的各种频率通过开关进行频率混合。
也有的采用众所周知的锁相环(PL L )技术实现频率合成。
随着数字技术在仪器仪表和通信系统的广泛应用,用数字控制方法从一个参考频率源产生多种频率,即直接数字合成技术(DD S)异军突起。
本文试图介绍世界流行的美国AD I 公司生产的A D 9850频率合成器正是应用这种D DS 技术的典型热门产品之一,其基本结构框图见图1。
·图1DDS 基本结构框图OUT输出f DACLPFN 位正弦查询表地址计数器c时钟f 在图1中,正弦查询表是一个可编程只读存储器(P RO M ),存有一个或多个完整周期的正弦波数据,在时钟f C 驱动下,地址计数器逐步经过PRO M 存储器的地址,地址中相应的数字信号输出到N 位数模转换器(D AC)的输入端,D AC 输出的模拟信号,经过低通滤波器(L PF),可得到一个频谱纯净的正弦波。
在图1系统中,输出频率无法进行编程控制,实际中常用的可编程DD S 系统如图2所示。
该DDS 系统的核心是相位累加器,它由一个加法器和一个N 位相位寄存器组成,N 一般为24~32位。
每来一个时钟f C ,输出频率图2可编程控制DDS 系统时钟fc相位截断13~15位幅度截断相位累加器N 位OUT f DACLPFN 位正弦查询表N位相位寄存器N 位频率控制字M相位控制字微控制器相位寄存器以步长M 增加。
高性能DDS芯片-AD9852的应用研究

国讥技求2001年第4期研究与开发RESEARCH&DEVELol懒ENT文章编号:1001—893X{2001)04—0052—04高性能DDS芯片一AD9852的应用研究郭德淳,费元春(北京理工大学电子工程系,北京100081)【摘要】本文介绍了一种高性能DDS芯片一AD9852应用的研究结果。
该合成器的DDS芯片选用AD公司最新推出的AD9852,其宽带杂散优于60dBc,频率捷变时间小于200rib。
本文在讨论AD9852组成与功能的基础上,对其在频率综合、波形合成和跳频通信系统中的应用进行了研究。
’关键词:直接数字合成;杂散;混频;跳频中图分类号:TN914.4;TN741文献标识码:A一、引言频率源是雷达、通信、电子对抗等电子系统实现高性能指标的关键,很多现代电子设备和系统的功能实现都直接依赖于所用频率源的性能。
随着数字集成电路和微电子技术的发展,直接数字频率合成(DDS)逐渐体现出其具有的相对带宽很宽、频率转换时间极短、频率分辨率很高、输出相位连续、可输出宽带正交信号、可编程及全数字化结构便于集成等优越性能。
DDS将先进的数字信号处理理论与方法引入频率合成领域,从相位的概念出发,采用了数字采样技术进行信号合成。
、’二、AD9852组成与功能AD9852是AD公司采用先进的CMOS技术最新生产的直接频率合成器芯片。
AD9852的DDS系统用双48bit可编程频率寄存器(一路为频率控制字,另一路为步进频率控制字),在数据进入正弦查表之前被截断成17bit,最后由内部直接集成的12bit的DAC产生模拟信号输出。
AD9852时钟频率为300MHz,提供了48bit的频率分辨率,其相位量化到17位,保证了极好的数字自由杂散动态范围(SFDR)。
滤波后的正弦输出经过内部的比较器可转换为一方波用于时钟产生器。
AD9852还提供了14位的数控相位调制和PSK。
12位DAC以及最新的DDS结构提供了极好的宽带和窄带输出SFI)R。
AD9852寄存器说明及使用

一:控制寄存器说明Comp PD: 开关比较器输出,PIN42,PIN43比较器输入端,P37比较输出,打开PD后,有方波输出,=1关Control DAC PD:开关振幅控制输出,专门针对PIN52输出的余弦信号做振幅调制,=1关DAC PD:开关DAC转换,=1关MOD2~MODE0:工作模式Int/Ext Updata clock:使用内部时钟更新送出9852的数据或者使用外部信号控制;=1,使用内部时间更新,这时对寄存器0x16~0x19写入更新时间.=0使用外部信号控制,送数结束后,由一个_/-----\_信号更新用户编程的控制数据放在缓冲寄存器里, 要使缓冲寄存器里的数据传送到DDS 运行核心就要时钟更新。
时钟更新有两种方式:内部和外部。
外部就是在PIN20提供一个外部时钟(上升沿)信号内部就是一个32位的减计数器组成。
外部更新效果要好。
DAC控制寄存器可输出一个98mv~443mv的DC值0~2047 260mv~MAX2048~4095 MIN~260mv默认为260mvOSK EN 设置为高电平使数字倍增器使能。
否者,如果OSK EN位被设置为低,数字倍增器负责控制振幅将会被旁路,I和Q的输出会被设置为满振幅。
OSK INT 逻辑高选择的是输出幅度渐变上升或者下降功能的线性内部控制。
在OSK INT位上是低电平时,转换为用户可编程12位寄存器的数字倍增器的控制,允许用户以任何方式改变振幅的转换“通断整形键控”功能使用户控制数模变换器的输出幅度渐变上升和下降, 可减小反冲频谱和突发的数据,两个都为高时,幅度内部线性控制,如果“Shaped keying”端是高电平, 输出幅度线性增大到满幅度, 并且一直保持到“Shaped keying”端变为低电平时, 又线性降到零幅度,过渡时间又用户编程控制。
OSK EN为高,OSK INT为低时,幅度由程序控制,OutputShape Key1的值决定幅度。
AD9852芯片介绍

参考文献1黄智伟.无线发射与接收电路设计.北京航空航天大学出版社,2004:806-8302Analog Devices,Inc.CMOS 300MHz Complete-DDS AD9852. Analog Devices,Inc.1999:1-35声明在本研究中,主时钟、系统时钟和采样时钟三者是等效的。
词汇表REFCLK 参考时钟FACC 频率累加器PACC 相位累加器LUT 正弦查询表CMP 比较器FTW 频率调谐字PAR 相位调节寄存器Single-Tone 单音Shaped Keying 整形键控第x章AD9852的详细研究x.1 AD9852概述AD9852数字合成器是一种采用先进DDS技术和0.35μm CMOS技术的高度集成芯片,内部有一高速、高性能的D/A转换器和比较器,能实现一个数控的捷变合成器功能。
接上精密时钟源,AD9852能产生一个高稳定、频率/相位/幅度可编程的正弦输出,可作为通信、雷达等应用中的捷变本机振荡器。
AD9852改进型高速DDS核提供了48位频率分辨力(300MHz主时钟时,1μHz的调谐步进值)。
相位截断为17位,保证了优越的SFDR(无杂散动态范围)。
AD9852的体系结构允许理想的输出正弦波频率达到150MHz,并能以100MHz 的速率进行频率调谐。
在捷变时钟发生器应用中,可将正弦输出(经外部滤波)通过内置的比较器转换成方波信号,若再结合用户可自由配置的DAC作为参考电压的提供者,还能产生占空比可程控的矩形脉冲信号。
芯片提供了两个14位相位寄存器,并为BPSK操作提供了一个单独控制引脚。
片上12位的DAC,结合改进型DDS体系结构,提供极好的宽带和窄带输出SFDR。
12位的数字倍频器允许可编程振幅调制、整形开关键控和对输出幅度进行精确地控制。
线性脉冲调制功能促使宽带扫频更为容易。
与此同时,AD9852内部还集成了一个可编程的4X~20X的倍频器,可利用一较低频率的外部基准时钟产生300MHz的内部主时钟。
DDS芯片AD9852及其应用

器件应用DDS 芯片AD9852及其应用上海贝尔有限公司(上海201206) 潘炳松 许明 潘锦 摘 要 文章介绍了直接数字频率合成器(DDS )的组成及工作原理,描述了DDS 芯片AD9852的功能特性,同时给出了AD9852在本地同步时钟中的应用。
关键词 DDS AD9852 同步时钟图1 DDS 的基本原理图1 概述频率源在现代电子系统中占有十分重要的地位,通信、雷达、制导等电子系统功能的实现及性能指标的好坏都直接依赖于频率源的性能。
频率源的性能是伴随着频率合成技术的进步而发展的,频率合成技术主要有直接合成、锁相频率合成和直接数字合成(DDS )三种方式。
DDS 的概念首先由美国学者J.Tierney 等人提出,它不同于前两种频率合成方法。
它是把一系列数字量形式的信号通过DAC 转换成模拟信号的合成技术。
与其他频率合成方法相比,DDS 具有频率转换时间极短、频率分辨率高、输出相位连续、可编程、全数字化易于集成等突出优点。
因此,它得到越来越广泛的应用,成为现代频率合成技术中的佼佼者。
2 基本原理常见的DDS 方式是在高速存储器中放入正弦函数—相位数据表格,经过查表操作,将读出的数据送到高速DAC 产生正弦波。
常用的可编程DDS 系统如图1所示。
DDS 系统由频率控制字、相位累加器、正弦查询表、D/A 转换器和低通滤波器组成。
参考时钟为高稳定度的晶体振荡器,其输出用于同步DDS 各组成部分的工作。
DDS 系统的核心是相位累加器,它由N 位加法器与N 位相位寄存器构成,类似一个简单的计数器。
每来一个时钟脉冲,相位寄存器的输出就增加一个步长的相位增量值,加法器将频率控制数据与累加寄存器输出的累加相位数据相加,把相加结果送至累加寄存器的数据输入端。
相位累加器进入线性相位累加,累加至满量时产生一次计数溢出,这个溢出频率即为DDS 的输出频率。
正弦查询表是一个可编程只读存储器(PROM ),存储的是以相位为地址的一个周期正弦信号的采样编码值,包含一个周期正弦波的数字幅度信息,每个地址对应于正弦波中0°~360°范围的一个相位点。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
AD9852芯片在原子频标中的应用简介引言
被动型铷原子频标中,综合器模块完成以下功能:
(1) 量子系统作为一个鉴频器,基态87Rb原子0-0跃迁的中心频率为6834.××××MHz,其中尾数部分××××频率由综合器产生。
(2) 为了实现微波磁共振探测,需要在微波信号上加一个键控小调频(调制频率为几十或上百赫兹),这项功能亦由综合器来完成。
(3) 此外,对量子鉴频信号做同步鉴相时,需要提供同步鉴相参考信号且可移相,此项功能也由综合器完成。
在综合器的研发工作中,实际采用了一微处理器与AD9852配合使用,构成综合模块。
微处理器完成产生同步鉴相参考脉冲与79Hz键控调频方波信号的功能,通过将微处理器产生的方波信号引入DDS的键控调频引脚,由DDS产生5.3125MHz键控调频信号,经滤波后,送入后续混合电路环节中。
物理机制
在一台实际的被动型铷原子频标中,由于各种因素的影响,原子谱线不可能是绝对对称的,尽管压控晶振的频率输出经射频倍频、综合、微波倍频混频后获得的实际频率可以精确等于谱线的峰值频率,但由于实际谱线不对称,经过伺服环路对量子系统输出鉴频信号的处理后,输出的纠偏电压中就具有调频频率的基波分量,该基波分量是一个伪误差电压,会使压控晶振频率拉偏,如图1所示。
图1 量子系统鉴频输出示意图
若方波调频的深度保持不变,则这个频移量也不变,但是由于传统铷频标中采用了变容二级管调制电路,变容二级管是温敏元件,环境温度变化时,不可避免地将造成方波调频深度发生变化。
显然,当方波调频的深度增加时,附加频移量增加;当方波调频的深度减小时,附加频移量减小。
因此,铷频标中的谱线不对称,将会通过调制电路给铷频标带来温度系数。
故在设计时,将调制电路从变容二极管调制方式改为DDS键控调频调制方式。
直接频率合成
AD9852主要由参考频率源、相位累加器、波形存储器(正弦函数功能表)、数模转换器及低通滤波器组成。
参考频率源为DDS提供工作时钟频率,DDS输出的合成信号的频率稳定度在不考虑内部诸如附加相位噪声等环节的影响时,和参考频率源是一样的。
在频率变换器件中,100Hz和1kHz处的相噪是比较关键的技术指标,对用DDS做成的综合器而言,它取决于DDS输出信号的相噪、滤波环路的性能
以及放大电路的附加相噪等,其后两项是根据实际设计的滤波及放大电路决定的,对于第一项则取决于实际采用的芯片种类。
图2为一款DDS的输出相噪图。
图2 DDS相噪对比图
由图2可见,采用内部倍频的方式在偏离1kHz、输出5MHz时相噪为﹣140dBc/Hz;若直接采用300MHz的时钟时,相噪的性能在偏离1kHz时为﹣142dBc/Hz。
因此,为了提高DDS输出信号的相噪性能,采用外部倍频法是一个比较好的选择,即把输入时钟信号在外部进行N倍频后加到DDS上。
DDS在使用时,要通过微处理器或CPLD对其信号、数据进行管理控制来实现具体应用中所需要的若干功能,图3为我们选用的一款DDS芯片外围电路示意图。
其中,MCLK引脚接外部时钟源,使DDS的IOUT引脚输出端频率信号的稳定度与外部时钟源一致。
对于内部没有PLL倍频环节的DDS芯片,通常MCLK
端输入时钟源的频率应高于IOUT端输出信号频率的4倍。
如输出信号频率为5.3125MHz,那么MCLK时钟端的信号频率应该大于20MHz,以期望得到更好的相位噪声,通过外部滤波电路后,可得到比较纯净的信号谱。
FSELECT为键控调频信号输入端,也就是我们的调制方波79Hz信号输入端,我们使用的DDS内部有两个频率控制寄存器,通过编程的方式将预先设置好的频率值F0、F1保存在寄存器中,当FSELECT端有有方波信号输入时(即电平上升沿或下降沿转换),DDS的IOUT端将会随之分别从频率控制寄存器中读出F1或F0的值作为输出,并且会保障频率信号在切换时相位无变化。
PSEL1、PSEL0为两路信号频率F1、F0的相位调节端,在应用中,如果需要保持F1、F0在切换时的相位连续,需要在设计中直接将PSEL1、PSEL0接地。
DDS与外界通讯的时序是通过引脚FSYNC、SCLK、SDATA来完成的,其串行通讯的时序如图4所示。
当FSYNC为高电平时,SCLK、SDATA引脚为高阻状态。
当FSYNC为低电平时,DDS将处于通讯状态。
此时引脚SCLK有一下降沿的脉冲时,将使挂在数据总线SDATA上的DATA写入DDS数据缓冲区,直至最终一个DATA写入时,DDS将根据引脚FSELECT上的状态选择F1或F0作为IOUT端的输出。
信号的产生
本文选用的DDS芯片内部有2个32位频率控制寄存器(F0、F1),对照图4的串行通讯时序,在SDATA端实际需要通信的DATA位就是32位。
假设MCLK 外部输入时钟频率为20MHz,DDS的最小的频率分辨率为:
IOUT输出20MHz时(实际上是不可能的,或是输出的信号谱将非常差),对应的32位频率控制寄存器的值全为1;输出5.3125MHz时,对应数值为(5.3125MHz/20MHz)×232,将所得到的十进制值转化为二进制对应32位频率控制寄存器的值。
根据图4的串行时序,通过微处理器将相应的32位值写入DDS缓冲区后,在IOUT引脚端将会产生5.3125MHz正弦波频率信号的输出。
其峰峰值在50欧姆负载的情况下为1V左右,具体的峰谷、峰尖的电平可以通过引脚FSADJUST端的外接电阻值进行调节。
在具体的实际应用中,对输出的5.3125MHz正弦波信号,需要经过滤波、整形、放大等处理后才能引入到其它电路环节中。
在设计时,为得到比较纯净的信号谱,在IOUT端输出后通常考虑接一带通滤波器或低通滤波器。
图3 DDS外围电路原理图
图4 DDS串行通讯时序示意图
DDS芯片的散热
在实际应用中DDS时钟频率比较高时,芯片会发烫,必须考虑DDS的散热。
在我们的工作中,采取了简洁的方法实现了散热片的良好散热安装,其方法是在焊接好DDS芯片的印制电路板上通过导热胶及散热片来散热。
图5 带调制5.3125MHz信号测试谱
小结
直接数字合成(DDS)技术是近些年来出现的一种频率合成方法,对于被动型铷原子频标中的综合器部分,应用全数字DDS芯片设计,具有体积小、价格低、频率分辨率高、快速换频、易于智能控制等突出特点。
在传统被动型铷频标中,要微调整机输出的频率,是通过调节C场的强度来达到目的,现在由于采用了DDS设计,对于综合环节来说可以很方便地产生任一频率的值,而且分辨率也很高,这就给整机频率的调整提供了非常好的手段。