数字电路试题及答案汇编
电路分析基础试题库汇编标准答案

电路分析基础试题库汇编及答案一.填空题(每空1分)1-1.所谓电路,是由电的器件相互连接而构成的电流的通路。
1-2.实现电能输送和变换的电路称为电工电路;实现信息的传输和处理的电路称为电子电路。
1-3. 信号是消息或信息的表现形式,通常是时间的函数。
2-1.通常,把单位时间内通过导体横截面的电荷量定义为电流。
2-2.习惯上把正电荷运动方向规定为电流的方向。
2-3.单位正电荷从a点移动到b点能量的得失量定义为这两点间的电压。
2-4.电压和电流的参考方向一致,称为关联参考方向。
2-5.电压和电流的参考方向相反,称为非关联参考方向。
2-6.电压和电流的负值,表明参考方向与实际方向一致。
2-7.若P>0(正值),说明该元件消耗(或吸收)功率,该元件为负载。
2-8.若P<0(负值),说明该元件产生(或发出)功率,该元件为电源。
2-9.任一电路中,产生的功率和消耗的功率应该相等,称为功率平衡定律。
2-10.基尔霍夫电流定律(KCL)说明在集总参数电路中,在任一时刻,流出(或流出)任一节点或封闭面的各支路电流的代数和为零。
2-11.基尔霍夫电压定律(KVL)说明在集总参数电路中,在任一时刻,沿任一回路巡行一周,各元件的电压代数和为零。
2-12.用u—i平面的曲线表示其特性的二端元件称为电阻元件。
2-13.用u—q平面的曲线表示其特性的二端元件称为电容元件。
2-14.用i— 平面的曲线表示其特性的二端元件称为电感元件。
u(t),与流过它的电流i无关的二端元件称为电压源。
2-15.端电压恒为Si(t),与其端电压u无关的二端元件称为电流源。
2-16.输出电流恒为S2-17.几个电压源串联的等效电压等于所有电压源的电压代数和。
2-18.几个同极性的电压源并联,其等效电压等于其中之一。
2-19.几个电流源并联的等效电流等于 所有电流源的电流 代数和。
2-20.几个同极性电流源串联,其等效电流等于 其中之一 。
2020年安徽大学830数字电路与逻辑设计考研精品资料

2020年安徽大学830数字电路与逻辑设计考研精品资料说明:本套考研资料由本机构多位高分研究生潜心整理编写,2020年考研初试首选资料。
一、安徽大学830数字电路与逻辑设计考研真题汇编及考研大纲1.安徽大学830数字电路与逻辑设计2001-2012、2015-2016、(回忆版)2013年考研真题,其中2005-2008、2011有答案。
说明:分析历年考研真题可以把握出题脉络,了解考题难度、风格,侧重点等,为考研复习指明方向。
2.安徽大学830数字电路与逻辑设计考研大纲①2019年安徽大学830数字电路与逻辑设计考研大纲。
说明:考研大纲给出了考试范围及考试内容,是考研出题的重要依据,同时也是分清重难点进行针对性复习的首选资料,本项为免费提供。
二、2020年安徽大学830数字电路与逻辑设计考研资料3.阎石《数字电子技术基础》考研相关资料(1)阎石《数字电子技术基础》[笔记+课件+提纲]①安徽大学830数字电路与逻辑设计之阎石《数字电子技术基础》考研复习笔记。
说明:本书重点复习笔记,条理清晰,重难点突出,提高复习效率,基础强化阶段首选资料。
②安徽大学830数字电路与逻辑设计之阎石《数字电子技术基础》本科生课件。
说明:参考书配套授课PPT课件,条理清晰,内容详尽,版权归属制作教师,本项免费赠送。
③安徽大学830数字电路与逻辑设计之阎石《数字电子技术基础》复习提纲。
说明:该科目复习重难点提纲,提炼出重难点,有的放矢,提高复习针对性。
(2)阎石《数字电子技术基础》考研核心题库(含答案)①安徽大学830数字电路与逻辑设计考研核心题库之阎石《数字电子技术基础》选择题精编。
②安徽大学830数字电路与逻辑设计考研核心题库之阎石《数字电子技术基础》填空题精编。
③安徽大学830数字电路与逻辑设计考研核心题库之阎石《数字电子技术基础》简答题精编。
④安徽大学830数字电路与逻辑设计考研核心题库之阎石《数字电子技术基础》分析计算题精编。
数字电路 题库

7、异或函数与________在逻辑上互为反函数
8、逻辑函数 F = AB + AB ,它的反函数表达式 F =
。
8、逻辑函数 F = ( A + B)(B C) ,它的反函数表达式 F =
。
10、逻辑函数 L = A⋅ B + C + D 的反函数为________;
11、逻辑函数 F = AB + CD + BC + D + CE + B + E 的反函数为
A. 乘积项个数越少;
B. 实现该功能的门电路越少;
C.该乘积项含因子越少
D. 乘积项个数越多
14、 函数 F = A(B + C ⋅ DE) 的反函数 F = (
)。
A. A( B + C ⋅ E D ;
B. A+ B ⋅ (C + D + E) ;
C . A+ B ⋅ (C + D + E) ;
D . A+ B ⋅ C + D + E
15、 已知逻辑函数 Y=AB+A⎯B+⎯A⎯B,则 Y 的最简与或表达式为( )。 A. A; B. A+⎯A⎯B; C . A+⎯B; D . ⎯A+B
16、 如果采用负逻辑分析,正或门即( )。
A. 负与门; B. 负或门; C . 非门 D . 正 与门
。
17、n 变量的逻辑函数有 个最小项,任意两个最小项的乘积为
。
18、设 A 为权值高位,求函数 AB + AD + BC 的最小项表达式为∑m(________)。 19、已知某电路的真值如表所示,该电路的逻辑表达式是______________。
大学基础的数电模电试题及 答案

D、触摸屏
6、下列选项中,不属于操作系统的是( D )。
A、Linux
B、UNIX
C、Windows
D、CAXA
7、一般要求三极管的正向电阻______越好,反向电______越好。
(B)
A、越小,越大 B、越大,越小
C、越小,中等 D、中等,越大
8、光敏电阻是一种对__________极为敏感的电阻( B )
C、算数运算和逻辑运算 D、初等函数运算
18、晶闸管触发导通后,其控制极度对主电路( B )。
A、仍有控制作用 B、失去控制作用
C、有时仍有控制作用 D、以上都不是
19、内存储器根据工作方式的不同可分为随机存取存储器和( A
)
A、只读存储器
B、光盘存储器
C、磁盘存储器
D、半导体存储器
20、在下列量具中,精度最高的是( D )
A、 并行A/D转换器 B、计数型A/D转换器 C、逐次渐进型A/D转换器 D、双积分A/D转换器 28、已知逻辑函数
与其相等的函数为( C )。 A、
B、
C、
D、 29、一个数据选择器的地址输入端有3个时,最多可以有( C )个
大学数字电子技术试题答案

大学数字电子技术试题答案一、选择题1. 数字电路中,逻辑变量“1”通常代表什么含义?A. 低电平B. 高电平C. 地线D. 电源线答案:B. 高电平2. 在二进制数系统中,最小的非零数是几?A. 0B. 1C. 2D. 4答案:B. 13. 触发器的主要用途是什么?A. 计数B. 存储C. 放大D. 滤波答案:B. 存储4. 以下哪种逻辑门可以实现两个输入的异或功能?A. 与门(AND)B. 或门(OR)C. 非门(NOT)D. 异或门(XOR)答案:D. 异或门(XOR)5. 在数字电路中,一个4位二进制计数器的最大计数值是多少?A. 8B. 16C. 32D. 64答案:C. 32二、填空题1. 在数字电子技术中,__________是一种能够存储一位二进制信息的基本单元电路。
答案:触发器2. 二进制数1011转换为十进制数是__________。
答案:113. 逻辑门电路中的“与非”门是将输入的逻辑与结果再取__________。
答案:非4. 在数字电路设计中,__________是一种常用的简化和优化逻辑表达式的方法。
答案:卡诺图5. 一个3线到8线译码器的输出是__________。
答案:8三、简答题1. 请简述数字电路与模拟电路的区别。
答:数字电路处理的是离散的信号,通常只有高电平或低电平两种状态,而模拟电路处理的是连续变化的信号。
数字电路具有更强的抗干扰能力,易于实现大规模集成,而模拟电路则在处理连续信号如声音和光线等方面更为有效。
2. 什么是组合逻辑和时序逻辑?请举例说明。
答:组合逻辑是指其输出仅取决于当前输入状态的逻辑电路,不包含存储元件,如加法器和编码器。
时序逻辑则包含存储元件(如触发器),其输出不仅取决于当前的输入状态,还与历史状态有关,如计数器和寄存器。
3. 什么是同步计数器和异步计数器?答:同步计数器是指所有的触发器都在同一个时钟脉冲下进行状态转换的计数器,而异步计数器中,触发器的状态转换不是同时发生的,它们之间存在一定的时序差异。
汇编语言单片机考试试题和答案

一.单项选择题(30分)在中断服务程序中至少应有一条()A.传送指令B.转移指令C.加法指令D.中断返回指令2.当MCS-51复位时,下面说法准确の是()A.PC=0000HB.SP=00HC.SBUF=00HD.(30H)=00H3.要用传送指令访问MCS-51片外RAM,它の指令操作码助记符是()A.MOVB.MOVXC.MOVCD.以上都行4.ORG2000H LACLL3000H ORG 3000H RET 上边程序执行完RET指令后,PC=()A.2000HB.3000HC.2003HD.3003H5.要使MCS-51能响应定时器T1中断,串行接口中断,它の中断允许寄存器IEの内容应是()A.98HB.84HC.42HD.22H6.JNZREL指令の寻址方式是()A.立即寻址B.寄存器寻址C.相对寻址D.位寻址7.执行LACLL4000H指令时, MCS-51所完成の操作是( )A保护PCB.4000HPC C.保护现场 D.PC+3入栈, 4000HPC8.下面哪条指令产生信号()A.MOVX A,@DPTRB.MOVC A,@A+PCC.MOVC A,@A+DPTRD.MOVX @DPTR,A9.若某存储器芯片地址线为12根,那么它の存储容量为()A. 1KBB. 2KBC.4KBD.8KB10.要想测量引脚上の一个正脉冲宽度,则TMODの内容应为()A.09HB.87HC.00HD.80H11.PSW=18H时,则当前工作寄存器是()A.0组B. 1组C. 2组D. 3组12.MOVX A,@DPTR指令中源操作数の寻址方式是()A. 寄存器寻址B. 寄存器间接寻址C.直接寻址D. 立即寻址13. MCS-51有中断源()A.5B. 2C. 3D. 614. MCS-51上电复位后,SPの内容应为( )A.00HB.07HC.60HD.70H0003H LJMP2000H ORG000BH LJMP3000H 当CPU响应外部中断0后,PCの值是()A.0003HB.2000HC.000BHD.3000H16.控制串行口工作方式の寄存器是()A.TCONB.PCONC.SCOND.TMOD17.执行PUSHACC指令, MCS-51完成の操作是()A.SP+1SP, ACCSPB. ACCSP, SP-1SPC. SP-1SP, ACCSPD. ACCSP, SP+1SP18.P1口の每一位能驱动()A.2个TTL低电平负载B. 4个TTL低电平负载C.8个TTL低电平负载D.10个TTL低电平负载19.PC中存放の是()A.下一条指令の地址B. 当前正在执行の指令C.当前正在执行指令の地址D.下一条要执行の指令20.8031是()A.CPU B.微处理器 C.单片微机 D.控制器21.要把P0口高4位变0,低4位不变,应使用指令( )A.ORL P0,#0FHB.ORL P0,#0F0HC.ANL P0,#0F0HD.ANL P0,#0FH22.下面哪种外设是输出设备()A.打印机B.纸带读出机C.键盘D.A/D转换器23.所谓CPU是指( )A.运算器和控制器B.运算器和存储器C.输入输出设备D. 控制器和存储器24.LCALL指令操作码地址是2000H,执行完响应子程序返回指令后,PC=( )A.2000HB.2001HC.2002HD.2003H25. MCS-51执行完MOVA,#08H后,PSWの哪一位被置位( )A.CB. F0C.OVD.P26.计算机在使用中断方式与外界交换信息时,保护现场の工作应该是()A.由CPU自动完成B.在中断响应中完成C.应由中断服务程序完成D.在主程序中完成27.关于MCS-51の堆栈操作,正确の说法是()A.先入栈,再修改栈指针B.先修改栈指针,再出栈C. 先修改栈指针,在入栈D.以上都不对28.某种存储器芯片是8KB*4/片,那么它の地址线根数是()A.11根B.12根C. 13根D. 14根29.若MCS-51中断源都编程为同级,当他们同时申请中断时CPU首先响应()A.B. C.T1 D.T030. MCS-51の相对转移指令の最大负跳变距离()A.2KBB. 128BC. 127BD. 256B二.判断题(10分)1.我们所说の计算机实质上是计算机の硬件系统和软件系统の总称。
数字电路逻辑设计课后习题答案(王毓银+第三版+无水印)汇编

2.把下列十进制数转换成二进制数 (1)51
51 2
1 2 25
1 12 2
0 26
23
0
21
1
0
1
(2)136
136 2
0 2 68
0 34 2
0 2 176
28
1
24
0
22
0
21 0
01
(3)12.34 解 整数部分
(3)12
12 2
0 26
0 3 2
0 21
0
1
小数部分
0. 34 ×2
0. 68
F* = A + B + CD + (B + C + D)(B + CD) F = A + B + C D + (B + C + D)(B + C D)
(3) F = C + ABAB + C F* = C( A + B + A + B)C = 1 F = C( A + B + A + B)C = 1
解abcyfz0001000011100101100110011001101010011100011110111据题意3个输入信号abc在不同取值组合下的输出y被列在表251中故y的逻辑函数表达式为abcabcabcabc积之和yabcabcabcabc和之积2由于当3个输入信号出现奇数1输出f为1所以给逻辑功能为奇校验器其输入abc在不同取值下对应的输出f被列在表251中f的逻辑函数表达式为fababcabcabc积之和abcabcabcabc和之积3设3个温度探测器的输出信号分别为abc当温度大于60时为1温度小于等于60时为0
专科《数字电路与微机原理》试卷含答案

专科《数字电路与微机原理》一、(共65题,共151分)1. 将二进制数(1101001)2转换成对应的八进制数是( )。
(2分)A.141B.151C.131D.121.标准答案:B2. 十进制126数其对应的十六进制数可表示为( )。
(2分)A.8FB.8EC.FED.7E.标准答案:D3. 已知[X]补=01111110,则真值X=()。
(2分)A.+1B.-126C.-1D.+126.标准答案:D4. 已知真值表如表1所示,则其逻辑表达式为()。
(2分)A.B.C.AB + BCD.ABC(A+B+C).标准答案:A5. 逻辑式的对偶式是()。
(2分)A.B.C.D..标准答案:C6. MCS—51系列单片机外扩存储器芯片时,4个I/O口中作为数据总线的是()。
(2分)A.P0口和P2口B.P0口C.P2口和P3口D.P2口.标准答案:B7. MCS—51系列单片机共有( )个中断源。
(2分)A.4B.2C.3D.5.标准答案:D8. PSW中的RS1和RS0用来()。
(2分)A.选择工作寄存器组号B.指示复位C.选择定时器D.选择工作方式.标准答案:A9. MCS—51汇编语言指令格式中,唯一不可缺少的部分是()。
(2分)A.标号B.操作码C.操作数D.注释.标准答案:B10. 将A与立即数按位逻辑异或的指令是()。
(2分)A.ANL A,#dataB.ORL A,#dataC.XRL A,#dataD.XRL A,direct.标准答案:C11. MCS—51单片机定时器T0的溢出标志TF0,若计满数在CPU响应中断后( )。
(2分)A.由硬件清零B.由软件清零C.A和B都可以D.随机状态.标准答案:A12. 下列指令判断若定时器T0计满数就转LP的是( )。
(2分)A.JB T0,LPB.JNB TF0,LPC.JNB TR0,LPD.JB TF0,LP.标准答案:D13. 在MCS51单片机中()。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
数字电路试题
一、单项选择题
1、以下代码中为无权码的为 ( ) A . 8421BCD 码 B . 5421BCD 码 C . 余三码 D .2421BCD 码
2、图示逻辑电路的逻辑式为 ( )
A .F=C
B A ++ B .F=
C B A ++ C .F=C B A
D .F=ABC
3、下列关于异或运算的式子中,不正确的是 ( ) A .0A A =⊕ B . 1A A =⊕ C .A 0A =⊕ D .A 1A =⊕
4、一个n 变量的逻辑函数应该有 个最小项 ( ) A .n B .n 2 C .n 2 D .2
n
5、若编码器中有50个编码对象,则要求输出二进制代码位数为 位。
( ) A .5 B .6 C .10 D .50
6、在下列逻辑电路中,不是组合逻辑电路的是 。
( ) A .译码器 B .编码器 C .全加器 D .寄存器
7、欲使JK 触发器按01
=+n Q
工作,可使JK 触发器的输入端 。
( )
A .1==K J
B .Q J =,Q K =
C .Q J =,Q K =
D .0=J ,1=K 8、同步时序电路和异步时序电路比较,其差异在于两者 。
( ) A .没有触发器 B .是否有统一的时钟脉冲控制 C .没有稳定状态 D .输出只与内部状态有关
9、8位移位寄存器,串行输入时经 个脉冲后,8位数码全部移入寄存器中。
( ) A .1 B .2 C .4 D .8
10、555定时器D R 端不用时,应当 。
( ) A .接高电平 B .接低电平
C .通过F μ01.0的电容接地
D .通过小于Ω500的电阻接地
二、填空题
1、当传送十进制数5时,在8421奇校验码的校验位上值应为 。
2、(35.625)10=( )2=( )8=( )16
3、用反演律求函数D A D C ABC F ++=的反函数(不用化简)=F 。
4、消除竟争冒险的方法有 、 、 等。
5、触发器有 个稳态,存储8位二进制信息要 个触发器。
1
&
A B C
F
11
三、判断题
1、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。
( )
2、格雷码具有任何相邻码只有一位码元不同的特性。
( )
3、因为逻辑表达式A+B+AB=A+B 成立,所以AB=0成立。
( )
4、卡诺图中几何位置相邻的小方格,在逻辑上也相邻。
( )
5、RS 触发器的约束条件0=⋅S R 表示不允许出现1==S R 的输入。
( )
6、对边沿JK 触发器,在CP 为高电平期间,当1==K J 时,状态会翻转一次。
( )
7、优先编码器的编码信号是相互排斥的,不允许多个编码信号同时有效。
( )
8、共阴接法发光二极管数码显示器需选用有效输出为高电平的七段显示译码器来驱动。
( )
9、计数器的模是指构成计数器的触发器的个数。
( ) 10、单稳态触发器的暂稳态时间与输入触发脉冲宽度成正比。
( )
四、化简题
1、用公式法化简逻辑函数)(C A C A B C B AC F +++=为最简与或表达式。
2、用卡诺图法化简逻辑函数∑∑
+=d m
D C B A F )14,8,7,3()15,12,11,10,6,5,2,1(),,,(为最简与或
表达式。
五、分析设计题
1、试用74LS138译码器(如图所示)和少量门电路实现下列多输出函数:
B
A B A F C B A F C B A AB F +=++=+=321 输入变量A ,B ,C 分别接74LS138译码器的输入端A 2,A 1,A 0。
Y 0Y 2Y 3Y 4Y 5Y 6Y 7
A 1A 2
A 074L S 138
ST A ST B ST C
Y 1
2、分析下图所示电路,按要求作答。
1
(1)判断该时序电路是同步还是异步电路; (2)写出激励函数; (3)求出状态方程; (4)画出状态转换图;
(5)假设起始状态0012 Q Q ,分析并画出输出波形图。
3、用74LS192构成24进制(01~24)计数器,要求用加法计数。
74LS192的逻辑符号及功能表已给出。
数字电路试题答案
一、单项选择题
1、C
2、C
3、B
4、B
5、B
6、D
7、D
8、B
9、D 10、A
二、填空题
1、1
2、100011.101,43.5,23.A
3、)D A ()D C ()C B A (+•+•++
4、增加选通电路,增加多余项,增加滤波电容
5、2,8
三、判断题
1、√
2、√
3、×
4、√
5、√
6、×
7、×
8、√
9、× 10、×
四、化简题
1、)(C A C A B C B AC F +++= 解:
C
B A
C C B AC C B A C A AC B C B AC C A C A B C B AC C A C A B C B AC C A C A B C B AC F +=++=++⋅+=++⋅+=+⋅+=+++=)()()()()()()(
2、用卡诺图法化简逻辑函数∑∑
+=d m
D C B A F )14,8,7,3()15,12,11,10,6,5,2,1(),,,(为最简与或
表达式。
解:
D A D
A
C D A D A F ++=
五、分析设计题
1、试用74LS138译码器(如图所示)和少量门电路实现下列多输出函数:
B
A B A F C B A F C B A AB F +=++=+=321 输入变量A ,B ,C 分别接74LS138译码器的输入端A 2,A 1,A 0。
解:7607607601Y Y Y m m m m m m C B A AB F ==++=+=
7
65432076543207
6543202Y Y Y Y Y Y Y m m m m m m m m m m m m m m C B A F ==++++++=++=
5432543254323Y Y Y Y m m m m m m m m B A B A F ==+++=+=
2、分析下图所示电路,按要求作答。
1
(1)判断该时序电路是同步还是异步电路; (2)写出激励函数; (3)求出状态方程; (4)画出状态转换图;
(5)假设起始状态0012=Q Q ,分析并画出输出波形图。
解:
(1)该电路是同步时序逻辑电路。
(2)n
Q J 21=,11=K ;n
Q J 12=,12=K (3)n n n Q Q Q 1211=+;n n n Q Q Q 2
112=+ (4)状态表如下:
状态图:
(5)波形图
CP 1
Q 2Q
3、用74LS192构成24进制(01~24)计数器,要求用加法计数。
74LS192的逻辑符号及功能表已给出。
74LS192功能表
74LS192符号
解:
CP
1
LD
A B
C
D
C r
74LS192
Q D Q C
Q B
Q A
CP -CP +O C O B
CP +CP -
LD C r Q D Q C Q B Q A
⨯⨯⨯
⨯
⨯
11
1111
1
1
00000
↑↑0000D
C
B
A
加法计数减法计数保持。