十六选一数据选择器资料
东北大学《计算机数字逻辑基础》在线平时作业1-00001

B:正确
参考选项:A
单稳态触发器的暂稳态时间与输入触发脉冲宽度成正比。
A:错误
B:正确
参考选项:A
单稳态触发器特点之一是:有一个稳定状态和一个暂稳状态;
A:错误
B:正确
参考选项:B
3、、在时间上离散的物理量,称为数字量。
A:错误
B:正确
参考选项:A
24、若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等。
参考选项:A
用户对ROM编程后觉得不满意,还要改写,应选用:
A:固定ROM
B:E2PROM
C:PPROM
D:PRAM
参考选项:B
7、二进制数11100101110的等值十六进制数为
A:8EB
B:6B5
C:7B7
D:72E
参考选项:D
把一个五进制计数器与一个四进制计数器串联可得到。A.4进制计数器B.5进制计数器C.9进制计数器D.20进制计数器
A:A
B:B
C:C
D:D
参考选项:C
9、边沿触发器触发方式是:
A:下降沿触发
B:上升沿触发
C:电平触发
D:可以上升沿触发也可下降沿触发
参考选项:D
6.八路数据分配器,其地址输入端有。
A:1
B:8
C:3
D:4
参考选项:C
一个8选一数据选择器的数据输入端有个。A.1 B. 2 C. 8 D.16
A:1
B:2
A:错误
B:正确
参考选项:B
D/A转换器的最大输出电压的绝对值可达到基准电压VREF。
A:错误
B:正确
参考选项:A
一个N位逐次逼近型A/D转换器完成一次转换要进行N次比较,需要N+2个时钟脉冲。
课程设计报告:16选1选择器---数字逻辑课程设计

课程设计报告课程名称数字逻辑课程设计课题任务一 16选1选择器设计课题任务二 JK触发器的设计专业网络工程班级 1102 学号 21 姓名张宏磊指导教师刘洞波陈华光陈多2012年 12月 27日课程设计任务书课程名称数字逻辑课程设计课题任务一 16选1选择器设计课题任务二 JK触发器的设计专业班级网络工程学生姓名 1102 学号 21 指导老师刘洞波邓作杰陈多审批任务书下达日期: 2012年 12月 27日任务完成日期:2013年 01月 11日目录一、16选1选择器的功能...................................1.函数真值表.............................................2.函数电路图.............................................3.函数表达式.............................................二、详细设计..............................................1.创建项目................................................ 2.VHDL文本设计语言输入...................................3.编译功能界面............................................4.编译成功................................................5. 打开波形编辑器窗口.......................................6.对应结点查找..............................................7.综合编译形成网表..........................................三、程序功能调试............................................1.进入波形仿真功能.........................................2.给定输入信号.............................................3.进行时序仿真.............................................4.生成波形图...............................................四、心得体会...............................................------------------------------------------------------------------一、JK触发器的主要功能....................................1.特性方程................................................ 2.真植表.................................................. 3.函数逻辑电路图..........................................二、详细设计................................................. 1.创建项目..........................................2.输入文本语言程序进行编译................................. 3.编译成功,选择波形编辑器功能............................. 4.进行仿真设置............................................. 5.查找对应结点............................................ 6.形成综合后网表...........................................三、程序功能调试............................................ 1.给定输入................................................. 2.进入波形仿真............................................. 3.形成仿真波形.............................................四、心得体会................................................五、附录................................................... 1.16选1选择器设计源代码.................................. 2.JK触发器设计源代码...................................... 3.参考书目................................................ 4.课程设计评分表..........................................一、16选1选择器的主要功能数据选择器是常用的组合逻辑部件之一。
实验十六__译码器及数据选择器

实验十六__译码器及数据选择器
译码器是一种数字电子器件,它将输入的数字信号转换为一组相关的输出信号,通常用于从数字信号控制各种设备。
译码器通常用于数字系统中,例如计算机、通信设备和数字电路中。
译码器的主要功能是将二进制代码转换为具有特定功能的输出信号。
译码器的功能通常与编码器相反,编码器将输入的信息转换为二进制代码。
译码器的输入信号通常为二进制代码,输出信号为与输入信号相对应的控制信号或数据信号。
数据选择器是另一种与译码器紧密相关的数字电路。
它具有多个输入和一个输出,它根据控制信号从输入中选择一个输出。
数据选择器在数字电路中的应用非常广泛,例如在多路复用器和时序电路中,常常使用数据选择器。
在数字电路中,常常需要将输入信号转换为特定的控制信号或数据信号,以控制整个系统的运作。
这时,译码器及数据选择器就发挥了重要的作用。
例如,在计算机的微处理器中,译码器将指令代码转换为控制信号,用于控制CPU的内部工作。
数据选择器则用于选择CPU中的寄存器或缓存,用于操作数据通路。
另外,在通信设备中,译码器用于将数字信号转换为模拟信号,用于音频和视频的传输和接收。
数据选择器用于多路复用器和解码器中,用于选择传输路径和解码所需的数据。
译码器及数据选择器的实现方法有很多种,常见的有硬件实现和软件实现。
硬件实现是指使用数字逻辑门和触发器等硬件器件来实现译码器和数据选择器电路。
软件实现是指使用高级编程语言编写的程序来实现译码器和数据选择器的功能。
总之,译码器及数据选择器是数字电路中非常重要的电子器件,它们在数字电路、计算机、通信设备和各种数字系统中发挥着重要作用。
16数据选择器.

19.03.2019
2
3.4
数据选择器
在多路数据传送过程中,能够根据需要 将其中任意一路挑选出来的电路,叫做数据 选择器,也称为多路选择器,其作用相当于多 路开关。
常见的数据选择器有四选一、八选一、
十六选一电路。
19.03.2019
3
3.4.1
数据选择器的工作原理
以四选一数据选择器为例。 (1) 四选一数据选择器的逻辑电路图 Y ( A , A ) S ( m D m D m D m D ) 1 0 0 0 1 1 2 2 3 3 输出端
地址 输入端
数据 输入端
19.03.2019
控制 输入端
四选一数据选择器电路
4
图3-18
Y ( A , A ) S ( m D m D m D m D ) 1 0 0 0 1 1 2 2 3 3
(2)四选一数据选择器的功能表 输入 S A1 A0 0 1 1 1 1
19.03.2019
19.03.2019
8
输出需适当处理(该例接或门)
仿真
19.03.2019
扩展位 接 A3 =1时,片Ⅰ禁止,片Ⅱ工作 图3-20 用74LS151 构成十六选一数据选择器 控制端 A3 =0时,片Ⅰ工作,片Ⅱ禁止
9
2. 实现组合逻辑函数 组合逻辑函数 8选 1
F ( A , B , C ) m ( i 0 ~ 7 ) i
Y (A ,A ,A ) m 2 1 0 iD i
i 0
7
4选 1
Y(A ,A m 1 0) iD i
i 0
3
比较可知,表达式中都有最小项mi,利用数 据选择器可以实现各种组合逻辑函数。
数字电子技术-数据选择器

数 D1 据 输 入 Dn 2-1
D0
Y
数 据 输 出
图4.3.1
„
n位地址选择信号 数据选择器示意图
G D0 D1 D2 D3 A0 A1
1 & ≥1 Y
1 1
1 1
(1)由逻辑图写出数据选择器逻辑表达式
例:四选一数据选择器
根据功能表,可写出输出逻辑表达式:
Y ( A1 A0 D0 A1 A0 D1 A1 A0 D2 A1 A0 D3 ) G
简易符号
八中选一数据选择器CT74LS151
八选一需 三位地址码
二、集成数据选择器
集成数据选择器74151(8选1数据选择器)
G D0 D1 D2 D3 D4 D5 D6 D7 1 1 1 1 1
1 2 3 4 5 6 7 8
1 & ≥1
Y 1 Y Vcc D4 D5 D6 D7 D0
数 D 据 1 输 入 Dn 2-1
数 Y 据 输 出
图4.3.1 数据选择器示意图
„
n位地址选择信号
一、数据选择器 (一)分类:二选一、四选一、八选一、十六选一 双四选一数据选择器CT74LS153 公用控 制输入 使能端 数据 输入 输出端
双四选一数据选择器CT74LS153
Ci Ai Bi Ci 1 Ai Bi Ci 1 Ai Bi Ci 1 Ai Bi Ci 1
Ai Bi ( Ai Bi )C i-1
S i Ai Bi Ci 1
Ci Ai Bi ( Ai Bi )C i-1
根据逻辑表达式画出全加器的逻辑电路图:
1.七段数字显示器原理
g f
COM
a b
数据选择器(MUX)

数据选择器(MUX)4.4.3 数据选择器(MUX)数据选择器原理集成数据选择器数据选择器扩展数据选择器应用(MUX-Multiplexer)11. 数据选择器原理数据选择器功能: 将多路输入数据中由n位通道选择信号确定的其中一路数据传送到输出端。
又称为“多路选择器”或“多路(数字)开关”。
数据输入D0 D1 DN-1n位通道选择信号(N=2n)同相或 Y 反相输出数据选择器功能示意图2…数据选择器原理例: 一种4-1MUX的功能表逻辑符号: S1 S0 0 0 1 1 0 1 0 1 F D0 D1 D2 D3S1 S0 F 4-1MUX D0 D1 D2 D3输出表达式: F = S 1 S 0 D 0 + S 1 S 0 D1 + S 1 S 0 D 2 + S 1 S 0 D 3= m0 D0 + m1 D1 + m2 D2 + m3 D3= ∑ mi Dii =03(其中mi是由通道选择信号S1,S0构成的最小项)3MUX的输出信号一般表达式2n -1 MUX的输出信号一般表达式:F = m 0 D 0 + m1 D1 + ? ? ? + m 2 n ? 1 D 2 n ? 1 =2 n ?1 i=0∑m Dii(其中mi 是n 位通道选择信号构成的最小项)42. 集成数据选择器例:8-1 MUX 74151S2X功能表使能 E 1 0 0 0 0 0 0 0 0 输出 Y 0 D0 D1 D2 D3 D4 D5 D6 D7 Y 1 D0 D1 D2 D3 D4 D5 D6 D7通道选择 S1 S0X X输出表达式为:Y = E (∑ mi Di )i =07(mi 是S2,S1,S0构成的最小项)0 0 0 0 1 1 1 10 0 1 1 0 0 1 10 1 0 1 0 1 0 1574151逻辑符号与引脚排列D0 D1 D2 D3 D4 D5 D6 D7 E S2 S1 S0Y8YD3 D2 D1 D0 Y Y G GND11674HC151Vcc D4 D5 D6 D7 S0 S1 S274LS151 74HC1516具有三态输出的集成数据选择器例:8-1 MUX 74251 功能表S2X通道选择 S1 S0X X0 0 0 0 1 1 1 10 0 1 1 0 0 1 10 1 0 1 0 1 0 1使能 E 1 0 0 0 0 0 0 0 0输出 Y Z D0 D1 D2 D3 D4 D5 D6 D7 Y Z D0 D1 D2 D3 D4 D5 D6 D7(Z:高阻态)73. 数据选择器扩展例:用2片74151扩展成16-1MUXY ≥1 Y &- 通道扩展YY 74151(2)YG A 2 A1 S00 E S2 S 1 AD7 D6 D 5 D4 D 3 D2 D1 D0 1E A2 A 0 G S2 S11SA 0D7 D 6 D5 D4 D3 D2 D 1 D0D15 D14 D13 D12 D11 D10 D 9D8S A A A A33 S2 2 S11 S00D7 D6 D 5 D4 D3 D2 D1 D08数据选择器扩展 - 位扩展例:两位数的8-1 数据选择电路 S2 S1 S0 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 Y1 Y0 I10 I00 I11 I01 I12 I02 I13 I03 I14 I04 I15 I05 I16 I06 I17 I07 I17 I10 I11D0 D1I00 I01D0 D18-1 MUXY0I07D7 S ~S E 2 08-1 MUXY1D7 S ~S E 2 03S2~ S0 E94. 数据选择器应用-多通道数据传输例:I 0 8-1 I 1 MUX I2 I3 Y I4 I5 I6 I 7 S2 S1 S0S2 S1 S0公共数据线Y0 Y1 Y2 Y3 D Y4 Y5 Y6 A2 A1A0 Y71-8 DEMUXA2 A1 A0利用数据选择器与数据分配器实现多路数据的分时传输10数据选择器应用-实现逻辑函数任何逻辑函数都可表示成最小项之和形式:F =∑ m (此 m 是由F的输入变量构成的最小项)i iiMUX的输出表达式: Y =∑2 n ?1i =0mi Di(此mi是由通道选择信号构成的最小项)一般,当用具有n个通道选择端的MUX实现n变量的逻辑函数时,只需将逻辑函数的输入变量与MUX的通道选择端一一对应,并令逻辑函数中mi所对应MUX输出表达式中的Di=1,其余项对应的Di=0,即可实现。
16选1多多路数据选择器设计

EDA实验报告课程名称EDA 实验项目16选1多多路数据选择器设计物电学院班姓名同组实验者指导老师1.实验目的1.掌握组合逻辑电路的设计方法;2.熟悉并行信号赋值语句;2. 实验条件1.输入:拨码开关;2.输去:发光二极管;芯片:epm7128slc84-15;3. 实验内容1.设计并实现16选1数据选择;4.实验原理EN=1时,关闭导通。
EN=0时,工作正常。
2.VHDL程序LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;ENTITY AAA ISPORT(SEL:IN STD_LOGIC_VECTOR(3 DOWNTO 0); DATA:IN STD_LOGIC_VECTOR(15 DOWNTO 0); EN:IN STD_LOGIC;OUTPUT:OUT STD_LOGIC);END ENTITY AAA;ARCHITECTURE MIH OF AAA ISSIGNAL OUTTEN:STD_LOGIC;BEGINOUTTEN<=DATA(0) WHEN SEL="0000" ELSEDATA(1) WHEN SEL="0001" ELSEDATA(2) WHEN SEL="0010" ELSEDATA(3) WHEN SEL="0011" ELSEDATA(4) WHEN SEL="0100" ELSEDATA(5) WHEN SEL="0101" ELSEDATA(6) WHEN SEL="0110" ELSEDATA(7) WHEN SEL="0111" ELSEDATA(8) WHEN SEL="1000" ELSEDATA(9) WHEN SEL="1001" ELSEDATA(10) WHEN SEL="1010" ELSEDATA(11) WHEN SEL="1011" ELSEDATA(12) WHEN SEL="1100" ELSEDATA(13) WHEN SEL="1101" ELSEDATA(14) WHEN SEL="1110" ELSEDATA(15) WHEN SEL="1111" ELSE'0';WITH EN SELECTOUTPUT<=OUTTEN WHEN '0','Z' WHEN OTHERS;END ARCHITECTURE MIH;5 .实验结果1.锁定管脚2.仿真结果。
数据选择器

01
11
10
0
1
1 D0 D1 D3 D2
1
111
D0=0 D1=A0 D3=1 D2=A0
图 6 卡诺图确定Di端
D1 D0
“ 1”
“ 1”
A0
AA21
A1DA32D7D2D6DD1 5 DD04 D3 D2 D1 D
AA10
A0A1
A0
A0
F
(b)
F
图 7 四选一 实现的三变量多数(a表)决器
4.4.3数据选择器
数据选择器是指经过选择,把多个通道上的数据传 送到唯一的公共通道上去。
数据选择器又称多路选择器(Multiplexer, 简称MUX),其 框图如图1(a)所示。它有n位地址输入、2n位数据输入、1位输 出。每次在地址输入的控制下,从多路输入数据中选择一路输 出,其功能类似于一个单刀多掷开关,见图1(b)。
为使F′=F则令 D0 0 D1 D2 A0 D3 1
(2)
由真值表得卡诺图如图 6 所示,选定A2A1为地址变量。 在控制
范围内求得Di数:D0=0,D1=A0, D2=A0, D3=1。结果与表达式对照
法所得结果相同。
AA02A1 00
01
11
10
0 D0 D1 D3 D2
AA02A1 00
(3) 卡诺图对照法。此法比较直观且简便,其方法是:首 先选定地址变量;然后在卡诺图上确定地址变量控制范围, 即输入数据区;最后由数据区确定每一数据输入端的连接。
“ 1”
A2
A2D7 D6 D5 D4 D3 D2 D1 D0
A1
A1
A1
A0
A0
A0
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
十六选一数据选择器
《组合逻辑电路的分
析与设计》
十六选一数据选择器
院系:电子与信息工程学
院
十六选一选择器
一、实验目的
1、熟悉中规模集成数据选择器的逻辑功能及测试方法。
2、学习用集成数据选择器进行逻辑设计。
二、实验仪器及材料
1、数字电路实验箱。
2、数字万用表。
3、数据选择器74LS151两片。
4、导线。
三、实验原理
1、8选1数据选择器74LS151的简介
74LS151为互补输出的8选1数据选择器,引脚排列如图所示,功能见表。
选择控制端(地址端)为C~A,按二进制译码,从8个输入数据D0~D7中,选择一个需要的数据送到输出端Y,S为使能端,低电平有效。
(1)使能端S=1时,不论C~A状态如何,均无输出(Y=0,S=1),多路开关被禁止。
(2)使能端S=0时,多路开关正常工作,根据地址码C、B、A的状态选择D0~D7中某一个通道的数据输送到输出端Y。
如:CBA=000,则选择D0数据到输出端,即Y=D0。
如:CBA=001,则选择D1数据到输出端,即Y=D1,其余类推。
2、
74LS151的引脚图如下图(一)所示:
图(一)3、74LS151的功能表如下表(一)所示:74LS151功能表:
表(一)
4、数据选择器
数据选择器(multiplexer)又称为多路开关,是一种重要的组合逻辑部件,它可以实现从多路数据传输中选择任何一路信号输出,选择的控制由专列的端口编码决定,称为地址码,数据选择器可以完成很多的逻辑功能,例如函数发生器、并串转换器、波形产生器等。
5、四选一数据选择器电路如下图图(一)
图(一)
6、三个地址输入端A2、A1、A0,
八个数据输入端D0~D7,
如下图图(二)
图(二)7、实验时连接图如下图图(三):
图(三)
五、实验内容
1、部分实验图片如下图图(四)和图(五)所示
图(四)
图(五)
六、实验结论
输入输出S A B C Y
0 0 0 0 D0 1
0 0 0 1 D1 1
0 0 1 0 D2 0
0 1 1 1 D3 0
0 1 0 0 D4 1
0 1 0 1 D5 1
0 1 1 0 D6 0
0 1 1 1 D7 0
1 0 0 0 D0 1
1 0 0 1 D1 1
1 0 1 0 D
2 0
1 1 1 1 D3 0
1 1 0 0 D4 0
1 1 0 1 D5 1
1 1 1 0 D6 0
1 1 1 1 D7 0
七、实验心得
通过本次实验,使我更加清楚74LS151的使用特点和方法,以及电路连接和诸多电路的实际操作。
让我对数据选择器有了更近一步的认识,对其功能和应用有了更深的理解。
在做实验前,一定要将课本上的知识吃透,因为这是做实验的基础,否则,在老师讲解时就会听不懂,这将使你在做实验时的难度加大,浪费做实验的宝贵时间。
在这次实验中,我学到很多东西,加强了我的动手能力,并且培养了我的独立思考能力。