实验五 D触发器 功能测试及其应用

合集下载

触发器实验报告

触发器实验报告

触发器实验报告引言:触发器是数字电路中常见的基本组件之一,它能够存储和转换电信号,广泛应用于各种电子设备和系统中。

本实验旨在通过实际操作,深入理解触发器的工作原理和应用。

实验原理:触发器是一种双稳态电路,能够固定保存输入信号的状态。

常见的触发器包括RS触发器、D触发器、JK触发器等。

本实验将以D触发器为例进行演示。

实验步骤:1. 准备实验器材:D触发器芯片、电源、示波器以及适配器等。

2. 连接电路:将D触发器芯片插入适配器,并按照实验电路图连接相关引脚。

3. 提供输入信号:通过开关或信号源向D触发器提供输入信号。

4. 观察输出信号:使用示波器监测D触发器的输出信号,并记录相关数据。

5. 测量实验数据:改变输入信号的频率和幅值,测量触发器的输出变化,并记录数据。

6. 分析实验结果:根据观察到的数据,分析D触发器的工作原理和特性。

实验结果与分析:通过实验观察和实际数据记录,我们可以得出以下结论:1. D触发器具有边沿触发和电平触发两种模式。

在边沿触发模式下,触发器仅在输入信号上升沿(或下降沿)时才进行状态转换;而在电平触发模式下,输入信号处于高电平(或低电平)时触发器状态保持不变。

2. D触发器的输出状态受到输入信号和时钟信号的控制。

输入信号为逻辑高电平时,若时钟信号为上升沿触发,则输出信号将与上一时钟周期的输入信号一致;若时钟信号为下降沿触发,则输出信号将与上一时钟周期的输入信号相反。

3. 改变输入信号的频率和幅值,我们发现触发器的输出信号频率和幅值也发生了相应的变化。

当输入信号频率较低时,触发器能够稳定存储和输出输入信号;而当输入信号频率较高时,触发器可能无法及时反应输入信号的状态变化,导致输出信号不准确。

实验应用:触发器作为数字电路中的重要组件,在现代电子技术中有着广泛的应用:1. 存储器芯片中广泛使用的触发器技术,使得计算机能够对数据进行有效地存储和读取。

2. 触发器在时序电路中的应用,能够实现时钟同步、状态变化检测等功能。

数字电路实验报告 实验5

数字电路实验报告 实验5

实验五移存器功能测试及应用一、实验目的1、熟悉移位寄存器(移存器)的电路结构和工作原理。

2、掌握D触发器74HC(LS)74及集成移位寄存器74HC(LS)194的逻辑功能和使用方法。

二、实验设备和器件1、数字逻辑电路实验板1块2、74HC(LS)74(双D触发器)2片3、74HC(LS)194(4位双向通用移位寄存器)2片三、实验原理移位寄存器是具有移位功能的寄存器,其中所存的代码能够在移位脉冲的作用下依次左移或右移。

既能左移又能右移的称为双向移位寄存器,只需要改变左、右移的控制信号便可实现双向移位要求。

移位寄存器存取信息的方式分为:串入串出、串入并出、并入串出、并入并出四种形式。

实验用器件管脚介绍:1、74HC(LS)74(双D触发器)管脚如下图所示。

2、74HC(LS)194(4位双向通用移位寄存器)管脚如下图所示。

四、实验内容与步骤1、利用两块74HC(LS)74(四个D触发器)构成一个单向的移位寄存器(基本命题)参照用两块74HC(LS)74(四个D触发器)构成一个单向移位寄存器的实验电路图连接电路,Q输出依次接LED指示灯,加电后在移位输入端加入不同信号观察LED指示灯变化。

1.1电路图1.2实验结果LED灯依次变亮,每次间隔一个CP。

2、测试74HC(LS)194的功能(基本命题)例如,Q输出依次接LED指示灯,改变S1、S0的值配合其它输入观察LED的变化。

2.1电路图2.2实验结果:置数:LED显示状态与置数端相同。

左移:LED从下往上(QD到QA)依次变亮,每次间隔一个CP右移:LED从上往下(QA到QD)依次变亮,每次间隔一个CP3、用两片74HC(LS)194做出模16的扭环计数器(扩展命题)将两片的Q输出依次都接到LED指示灯上,加电并加CP观察LED的变化。

现象一般为八盏灯先依次变暗再依次变亮如此循环。

3.1电路图3.2计数器拓展当进行M=2n 偶数计数时,可采用扭环型,D1=Q n ̅̅̅̅,将Q n 和高电平与非后反馈至第一片的输入端。

实验五集成触发器

实验五集成触发器

Qn=1 说明
且每次测试时都要将
0→1
触发器异步清零或置1。
0 0 1→0
按照右表测试并记录结果。
(c)将J、K触发器
0
接成 T’触发器。
CP接1kHz连续脉冲;
1
通过示波器双踪观察
CP和Q的波形,
1
画图并分析结果。
0→1
1 1→0
0 0→1
1→0
1
0→1
1→0
实验五 触发器
4. 实验内容及要求
(2)测试双D触发器74LS74的逻辑功能。
Q
Q
1J C1 1K J CP K SD
74LSll2双JK触发器引脚排列及逻辑符号
实验五 触发器
实验五 触发器
(3)D触发器
可用作数字信号的寄存、移位寄存、分频和波形发生等。
Q n+1 = D
14 13 12 11 10 9 8
Vcc 2RD 2D CP SD 2Q 2Q
74LS74
Q
Q
C1 1D
(5)单脉冲发生器实验 (选做) 用74LS74双D型触发器,设计一个单发脉冲发生器的实验线路。要
求将频率为1Hz的信号脉冲和手控触发脉冲分别作为两个触发器的CP 脉冲输入。只要手控脉冲送出一个脉冲,该脉冲与手控触发脉冲的时 间长短无关。
实验五 触发器
试问:能实现单发脉冲输出的原理是什么?画出电路的输出时序波形图. 下图是用双JK触发器组成的单发脉冲发生器,以供设计时参考。
实验五 触发器
3. 实验原理 (1)基本RS触发器
Q & R
Q &
S
实验五 触发器
(2)JK触发器
常用作缓冲存储器、移位寄存器和计数器。 Qn+1 = JQn + KQn

触发器实验报告

触发器实验报告

触发器实验报告一、实验目的本次实验的主要目的是深入了解和掌握触发器的工作原理、功能特点以及其在数字电路中的应用。

通过实际操作和观察,提高对触发器逻辑功能的理解和运用能力,为进一步学习数字电路的相关知识打下坚实的基础。

二、实验设备与器材1、数字电路实验箱2、双踪示波器3、集成电路芯片:74LS74(D 触发器)、74LS112(JK 触发器)4、若干导线三、实验原理(一)D 触发器D 触发器是一种在时钟脉冲上升沿或下降沿触发的触发器,其逻辑功能为:当 D 端输入为 1 时,在时钟脉冲的作用下,输出 Q 变为 1;当 D 端输入为 0 时,在时钟脉冲的作用下,输出 Q 变为 0。

其逻辑表达式为:Q(n+1) = D。

(二)JK 触发器JK 触发器也是一种在时钟脉冲上升沿或下降沿触发的触发器,具有置 0、置 1、保持和翻转四种功能。

当 J=1、K=0 时,在时钟脉冲作用下,输出 Q 置 1;当 J=0、K=1 时,在时钟脉冲作用下,输出 Q 置 0;当 J=K=0 时,输出保持不变;当 J=K=1 时,输出翻转。

其逻辑表达式为:Q(n+1) = JQ' + K'Q。

四、实验内容与步骤(一)D 触发器实验1、按照实验电路图,在数字电路实验箱上正确连接 74LS74 芯片和其他相关元件。

2、将 D 端分别接高电平(1)和低电平(0),用示波器观察时钟脉冲和输出 Q 的波形,记录实验结果。

3、改变时钟脉冲的频率,观察输出 Q 的变化,分析时钟频率对触发器工作的影响。

(二)JK 触发器实验1、依照实验电路图,在实验箱上连接 74LS112 芯片及相关元件。

2、分别设置 J、K 的不同输入组合,如 J=0、K=0;J=1、K=0;J=0、K=1;J=1、K=1,用示波器观察时钟脉冲和输出 Q 的波形,并做好记录。

3、调整时钟脉冲的占空比,观察输出 Q 的变化,探讨占空比对触发器工作的影响。

五、实验数据与结果分析(一)D 触发器1、当 D 端接高电平时,在时钟脉冲上升沿,输出 Q 变为高电平;当 D 端接低电平时,在时钟脉冲上升沿,输出 Q 变为低电平。

数字电子技术实验五触发器及其应用(学生实验报告)

数字电子技术实验五触发器及其应用(学生实验报告)

数字电⼦技术实验五触发器及其应⽤(学⽣实验报告)实验三触发器及其应⽤1.实验⽬的(1) 掌握基本RS、JK、D和T触发器的逻辑功能(2) 掌握集成触发器的逻辑功能及使⽤⽅法(3) 熟悉触发器之间相互转换的⽅法2.实验设备与器件(1) +5V直流电源(2) 双踪⽰波器(3) 连续脉冲源(4) 单次脉冲源(5) 逻辑电平开关(6) 逻辑电平显⽰器(7) 74LS112(或CC4027);74LS00(或CC4011);74LS74(或CC4013)3.实验原理触发器具有 2 个稳定状态,⽤以表⽰逻辑状态“1”和“0”,在⼀定的外界信号作⽤下,可以从⼀个稳定状态翻转到另⼀个稳定状态,它是⼀个具有记忆功能的⼆进制信息存贮器件,是构成各种时序电路的最基本逻辑单元。

(1) 基本RS触发器图4-5-1为由两个与⾮门交叉耦合构成的基本RS触发器,它是⽆时钟控制低电平直接触发的触发器。

基本RS触发器具有置0 、置1 和保持三种功能。

通常称S为置“1”端,因为S=0(R=1)时触发器被置“1”;R为置“0”端,因为R=0(S=1)时触发器被置“0”,当S=R=1时状态保持;S=R=0时,触发器状态不定,应避免此种情况发⽣,表4-5-1为基本RS触发器的功能表。

基本RS触发器。

也可以⽤两个“或⾮门”组成,此时为⾼电平电平触发有效。

图4-5-1 基本RS触发器(2) JK触发器在输⼊信号为双端的情况下,JK触发器是功能完善、使⽤灵活和通⽤性较强的⼀种触发器。

本实验采⽤74LS112双JK触发器,是下降边沿触发的边沿触发器。

引脚功能及逻辑符号如图4-5-2所⽰。

JK触发器的状态⽅程为Q n+1=J Q n+K Q nJ和K是数据输⼊端,是触发器状态更新的依据,若J、K有两个或两个以上输⼊端时,组成“与”的关系。

Q与Q为两个互补输出端。

通常把 Q=0、Q=1的状态定为触发器0 状态;⽽把Q=1,Q=0定为 1 状态。

图4-5-2 74LS112双JK触发器引脚排列及逻辑符号下降沿触发JK触发器的功能如表4-5-2注:×— 任意态↓— ⾼到低电平跳变↑— 低到⾼电平跳变Q n (Q n )— 现态 Q n+1(Q n+1)— 次态φ— 不定态JK 触发器常被⽤作缓冲存储器,移位寄存器和计数器。

触发器实验报告

触发器实验报告

触发器实验报告一、实验目的本次实验的主要目的是深入了解触发器的工作原理和功能,通过实际操作和观察,掌握触发器在数字电路中的应用,以及如何利用触发器实现特定的逻辑功能。

二、实验原理触发器是一种具有存储功能的基本逻辑单元,能够在时钟信号的控制下,根据输入信号的变化改变其输出状态,并保持该状态直到下一个时钟脉冲的到来。

常见的触发器类型包括 D 触发器、JK 触发器、SR 触发器等。

D 触发器是在时钟脉冲上升沿或下降沿时,将输入数据(D 端)传输到输出端(Q 端)。

JK 触发器则根据输入的 J、K 信号和时钟脉冲来决定输出状态的翻转。

SR 触发器则由置位(S)和复位(R)信号控制输出状态。

三、实验设备与材料1、数字电路实验箱2、 74LS74(D 触发器)芯片、74LS112(JK 触发器)芯片、74LS279(SR 触发器)芯片3、示波器4、逻辑笔5、杜邦线若干四、实验内容与步骤1、 D 触发器实验按照实验箱的引脚说明,将 74LS74 芯片正确插入插座。

连接时钟信号源,将其频率设置为适当的值。

将 D 输入端分别接高电平和低电平,用逻辑笔观察 Q 和 Q'输出端的状态变化,并记录在表格中。

使用示波器观察时钟信号和 Q 输出端的波形,分析其关系。

2、 JK 触发器实验插入 74LS112 芯片,按照引脚连接电路。

设置不同的 J、K 输入组合,观察并记录 Q 输出端的状态变化。

同样使用示波器观察相关波形。

3、 SR 触发器实验安装 74LS279 芯片,连接电路。

改变 S、R 输入端的电平,观察 Q 输出端的状态。

五、实验数据记录与分析1、 D 触发器实验数据| D 输入| Q 输出(上升沿)| Q 输出(下降沿)|||||| 0 | 0 | 0 || 1 | 1 | 1 |从数据可以看出,在时钟上升沿或下降沿时,D 触发器能够准确地将 D 输入端的电平传输到 Q 输出端。

2、 JK 触发器实验数据| J | K | Q 输出(上升沿)| Q 输出(下降沿)||||||| 0 | 0 |保持|保持|| 0 | 1 | 0 | 0 || 1 | 0 | 1 | 1 || 1 | 1 |翻转|翻转|分析可知,JK 触发器的输出状态根据 J、K 输入和时钟脉冲的组合进行相应的变化。

实验五--------触发器及应用教学文案

实验五--------触发器及应用教学文案

实验五--------触发器及应用实验五触发器及应用院系:信息科学与技术学院 专业:电子信息工程姓名:刘晓旭学号:2011117147 一:实验目的1. 掌握RS ,D,JK 触发器的电路结构及其逻辑功能。

2. 学习各种触发器功能的测试及应用方法。

3.掌握触发器的应用。

二:实验器材74LS00四2输入与非门 74LS20二4输入与非门 74LS74双D 正沿触发器 74LS76双JK 触发器蜂鸣器,三极管,电阻若干,示波器,函数信号发生器,稳压电源三:实验内容1. 单次脉冲发生器按照图5.7(a )所示电路接线即构成单次脉冲发生器。

工作时,每按一次按键就从Q 端输出工作脉冲。

波形如图5.7(b )所示。

脉冲宽度T 0取决于开关按下的时间,用双踪示波器同时观察 Q,Q 波形。

图1波形如图(2)图22.测试D 触发器的逻辑功能将D 触发器74LS74的S D ,R D 和D 分别接逻辑开关,CP 接单次脉冲。

Q,Q 接发光二极管,按D 触发器的逻辑功能进行测试,记录测试结果。

按照图示连接电路图3当1D 接高电平时,给电路一个单次脉冲,Q 总是处于高电平; 当1D 接低电平时,给电路一个单次脉冲,Q 总是处于低电平。

满足D 触发器的特性表(1):表13.测试JK 触发器的逻辑功能。

JK 触发器74LS76按图所示的电路连线,用函数发生器输出0~5V 方波信号作图示图4波形如图5:图54,触发器的相互转换 (1) JK 触发器转换成T 触发器,按图(a ),(b)所示连接电路,组成T ,T ’触发器,记录测试结果:图6特性图如表2表2当T=1时,每来一个脉冲信号,,状态就反转一次,而T=0时,cp 信号到达后,它的波形不变波形如图7所示:图7T ’触发器的电路如图8所示:图8波形如图9所示:图9(2) 按照图5.5将D 触发器转换成T 触发器,验证其功能。

电路如图图10波形如图11所示:特性如表2所示。

实验五 触发器

实验五  触发器

实验五触发器
杨澎2014117333 通信工程
1.
2.测试74LS74D及74LS76JK触发器的逻辑功能
<1>.
SD RD CP D Q Q’
0 1 X X 1 0
1 0 X X 0 1
1 1 ↑ 1 1 0
1 1 ↑0 0 1
1 1 ↓X 保持保持0 0 X X 非法非法
<2>.
.
Cp波形:
Q1,Q2的波形:
3.搭建四人抢答器
要工作,必须给CLK一个上升沿电平,(CLK)高电平时才能使它正常工作.它的内部是由四个门电路组成,D1输入为高电平时,Q1输出为高电平,Q'1为低电平,D2,D3,D4,也是一样如此.,抢答开始,当没有人抢答时,Q1,Q2,Q3,Q4都为低电平,Q'1,Q'2,Q'3,Q'4都为高电平;假如最先抢答的人是二号选手,相应的开关B按下,D2就为高电平,Q2也转换为高电平了,使得三极管Q2导通,数码管点亮显示出二号,表示二号最先抢答;同时二极管D2导通,三极管导通使灯亮,也同时使三极管的基极为高电平,导致三极管截止,从而停止工作.而使得74LS75保持现有的状态;这时第二个人按下开关时也不会改变74LS75的输出状态.直至主持人按下开关时,重新抢答开始.。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
实验五
D触发器 触发器
功能测试及其应用
D触发器的功能测试 触发器的功能测试
74LS74型双 触发器芯片引脚图 型双D触发器芯片引脚图 型双
Vcc 2RD
14 13
2D
12
2CP
11
2SD
10
2Q
9
2Q
8
D
RD
Q Q
CP SD D
Q
CP SD
1 2 3
RD Q
6 7
4
5
1RD
1D
1CP
1SD
1Q
1Q
CP
K
J
Q
输入端指示灯 输入端插孔 输入控制开关
J 0 0 0 0 1 1 1 1
用J-K触发器构成二进制计数器 触发器构成二进制计数器
2Q 1Q 输出端指示灯 输出端插孔 +5V 表6-3
74LS112
CP 1 2 3 4
Q2
Q1
CP单脉冲按键 单脉冲按键
J-K触发器演示 触发器演示 讲解结束
GND
D触发器功能测试的引脚连线图
输出端指示灯
强迫置位端功能测试
+5V Q 输出端插孔 表5-1
74LS74A
RD S D
0 0
RD SD 输入端指示灯 输入端插孔 输入控制开关
Q
不用
0 1 0 1
1 1
D触发器功能测试的引脚连线图
输出端指示灯 Q 输出端插孔 +5V 表5-2
D触发器逻辑功能测试 触发器逻辑功能测试
74LS74A
D 0 0 1
Qn 0 1 0 1
Qn+1
RD D
CP SD 输入端指示灯 输入端插孔
1
CP单脉冲按键 单脉冲按键 输入控制开关
用D触发器构成二进制计数器 触发器构成二进制计数器
2Q 1Q 输出端指示灯 输出端插孔 +5V 表5-3
CP 74LS74A 1 2 3 4
Q2
Q1
CP单脉冲按键 单脉冲按键
D触发器演示 触发器演示 讲解结束
用D触发器构成四位移位寄存器 触发器构成四位移位寄存器 请同学们按讲义上图 连线操作 请同学们按讲义上图5-3连线操作
J-K触发器 触发器
功能测试及应用
74LS112型双 –K触发器芯片引脚图 型双J 型双 触发器芯片引脚图
Vcc 1RD
16 15
2RD 2CP 2K
RD S D
0 0
SD Q
Q
不用
0 1 0 1
1
输入端指示灯 输入端插孔 输入控制开关
1
J-K触发器功能测试的引脚连线图 触发器功能测试的引脚连线图
输出端指示灯 输出端插孔 +5V
逻辑功能测试
表6-2 K Qn Qn+1 0 0 0 1 1 0 1 1 0 0 0 1 1 0 1 1
74LS112
14 13 12
2J 2SD
11 10
2Q
9
Q Q RD SD J CP K
K CP RD Q
J SD Q
1
2
3
4

1K
1J
1SD
1Q
1Q
2Q GND
J-K触发器功能测试的引脚连线图 触发器功能测试的引脚连线图
输出端指示灯 输出端插孔 +5V
RD
强迫置位端功能测试
表6-1
74LS112
用J-K触发器构成四位移位寄存器 触发器构成四位移位寄存器 请同学们按讲义上图 连线操作 请同学们按讲义上图6-3连线操作
相关文档
最新文档