基本触发器功能验证实验
触发器功能实验报告

触发器功能实验报告触发器功能实验报告引言:触发器是数字电路中常见的重要元件,它能够在特定的输入条件下产生稳定的输出信号。
本实验旨在通过构建不同类型的触发器电路,探究触发器的基本原理和功能。
实验一:RS触发器RS触发器是最简单的一种触发器,由两个交叉连接的非门组成。
实验中我们使用了两个与非门来构建RS触发器电路,其中一个与非门的输出连接到另一个与非门的输入,反之亦然。
通过设置不同的输入状态,我们可以观察到RS触发器的两种稳定状态:置位和复位。
实验二:D触发器D触发器是一种常用的触发器,它具有单一输入和双输出。
实验中我们使用了两个与非门和一个或非门来构建D触发器电路。
通过输入信号的变化,我们可以观察到D触发器的工作原理:当输入信号为高电平时,输出保持之前的状态,当输入信号为低电平时,输出根据之前的状态进行切换。
实验三:JK触发器JK触发器是一种多功能的触发器,它具有两个输入和两个输出。
实验中我们使用了两个与非门和一个或非门来构建JK触发器电路。
通过设置不同的输入状态,我们可以观察到JK触发器的四种工作模式:置位、复位、切换和禁用。
实验四:T触发器T触发器是一种特殊的JK触发器,它只有一个输入和两个输出。
实验中我们使用了两个与非门和一个或非门来构建T触发器电路。
通过输入信号的变化,我们可以观察到T触发器的工作原理:当输入信号为高电平时,输出状态翻转,当输入信号为低电平时,输出保持不变。
实验五:应用实例在实验的最后,我们通过一个简单的应用实例来展示触发器的实际应用。
我们构建了一个二进制计数器电路,使用了多个D触发器和与非门。
通过输入脉冲信号,我们可以观察到计数器的工作原理:每次接收到脉冲信号,计数器的输出状态按照二进制规律进行变化。
结论:通过本次实验,我们深入了解了不同类型的触发器的功能和工作原理。
触发器在数字电路中具有重要的应用价值,能够实现各种逻辑功能和时序控制。
进一步的研究和实践将有助于我们更好地理解和应用触发器,提高数字电路设计的能力。
实验44验证性实验——触发器功能测试及其应用

JK 触发器的状态方程为 Q n+1=^Q n <KQ nJ 和K 是数据输入端,是触发器状态更 新的依据,若J 、K 有两个或两个以上输入 端时,组成“与”的关系。
74LS112双JK触发器功能如表44-2所示。
其中:X —任意态;J —高电平到低电平跳变;f —低电平到高电平跳变; Q n 「Q n )—现态;Q 1( Q 1)—次态;川一不定态。
JK 触发器常被用作缓冲存储器、移位寄存器和计 数器。
3. D 触发器实验44验证性实验一一触发器功能测试及其应用 一.实验目的 1. 验证基本 RS 、JK 、D 、T 和T ' 器的逻辑功能及使用方法; 2. 能进行触发器之间的相互转换; 3•学习触发器的一些应用。
二•实验原理 电路结构 触发图形符号图44-1基本RS 触发器 触发器具有两个能够自行保持的稳定状态,用以表示逻辑状态I ”和“ 0”,在触发信号的作用下,可以从一个稳态翻转到另一个稳态, 输入信号消失后,能够将获得的新状态记忆下来。
触发器是构成各种时序电路的最基本逻辑单元。
1.基本RS 触发器 图44-1所示是由两个与非门构成的基本 RS 触发器,它是由低电平直接触发的触发器。
基本RS 触发器具有置“ 0”、置“ 1”和“保持” 3种功能。
表44-1为基本RS 触发器的功 能表,使用时需要避开不定态。
也可以用两个或非门组成基本 有效。
触发器Q=0称为“ 0”态,Q=1称为“ 1”态。
RS 触发器,此时高电平触发 2. JK 触发器JK 触发器是功能完善、使用灵活和通用性较强的一种触发 器,其最重要的特性之一就是不存在不定态。
本实验采用 74LS112双JK 触发器,是下降沿触发的边沿触发器。
及逻辑符号如图44-2所示。
输入 输出 "S 一R Q n+1 Q n+1 0 1 1 0 1 0 0 11 1 Q n Q n 0 0 0 0 表44-1基本RS 触发器功能表 引脚功能16 15 -1411 10 1 9 1Vcc 1R D 2R D 2CP 2K74LS112CP 1K 111S D 1Q2J 2S D 2QIQ 2Q GND斗一 -2--4 T J T -6-输入 输 出 S DR DCPJKQ n+1 Q n+1 0 1 X X X 1 0 1 0 X X X 0 1 0 0 XXX0 0 1 10 0 Q n ~Q n 1 110 1 0 1 1 V 01 0 1 11 J •11P n Q n 11XXQ nQ n :(a)引脚排列图图44-2 74LS112双JK 触发器引脚排列及逻辑符号(b)逻辑符号图表44-2 74LS112双JK 触发器功能表输入输出S DR DCPDQ n+1 Q n+1 0 1 X X 1 0 10 X X 010 0 XX1 1 1 1 0 110 i 11JXQ n■Q nC1Q LKCP (a)T 触发器图44-4 JK 触发器转换为T 、T '触发器□输入输出"S D—R DCPT亠n+1Q 0 1 X X 1 1 0 XX11~r 0Q n冷Q nV DD Q 2 Q 2 CP ? R 2 D 2 S 2 ) CD4013 Q i Q CP R i D i S i V SS4T L4J 」 5 R TCP图44-6 JK 触发器 转换为D 触发器屈 R5 场 13 G3屁V DD Q 2 Q CP 2 R 2 K 2 J 2 S 2CD4027Qi I Fl CP 1F1 ]K i ] Ji ]〔Si] \/SS图44-8双上升沿JK 触发器在输入信号为单端的情况下一般使用 D 触发器,其状态方程为 Q n+1=D n 。
基本触发器实验报告

基本触发器实验报告一、实验目的本实验旨在掌握基本触发器的工作原理和使用方法,通过实验验证其稳定性和可靠性。
二、实验原理基本触发器是一种常用的数字电路元件,主要用于存储和传输数字信号。
常见的基本触发器包括RS触发器、D触发器、JK触发器和T触发器。
RS触发器由两个输入端R和S以及两个输出端Q和Q'组成。
当R=0,S=1时,Q=1,Q'=0;当R=1,S=0时,Q=0,Q'=1;当R=S=1时,保持原状态不变;当R=S=0时,禁止状态转换。
D触发器只有一个输入端D和两个输出端Q和Q'。
当D为高电平时,Q为高电平;当D为低电平时,Q为低电平。
JK触发器由三个输入端J、K和CLK以及两个输出端Q和Q'组成。
当CLK上升沿到来时,若J为高电平,则Q取反;若K为高电平,则Q 不变。
当J与K同时为高电平时,则保持原状态不变。
T触发器只有一个输入端T和两个输出端Q和Q'。
当T为高电平时,在CLK上升沿到来时,若Q为低电平,则Q为高电平;若Q为高电平,则Q为低电平。
三、实验器材数字逻辑实验箱、示波器、信号源、多用表等。
四、实验步骤1. 按图连接RS触发器,设置R=0,S=1,观察输出端Q和Q'的变化情况;2. 将R和S接反,设置R=1,S=0,观察输出端Q和Q'的变化情况;3. 将R和S均设为1,观察输出端Q和Q'的变化情况;4. 将R和S均设为0,观察输出端Q和Q'的变化情况;5. 按图连接D触发器,将输入端D接到信号源上,并设置不同的输入信号频率和占空比,观察输出端Q的变化情况;6. 按图连接JK触发器,将J和K接到信号源上,并设置不同的输入信号频率和占空比,观察输出端Q的变化情况;7. 按图连接T触发器,将输入端T接到信号源上,并设置不同的输入信号频率和占空比,观察输出端Q的变化情况。
五、实验结果与分析1. RS触发器:当R=0时,输出端Q为1,Q'=0;当S=0时,输出端Q为0,Q'=1;当R=S=1时,输出端Q和Q'不变;当R=S=0时,输出端Q和Q'保持原状态不变。
基本触发器实验报告

基本触发器实验报告1. 引言触发器是数据库中的一种特殊对象,用于在特定的事件发生时触发一些操作。
在数据库系统中,触发器可以用于实现数据完整性约束、数据验证、日志记录等功能。
本实验旨在通过使用基本触发器来探索其使用方法和功能。
2. 实验环境本实验使用MySQL数据库管理系统,并使用MySQL的命令行工具进行实验操作。
3. 实验步骤3.1 创建数据库和表首先,我们需要创建一个数据库和一张表来进行实验。
可以使用以下命令创建数据库和表:CREATE DATABASE triggers_demo;USE triggers_demo;CREATE TABLE users (id INT AUTO_INCREMENT PRIMARY KEY,name VARCHAR(50),age INT);以上命令创建了一个名为triggers_demo的数据库,并在该数据库中创建了一张名为users的表。
3.2 创建触发器接下来,我们将创建一个触发器,以在插入新记录到users表时触发一些操作。
下面是创建触发器的命令:DELIMITER //CREATE TRIGGER before_insert_usersBEFORE INSERT ON usersFOR EACH ROWBEGINSET = CONCAT('Mr. ', );SET NEW.age = NEW.age + 1;END //DELIMITER ;以上命令创建了一个名为before_insert_users的触发器,该触发器在每次向users表插入新记录之前被触发。
在触发器中,我们通过CONCAT函数在新记录的姓名前添加了”Mr.“前缀,并将年龄加1。
3.3 测试触发器为了测试触发器是否按预期工作,我们将尝试向users表插入一条新记录:INSERT INTO users (name, age) VALUES ('John', 20);插入上述记录后,我们可以使用以下命令查询users表的内容:SELECT * FROM users;执行以上命令后,可以看到新插入的记录的姓名前带有”Mr.“前缀,并且年龄增加了1。
触发器功能测试实验报告 031210434

触发器功能测试031210425 刘思何一.实验目的1.了解时钟脉冲的触发作用2.掌握基本RS、JK、D触发器的逻辑功能、编写和使用3.理解触发器所实现的状态转换功能二.实验器件开发板、计算机、vivado软件三.实验内容1.基本RS触发器的编写,验证并且生成IP核。
连接电路图,在R,S两引脚输入不同的电平,测试输出端电平。
module rs_ff10(input s_n,input r_n,output q);reg q;always@*begincase({s_n,r_n})2'b00 : q=1'bx;2'b01 : q=1'b1;2'b10 : q=1'b0;2'b11 : q=q;endcaseendendmodule2.JK触发器的编写,验证并且生成IP 核。
module jk_ff10(input clk,output q,output q_n,input j,input k);reg q;always@(posedge clk) begincase({j,k})2'b00 : q<=q;2'b01 : q<=1'b0;2'b10 : q<=1'b1;2'b11 : q<=~q;default : q<=1'bx;endcaseendassign q_n=~q; endmodule先将s_n、r_n置于10或01状态,然后将其置于11状态,给j、k一个初始激励信号,随后一上一下拨动s_n、r_n的开关,输入一个时钟信号,观察q、q_n灯的亮灭情况。
3.D触发器的编写,验证如JK触发器一样进行验证。
四.实验数据及分析R触发器V16 (s_n)V17 (r_n) U160 0 不定0 1 暗1 0 亮1 1 保持上个状态JK触发器(上升沿触发)R2T1(s_n,r_n) V16(J) V17(K) U16(q) E19(q_n)11->10->01->11 0 1 暗亮置0 11->10->01->11 1 0 亮暗置1 11->10->01->11 0 0 亮暗保持11->10->01->11 1 1 暗亮翻转D触发器(上升沿触发)R2T1 W13(d) V13(q) V14(q_n)10->01 0 暗亮10->01 1 亮暗五.实验心得及体会这是第三次在实验课上用开发板,对于VIV ADO程序的操作已经比较熟练了,已经基本熟悉操作的流程.虽然是按照老师给的步骤一步一步做,但自己已经能理解很多选项的意思。
《数字电子技术》“与非门”实现基本RS触发器电路功能的设计及实验验证

三、实验仪器及材料
1、数字万用表、SD数字电路实验箱
2、元器件
TTL芯片: 74Lຫໍສະໝຸດ 00四2输入与非门 1片四、预习要求及注意事项: 1、掌握基本RS触发器电路功能及实验原理说明。 2、查阅74LS00集成电路型号命名规则及管脚确认方法。将实 验电路图中集成电路的管脚号都标在电路图上,即为实验接线 图(如 图所示)。
关信号为 RD、管脚4接入管脚3的Q、并联接至一逻辑电平灯)。
五、实验内容及步骤
3、按照上图测试电路接线,74LS00的1、5管脚接逻辑电平,3、6管脚接发光二极管。
按照左下图依次设定 RD 、S
,注意观察不定状态现象。
D
的状态组合,观察并记录
Q、Q
的输出结果在右下表中
六、实验报告 1、整理实验数据并填表。 2、总结触发器特点。
(实验项目) “与非门”实现基本RS触发器电路功能的设计及实验验证
一、实验目的: 1、熟悉并掌握R-S触发器的构成,工作原理和功能测试方法。 2、学会正确使用触发器集成芯片。 。 二、实验原理 基本RS触发器的逻辑表达式、逻辑图如下图所示,它的逻辑功能如真值表所示:
Qn1 (S ) RQn S RQn R S 1 约束条件
五、实验内容及步骤
1、确认74LS00管脚排列如左下图所示;
2、74LS00的两个与非门首尾相接构成的基本R-S触发器的测试电路如右下图所示。 使
用2组与非门,第一组与非门输入管脚1、接入一逻辑开关信号为S D 、反馈输入管脚2
接至第二组与非门输出管脚6 的Q、管脚6接至一逻辑电平灯,输入管脚5接入一逻辑开
3、管脚标“VCC”接电源+5V,管脚标“GND”接电源“地”后,集成电路才能正常工 作(千万不可接反,否则将毁坏集成电路)。 电路的输入端接入高电平(逻辑1态)或低电平(逻辑0态),可由实验箱中逻辑电平开关 Ki提供,门电路的输出端可接逻辑电平指示灯L(即发光二极管),由L灯的亮或灭来判断 输出是高、低电平。(集成电路的输出端管脚不能与逻辑开关(K)相接,更不能直接接 在电源上,否则集成电路会损坏。) 4、用铅笔将各门电路理论上的逻辑输出值标在真值表上,以便在实验中验证。
验证实验4_触发器逻辑功能测试

实验四触发器逻辑功能测试一、实验目的1.掌握基本 RS 触发器、 JK 触发器、 D 触发器、 T 触发器的逻辑功能及测试方法。
2.掌握不同电路结构的触发器动作特点。
二、实验原理基本 RS 触发器是最基本的触发器 , 其功能是完成置0和置 1 的作用。
维持阻塞结构 D 触发器在时钟脉冲 CP 的前沿 ( 正跳变 ) 发生翻转 ,Q 随 D 变。
参见附录二中 D 触发器 (74LS74) 功能表。
利用传输延迟时间的边沿 JK 触发器在时钟脉冲 CP 的后沿 ( 负跳变 ) 发生翻转 , 它具有置。
、置 1 、计数和保持功能。
参见附录 C 中 JK 触发器 (74LS76) 功能表。
T 触发器具有计数和保持功能 ,Tf 触发器具有计数功能 , 它们可以通过 D 触发器或JK 触发器转换来实现。
D 触发器的 D 端与 Q 端相连即构成 TF 触发器 , 在时钟脉冲 CP 的前沿 ( 正跳变 ) 发生翻转。
利用传输延迟时间的边沿 JK 触发器在其 JK 两端都接 1 时即成为 T1 触发器 , 在时钟脉冲 CP 的后沿 ( 负跳变 ) 发生翻转。
JK 触发器、 D 触发器一般都有异步置位、复位端 , 作用是预置触发器初态。
当不使用时 , 必须接高电平 ( 或接到电源 +5V 上 ), 不允许悬空 , 否则容易引入干扰信号 , 使触发器误动作。
三、实验仪器及器材数字实验箱一台;集成芯片74LS00、74LS74、74LS76各一块。
四、实验内容1. 用与非门构成基本 RS 触发器并测试其功能(74LS00)用与非门组成基本 RS 触发器 , 实验电路如图 5-5-1 所示。
验证其逻辑功能 , 并将测Q、Q测试结果填入表 5-5-1 中。
Q Q表 5-5-1dS dR图 5-5-1 RS触发器实验电路2.测试维持阻塞具 D 触发器的逻辑(74LS74)1)测试 D 触发器置位端d S(置1端)和复位端dR(置0端)的功能测试接线如图 5-5-2 所示,将测试结果填入 5-5-2 中。
触发器功能测试实验报告

触发器功能测试实验报告触发器功能测试实验报告一、引言触发器是数字电路中常见的重要元件之一,其具有存储和放大信号的功能。
触发器的功能测试是电子工程师在设计和制造数字电路时必不可少的一项工作。
本实验旨在通过对不同类型的触发器进行功能测试,验证其在不同工作模式下的正确性和稳定性。
二、实验目的1. 了解触发器的基本原理和工作模式;2. 掌握触发器的功能测试方法;3. 验证不同类型触发器的工作特性。
三、实验器材和材料1. 实验板;2. 电源供应器;3. 逻辑分析仪;4. 电压表;5. 连接线。
四、实验步骤1. 准备工作:将实验板连接好电源供应器和逻辑分析仪,并确保连接正确;2. 功能测试:依次测试RS触发器、D触发器、JK触发器和T触发器的工作特性。
五、实验结果与分析1. RS触发器测试:a. 将RS触发器的S端和R端分别接入逻辑分析仪的输入端,CLK端接入逻辑分析仪的时钟信号输出端;b. 通过逻辑分析仪观察输入信号和输出信号的波形,并记录下来;c. 分析波形,验证RS触发器在不同输入情况下的工作特性。
2. D触发器测试:a. 将D触发器的D端接入逻辑分析仪的输入端,CLK端接入逻辑分析仪的时钟信号输出端;b. 通过逻辑分析仪观察输入信号和输出信号的波形,并记录下来;c. 分析波形,验证D触发器在不同输入情况下的工作特性。
3. JK触发器测试:a. 将JK触发器的J端和K端分别接入逻辑分析仪的输入端,CLK端接入逻辑分析仪的时钟信号输出端;b. 通过逻辑分析仪观察输入信号和输出信号的波形,并记录下来;c. 分析波形,验证JK触发器在不同输入情况下的工作特性。
4. T触发器测试:a. 将T触发器的T端接入逻辑分析仪的输入端,CLK端接入逻辑分析仪的时钟信号输出端;b. 通过逻辑分析仪观察输入信号和输出信号的波形,并记录下来;c. 分析波形,验证T触发器在不同输入情况下的工作特性。
六、实验结论通过对RS触发器、D触发器、JK触发器和T触发器的功能测试,我们可以得出以下结论:1. RS触发器具有存储和放大信号的功能,可以用于实现简单的存储器和时序电路;2. D触发器可以将输入信号在时钟脉冲到来时存储,并在下一个时钟脉冲到来时输出;3. JK触发器是一种带有异步清零和置位功能的触发器,可以用于实现频率分割和计数器等电路;4. T触发器是一种特殊的JK触发器,其输入端和输出端相连,可以实现频率分割和频率加倍等功能。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
基本触发器功能验证实验预习参考
(注意:所有表格均可用状态方程提前填好)
1、 R S 触发器
图1-5-1基本RS 触发器的原理图,公式(1-5-1)是RS 触发器的状态方程。
n
n n n RQ Q
Q S Q ==++1
1 (1-5-1
)
图1-3-3基本RS 触发器
表1-5-1
R
S
Q (V )
Q (V )
触发器状态
0 1 1 0 1 1 0 0 1 1
图1-3-4基本RS 触发器实验连线图
2、D 触发器
图1-5-2基本RS 触发器的原理图,公式(1-5-2)是D 触发器的状态方程。
D Q n =+1 (1-4-2)
(CP 上升沿有效)
图1-3-5 D 触发器IC 引脚图
表1-5-2 测试D 触发器置位、复位功能
CP D D
R
D
S
1+n Q (V )
1+n Q (V )
Q 状态
ф
ф
1
ф ф 1 0
表1-5-3 D触发器同步功能测试
Qn 0 0 1 1
D 0 1 0 1
CP 0 ✍0 ✍0 ✍0 ✍Qn+1
图1-3-6 D触发器实验测试图
图1-3-7 D触发器实验测试图
3、JK触发器
图1-5-3JK触发器的原理图,公式(1-4-3)是JK触发器的状态方程。
+1(1-5-3)
n Q
n
n
=
Q+
Q
K
J
(CP下降沿有效)
图1-3-8 JK触发器的原理图
表1-5-4测试JK触发器逻辑功能
CP ✍ ✍ ✍ ✍J 0 0 0 0 1 1 1 1 K 0 0 1 1 0 0 1 1 Qn 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 Qn+1
图1-3-9 JK触发器原理测试图
图1-3-10 JK 触发器测试接线图
4、 将JK 触发器转换成D 触发器,自行画出转换逻辑图,检验转换后电路是否具有D 触发器的逻辑功能。
5、 将D 触发器转换成JK 触发器,自行画出转换逻辑图,检验其逻辑功能。
6、扩展要求
(1)由D触发器转换成T′触发器
将D触发器转换成T′触发器转换电路如图1-5-5所示。
在CP 端输入单正脉冲,观察Q端的变化,通过观察比较触发器的翻转次数和输入脉冲个数的关系。
CP 端输入1kHz 连续脉冲,用双踪示波器观察比较Q端和CP端的脉冲波形并绘制,比较它们的频率关系。
D
CP Q
Q
74LS149T174cp
cp
Q
图1-5-5 T ′触发器及输出波形
(2)由J K触发器转换成T′触发器
用JK触发器转换的T′触发器,在CP端输入单正脉冲,用电平显示器观察Q端的状
Q的波形。
态;然后在CP端输入连续脉冲,并用双踪示波器观察CP,Q和。