桂林电子科技大学824计算机组成原理+计算机网络2017年(A卷)考研真题
2022年桂林电子科技大学计算机科学与技术专业《计算机组成原理》科目期末试卷B(有答案)

2022年桂林电子科技大学计算机科学与技术专业《计算机组成原理》科目期末试卷B(有答案)一、选择题1、关于Cache的3种基本映射方式,下面叙述中错误的是()。
A.Cache的地址映射有全相联、直接和多路组相联3种基本映射方式B.全相联映射方式,即主存单元与Cache单元随意对应,线路过于复杂,成本太高C.多路组相联映射是全相联映射和直接映射的一种折中方案,有利于提高命中率D.直接映射是全相联映射和组相联映射的一种折中方案,有利于提高命中率2、容量为64块的Cache采用组相联映射方式,字块大小为128个字,每4块为一组。
如果主存为4K块,且按字编址,那么主存地址和主存标记的位数分别为()。
A.16,6B.17,6C.18,8 D .19,83、串行运算器结构简单,其运算规律是()。
A.由低位到高位先行进行进位运算B.由低位到高位先行进行借位运算C.由低位到高位逐位运算D.由高位到低位逐位运算4、假定变量i、f、d的数据类型分别为int、float、double(int用补码表示,float 和double用IEEE754标准中的单精度和双精度浮点数据格式表示),已知i=785,f-l.5678e3,d=1.5el00,若在32位机器中执行下列关系表达式,则结果为真的是()。
I.i==(int)(float)i Ⅱ.f==(float)(int)fIⅡ.f==(float)(double)f Ⅳ.(d+f)-d=fA.仅I、ⅡB.仅I、ⅢC.仅Ⅱ、ⅢD.仅Ⅲ、Ⅳ5、对于相同位数(设为N位,且各包含1位符号位)的二进制补码小数和十进制小数,(二进制小数所表示的数的个数)/(十进制小数所能表示的数的个数)为()。
A.(0.2)NB. (0.2)N-1C. (0.02)ND. (0.02)N-16、关于同步控制说法正确的是()。
A.采用握手信号B.由统一时序电路控制的方式C.允许速度差别较大的设备一起接入工作D.B和C7、某同步总线的时钟频率为100MHz,宽度为32位,地址/数据线复用,每传输一个地址或数据占用一个时钟周期。
2017年广西桂林电子科技大学自动控制原理B考研真题A卷

2021年广西桂林电子科技大学自动控制原理B 考研真题A卷1. (10分)简化图1所示的动态构造图,并求传递函数G(s)。
图12. 〔10分〕线性定常系统的状态方程为x x ⎥⎦⎤⎢⎣⎡--=•1110试用李雅普诺夫第二法判别系统稳定性。
3. (15分)设单位反应系统开环传递函数分别为:()(1)[(1)(0.21)]G s K s s s s =+-+试确定使系统稳定的K 值。
4. (15分)设系统闭环传递函数 22()1()()21C s s R s T s Ts ξΦ==++,试求:4.0=ξ; s T 04.0=时单位阶跃响应的超调量%σ、调节时间s t 和峰值时间p t 。
5. 〔15分〕判断以下系统的能控性:⎥⎦⎤⎢⎣⎡⎥⎥⎥⎦⎤⎢⎢⎢⎣⎡-+⎥⎥⎥⎦⎤⎢⎢⎢⎣⎡⎥⎥⎥⎦⎤⎢⎢⎢⎣⎡---=⎥⎥⎥⎦⎤⎢⎢⎢⎣⎡21321321020011 100030013uu x x x x x x6. (20分) 控制系统的开环传递函数为 ,利用奈氏判据判断系统的稳定性。
7.〔20分〕设被控对象传递函数为()2()(1)(2)Y s U s s s =++试设计全维状态观测器,将极点配置在1,-1。
8.(20分)单位反应系统的开环传递函数如下,试绘出当开环增益1K 变化时系统的根轨迹图,并写出具体的步骤说明。
1()(1)(3)K G s s s s =++9.〔25分〕一带有饱和特性的非线性系统,其线性局部的传递函数为:3()(21)(0.51)G s s s s =++()()()11221 01K T s G s T T K T s +=-,,>饱和特性的描述函数为:a A A a A a A a K A N ≥⎥⎥⎦⎤⎢⎢⎣⎡⎪⎭⎫ ⎝⎛-+=,1arcsin 2)(2π,其中K =2,a =1(1) 作出线性局部的柰魁斯特图;(2) 作出非线性的负倒描述函数曲线;(3) 分析系统是否存在稳定的自恃振荡;(4) 如果是稳定的自恃振荡,那么求自恃振荡的频率和振幅,反之,那么不必求出。
2017年广西桂林电子科技大学通信电子电路及EDA技术A考研真题A卷

2017年广西桂林电子科技大学通信电子电路及EDA技术A考研真题A卷一、选择题(每题2分,共20分)1. 在并联谐振回路两端再并联一个纯阻性负载,回路的Q值会()。
A、增加B、减小C、不变D、不确定2. 多级单调谐高频放大器的矩形系数不可能是()。
A、4.7B、3.4C、3.2D、2.23. 设计良好的以下功放电路,最大功率效率最高的是()。
A、A类B、AB类C、B类D、C类4. 高频功放状态中,适合做发射机末级的状态是()状态。
基极调幅时,高频谐振功率放大器工作在()状态。
A、临界、欠压B、临界、过压C、欠压、欠压D、过压、过压5. 判断高频振荡器是否满足振荡条件,首先要检查的是()A、振幅起振条件B、相位起振条件C、振幅平衡条件D、相位稳定条件6. 下列振荡器中,频率稳定度最高的是()。
A、西勒振荡器B、克拉泼振荡器C、晶体振荡器 D、电感反馈振荡器7. 在FM无线广播系统发射端的调制过程中,播音员的声音通过麦克风转换成的语音信号是(),最后通过天线发射出去的是()。
A、载波,调制信号B、调制信号,已调信号C、已调信号,载波D、调制信号,载波8. 下列说法错误..的是()A、包络检波器能解调所有的AM信号;B、叠加型同步检波器能解调AM、DSB、SSB信号;C、乘积型同步检波器能解调AM、DSB、SSB信号;D、检波器属于频谱的线性搬移过程。
9. 单一频率调制信号的幅度是U、频率为F时,调相波的最大频偏为f ,当调制信m 号的频率变为2F、幅度变为2U时,调相波的最大频偏变成原来的()倍。
A 、0.5B 、1C 、2D 、410. 具有自限幅能力的鉴频器是( )。
A 、振幅鉴频器B 、相位鉴频器移C 、比例鉴频器D 、相乘积鉴频器二、计算题(每题10分,共30分)1. 小信号LC 谐振放大器如下图所示,其谐振频率为10MHz ,理想变压器T 的初次级匝数相等,谐振元件L 、C 的损耗皆不计,负载电阻1k L R =Ω,晶体管的Y 参数为:2mS ie g =,10pF ie C =,0.5mS oe g =,5pF oe C =,15mS,0fe re y y ==,123,,C C C 为旁路电容或耦合电容。
桂林电子科技大学824计算机组成原理+计算机网络2017年考研真题

EPROM:8K×8 位(控制端仅有 CS ); SRAM:16K×1 位,2K×8 位,4K×8 位,8K×8 位。 (1)请从上述芯片中选择适当的芯片及个数设计该计算机的主存储器; (2)若选片逻辑采用门电路和 3∶8 译码器 74LS138 实现,请写出地址译码方案; (3)画出主存储器与 CPU 的连接图。
桂林电子科技大学 2017 年硕士研究生统一入学考试试题
科目代码:
824
科目名称:
计算机组成原理+计算机网络
A卷
注意:答案必须全部写在答题纸上,写在试题上无效;答案要标注题号,答题纸要填写姓名和考号,并标注页 码与总页数;交卷时,将答题纸与试题一起装入试卷袋,密封签字。
计算机组成原理
一、单项选择题(本大题共 5 小题,每小题 2 分,共 10 分。在每小题的四个备选答案中选出一个 符合题意的,并将其前面的序号填在答题纸上。) 1. 完整的计算机系统包括( ① 运算器、存储器、控制器 ③ 主机和实用程序 )。 ② 外部设备和主机 ④ 硬件系统和软件系统
; ; ;(PC)= 。
五、设主存储器容量为 64M 字,字长为 64 位,模块数 m=8,分别用顺序方式和交叉方式进行组织。 主存储器的存储周期 T=100ns,数据总线宽度为 64 位,总线传送周期τ =50ns。若按地址顺序连 续读取 16 个字,问顺序存储器和交叉存储器的带宽各是多少?(共 10 分)
第 1 页 共 7 页
4. 计算机能够直接识别和执行的唯一计算机语言是 5. 水平型微指令格式由 ① 组成。
。
和 ② 两大部分组成, 其中后者又由 P 字段和直接微地址两部分
三、用一台 40MHz 处理机执行标准测试程序,程序所含的混合指令数和每类指令的 CPI 如下表所 示,求有效 CPI、MIPS 速率和程序的执行时间。 (共 10 分) 指令类型 指令数 CPI 整数运算 45000 1 数据传送 32000 2 浮点操作 15000 2 控制传送 8000 2
2017年桂林电子科技大学考研复试试题309计算机网络

桂林电子科技大学2017年硕士研究生入学考试复试试卷考试科目代码:309考试科目名称:计算机网络二、填空题(每空2分,共20分)1、面向连接服务具有建立连接、和取消连接这三个阶段。
2、是一组规则,规定了同一层上对等实体之间所交换的数据包或者报文的格式和含义。
3、一般用来划分冲突域的设备是。
3、FTP使用的传输层协议为。
4、RIP协议采用算法,OSPF协议采用算法。
5、在TCP的流量控制和拥塞控制中,发送方窗口的大小受和的限制。
6、一个理想低通信道带宽为3KHZ,其最高码元传输速率为6000Baud。
若一个码元携带2bit 信息量,则最高信息传输速率为。
7、设用户的数据为01111101111101,根据比特填充方法,输出的比特序列应该是。
三、简答题(30分,每题6分)1、请简要描述三次握手建立TCP连接的过程。
2、滑动窗口协议中,发送窗口和接收窗口的含义。
3、一个IP数据报的长度是4000字节,网络层的MTU是1500,请回答下列问题:a.该IP包在传送时是否需要分解为更小的数据包?为什么?b.如果要分,写出该IP数据报会被分成几个片?c.各个片的头部信息中,Length、Fragflag、offset字段的内容。
4、传输信息位串为1011110001,生成码为1001,求出发送端发送的码字。
并简述其校验的过程。
5、请解释为什么会发生网络拥塞,并给出典型的网络拥塞标志?四、应用题(30分,每题10分)1、有某子网的LSPs(链路状态数据包)集合如下所示,请完成以下题目:a..请根据此LSPs给出此网络的拓朴结构图(4分);b.请根据Dijsktra’s算法计算出A点到其他各点的最小路径(6分,无中间过程不得分)。
2、假设接收窗口的大小是16KB且最大段大小是1KB,传输开始时将阈值设为10KB,当发生超时时,TCP的拥塞窗口为16KB,且接收窗口这时也是12KB。
假设后面所有的传输都成功,需要多少次(从开始算起)TCP拥塞窗口等于上一个接收窗口?请画图示意。
【最新试题库含答案】2017考研计算机真题及答案

2017考研计算机真题及答案:篇一:2017考研计算机专业考研备考资料2017考研计算机专业考研备考资料计算机专业已成为当前考研最热门专业之一,纵观近几年报名录取情况会发现:报考人数在逐年增加,竞争压力在持续升温,而录取概率却非常小。
今天小编为同学们推荐一些优质权威的计算机专业课复习资料,以帮助同学们提升复习效果。
考试内容计算机科学与技术学科的初试科目调整后为4门:政治理论(100分)、外国语(100分)、数学一(150)和计算机学科专业基础综合(150分)。
计算机学科专业基础综合科目,主要考查考生掌握相关基础知识、基本理论和分析问题解决问题的能力。
考试实行联合命题,考试内容包括:数据结构、计算机组成原理、操作系统和计算机网络。
各阶段资料推荐第一阶段(3~7月)这一阶段为基础复习阶段,复习资料应该选择和大纲吻合的教材以及配套的习题。
数据结构可以选用严蔚敏主编、清华大学出版社出版的C语言版的《数据结构》,习题建议选用李春葆主编、清华大学出版社出版的《数据结构习题与解析》。
计算机组成原理有两个版本的教材可供选择:一个是白中英主编、科学出版社出版的《计算机组织与结构》(最新版是第4版)及配套习题;另一个是唐朔飞主编、高等教育出版社出版的《计算机组成原理》及配套习题。
操作系统建议选用:汤子瀛主编、西安电子科技大学出版社出版的《计算机操作系统》,配套习题可以选用李春葆主编、清华大学出版社出版的《操作系统习题与解析》。
计算机网络选用谢希仁主编、电子工业出版社出版的《计算机网络》(最新版是第5版)及配套习题。
在复习书本知识的基础上,同学们可以配合网络课程学习。
该阶段我们推荐考试点网络免费课程: 2017年考研计算机专业备考指南。
该节课对同学们帮助非常大,尤其是一战学子。
第二阶段(7~10月)第二阶段为强化复习、重点深入阶段,时间一般是7~10月份。
该阶段可以选用的教材有:高等教育出版社出版的的《计算机专业基础综合考试大纲解析》、复旦大学出版社出版的《计算机专业基础综合考试复习指南》。
桂林电子科技大学824计算机组成原理+计算机网络(2016年-B)考研真题

8.在CPU中,用来保存运算器的运算结果状态、程序运行时的工作状态及机器的状态信息的寄存器是()。
①程序计数器PC②指令寄存器IR③状态字寄存器PSW④地址寄存器AR
9.如果一个总线时钟周期中并行传送64位数据,总线时钟频率为64MHz,则其总线带宽是()MB/s。
A、量化->采样->编码B、采样->量化->编码
C、编码->采样->量化D、采样->编码->量化
4.如果比特率为10Mb/s,发送3000位需要多长时间:
A、3s B、30s C、300s D、3ms
5.122.171.2.254属于以下哪一类IP地址()
A.A类B.B类C.C类D.D类
6.在OSI/RM参考模型中,第N层和其上的N+1层的关系是
A.N层为N+1层提供服务
B.N+1层将为从N层接收的信息增加了一个头
C.N层利用N+1层提供的服务
D.N层与N+1层之间没有关联
7、超文本标记语言HTML主要用于
A.编写网络软件
B.编写浏览器
C.编写动画软件
D.编写WWW网页文件
8、虚拟专用网的英文缩写是
A.VPN
B.ISP
C.ATM
D.NSP
9.在OSI参考模型中,上层协议实体与下层协议实体之间地逻辑接口叫做服务访问点(SAP)。在Internet中,网络层地服务访问点是()。
四、综合应用题(本大题共1小题,共14分)
下图为双总线结构机器的数据通路,其中,IR为指令寄存器,PC为程序计数器(具有自增功能),M为主存(受 信号控制,既存放指令又存放数据),AR为地址寄存器,DR为数据缓冲寄存器,ALU由加、减控制信号决定完成何种操作,控制信号G控制的是一个门电路,它相当于两条总线之间的桥。另外,线上标注有小圈表示有控制信号,例中yi表示y寄存器的输入控制信号,R1o为寄存器R1的输出控制信号,未标字符的线为直通线,不受控制。另外,当Ri有效时,根据目的寄存器Rd的编码决定R0i、R1i、R2i、R3i中哪一个控制信号有效,当Ro有效时,根据源寄存器Rs和目的寄存器Rd的编码决定R0o、R1o、R2o、R3o中哪一个控制信号有效。
电子科技大学计算机组成原理练习题

1 . 指令格式中的地址结构是指A.指令中给出几个地址B. 指令中采用几种寻址方式C. 指令中如何指明寻址方式D. 地址段占多少位2 . 将外围设备与主存统一编址,—般是指A.每台设备占一个地址码B. 每个外围接口占一个地址码C. 接口中的有关寄存器各占一个地址码D. 每台外设由一个主存单元管理3 . 减少指令中地址数的办法是采用A. 隐地址B. 寄存器寻址C. 寄存器间址D. 变址寻址4 . 采用隐式I/O指令,是指用()实现I/O操作。
A. I/O指令B. 通道指令C. 传送指令D. 硬件自动5 . 为了缩短指令中某个地址段(或地址码)的位数,有效的方法是采取()。
A. 立即寻址B. 变址寻址C. 间接寻址D. 寄存器寻址6 . 零地址指令是采用()方式的指令。
A. 立即寻址B. 间接寻址C. 堆栈寻址D. 寄存器寻址7 . 单地址指令()。
A. 只能对单操作数进行加工处理B. 只能对双操作数进行加工处理C. 既能对单操作数进行加工处理,也能对双操作数进行运算D. 无处理双操作数的功能8 . 三地址指令常用于()中。
A. 微型机B. 小型机C. 大型机D. 所有大、小、微机9 . 在以下寻址方式中,哪一种可缩短地址字段的长度()。
A. 立即寻址B. 直接寻址C. 存储器间址D. 寄存器间址10 . 隐地址是指()的地址。
A. 用寄存器号表示B. 存放在主存单元中C. 存放在寄存器中D. 事先约定,指令中不必给出10 . 堆栈指SP的内容是()。
A. 栈顶地址B. 栈底地址C. 栈顶内容D. 栈底内容12 . 为了实现输入输出操作,指令中()。
A. 必须指明外围设备的设备号B. 必须指明外围接口中寄存器的地址码C. 必须同时指明外围设备号与接口中寄存器的总线地址D. 对单独编址方式,可以指明设备号或端口地址。
对统一编址方式,可以指明寄存器的总线地址。
1 . 目前软盘中常用的磁记录方式是()。
A. M2F制B. 不归零-1制C. 调相制D. 调频制2 . 在磁盘接口中()。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
科目代码:
824
科目名称:
计算机组成原理+计算机网络
A卷
注意:答案必须全部写在答题纸上,写在试题上无效;答案要标注题号,答题纸要填写姓名和考号,并标注页 码与总页数;交卷时,将答题纸与试题一起装入试卷袋,密封签字。
计算机组成原理
一、单项选择题(本大题共 5 小题,每小题 2 分,共 10 分。在每小题的四个备选答案中选出一个 符合题意的,并将其前面的序号填在答题纸上。) 1. 完整的计算机系统包括( ① 运算器、存储器、控制器 ③ 主机和实用程序 )。 ② 外部设备和主机 ④ 硬件系统和软件系统
第 3 页 共 7 页
EPROM:8K×8 位(控制端仅有 CS ); SRAM:16K×1 位,2K×8 位,4K×8 位,8K×8 位。 (1)请从上述芯片中选择适当的芯片及个数设计该计算机的主存储器; (2)若选片逻辑采用门电路和 3∶8 译码器 74LS138 实现,请写出地址译码方案; (3)画出主存储器与 CPU 的连接图。
; ; ;(PC)= 。
五、设主存储器容量为 64M 字,字长为 64 位,模块数 m=8,分别用顺序方式和交叉方式进行组织。 主存储器的存储周期 T=100ns,数据总线宽度为 64 位,总线传送周期τ =50ns。若按地址顺序连 续读取 16 个字,问顺序存储器和交叉存储器的带宽各是多少?(共 10 分)
六、单总线结构机器的数据通路如下图所示。其中,IR 为指令寄存器,PC 为程序计数器,MAR 为 主存地址寄存器,MDR 为主存数据缓冲寄存器,R0~Rn-1 为 n 个通用寄存器,Y 为 ALU 的输入数据暂 存寄存器,Z 为 ALU 的结果暂存寄存器,SR 为状态寄存器。 画出加法指令“ADD Rd,(mem)”的指令周期流程图,其含义是将 Rd 中的数据与以 mem 为地 址的主存单元的内容相加,结果传送至目的寄存器 Rd。 (共 10 分)
② CPU 内外都可设置 Cache ④ 若 Cache 存在,CPU 就不能再访问主存
4. 某指令系统中指令字长均为 16 位,每个操作数的地址码长 6 位,设系统有双操作数指令 、单 操作数指令和无操作数指令三类。若双操作数指令有 14 条,无操作数指令有 130 条,问单操作数 指令最多可设计( ① 125 )条。 ② 126 ③ 127 ④ 128
2. 若机器字长为 32 位,在浮点数据表示时阶符占 1 位,阶码值占 7 位,数符占 1 位,尾数值占 23 位,阶码用移码表示,尾数用原码表示,则该浮点数格式所能表示的最小负数为( ① -1 ② -2
-151
)。
③ –(1-2 )×2 )。
-23
127
④ –2
127
3. 有关高速缓冲存储器 Cache 的说法正确的是( ① 只能在 CPU 以外 ③ 只能在 CPU 以内
…
内容 指令代码 1000H 1100H 1200H…ຫໍສະໝຸດ 2000H 变址寄存器 Rx
0100H R0
2001H 2002H
2000H 3000H (共 10 分)
在以下几种情况下,该指令执行后,R0 和 PC 的内容为多少?
第 2 页 共 7 页
(1)若 MOD=00,(R0)= (2)若 MOD=01,(R0)= (3)若 MOD=10,(R0)=
5.在 CPU 中,用来保存运算器的运算结果状态、程序运行时的工作状态及机器的状态信息的寄存 器是( )。 ② 指令寄存器 IR ③ 地址寄存器 AR ④ 状态字寄存器 PSW
① 程序计数器 PC
二、填空题(本大题共 5 小题。每小题 2 分,共 10 分。把答案填在答题纸上。 ) 1. 计算机硬件由运算器、控制器、存储器、输入设备和输出设备等五大部件组成,运算器的核心 部件是 ① ,控制器的核心部件是 ② 。 2. 若 x=-0.1100010,则[x]原= ① ,[x]反= ② 。 3. 某计算机采用 4 体(M0,M1,M2,M3)交叉存储器,当 CPU 访问存储器的十六进制的地址码是 72A5 时,选中的是 体存储器。
四、设有一台计算机,其指令长度为 16 位,有一类 RS 型指令的格式如下: 15 OP 10 9 R 8 7 6 MOD 5 A 0
其中,OP 为操作码,占 6 位;R 为寄存器编号,占 2 位,可访问 4 个不同的通用寄存器;MOD 为 寻址方式,占 2 位,与形式地址 A 一起决定源操作数,规定如下: MOD=00,为立即寻址,A 为立即数; MOD=01,为相对寻址,A 为位移量; MOD=10,为变址寻址,A 为位移量。 如下图所示, 假定要执行的指令为加法指令, 存放在 1000H 单元中, 形式地址 A 的编码为 02H, 其中 H 表示十六进制数。该指令执行前存储器和寄存器的存储情况如下图所示,假定此加法指令 的两个源操作数中一个来自于形式地址 A 或者主存,另一个来自于目的寄存器 R0,并且加法的结 果一定存放在目的寄存器 R0 中。 地址 1000H 1001H 1002H 1003H
第 1 页 共 7 页
4. 计算机能够直接识别和执行的唯一计算机语言是 5. 水平型微指令格式由 ① 组成。
。
和 ② 两大部分组成, 其中后者又由 P 字段和直接微地址两部分
三、用一台 40MHz 处理机执行标准测试程序,程序所含的混合指令数和每类指令的 CPI 如下表所 示,求有效 CPI、MIPS 速率和程序的执行时间。 (共 10 分) 指令类型 指令数 CPI 整数运算 45000 1 数据传送 32000 2 浮点操作 15000 2 控制传送 8000 2
七、CPU 的地址总线为 16 根(A15~A0,A0 为低位),双向数据总线为 8 根(D7~D0),控制总线中与主 存有关的信号有 MREQ(允许访存, 低电平有效) 、R/ W(高电平为读命令, 低电平为写命令) 。 主存地址空间分配如下:0~8191 为系统程序区,由只读存储芯片组成;8192~32767 为用户程序 区;最后(最大地址)2K 地址空间为系统程序工作区。上述地址为十进制,按字节编址。现有如下 存储器芯片:(共 15 分)