数字电子技术基础—试题—选择

合集下载

数字电子技术基础试题及答案

数字电子技术基础试题及答案

数字电子技术基础试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑门是()。

A. 与门B. 或门C. 非门D. 异或门答案:C2. 下列哪个不是TTL逻辑门的类型?()A. 与非门B. 或非门C. 同或门D. 非门答案:C3. 一个D触发器的初始状态为1,当输入D=0时,时钟脉冲上升沿到达后,输出Q的状态为()。

A. 0B. 1C. 不确定D. 无变化答案:A4. 以下哪个逻辑表达式是正确的?()A. A+A=AB. A·A=AC. A+A=0D. A·A=0答案:B5. 一个4位二进制计数器,从0000开始计数,当计数到1111时,下一个状态是()。

A. 0000B. 1000C. 10000D. 0111答案:A6. 在数字电路中,若要实现一个逻辑函数,下列哪种方法最为经济?()A. 使用与非门B. 使用或非门C. 使用与门D. 使用或门答案:A7. 一个三态输出门,当控制端为高电平时,输出状态为()。

A. 高阻态B. 低电平C. 高电平D. 低阻态答案:C8. 以下哪个是BCD码的特点?()A. 每个十进制数字对应一个唯一的二进制代码B. 每个二进制数字对应一个唯一的十进制数字C. 每个二进制数字对应一个唯一的十六进制数字D. 每个十进制数字对应多个二进制代码答案:A9. 在数字电路中,一个反相器的逻辑功能是()。

A. 与B. 或C. 非D. 异或答案:C10. 一个JK触发器在时钟脉冲上升沿到达时,如果J=1,K=0,则触发器的状态()。

A. 保持不变B. 翻转C. 置0D. 置1答案:D二、填空题(每题2分,共20分)1. 一个2输入的与门,当两个输入都为1时,输出为______。

答案:12. 在数字电路中,一个D触发器的D端输入为0,时钟脉冲上升沿到达后,输出Q的状态为______。

答案:03. 一个4位二进制计数器,如果初始状态为0101,下一个状态为______。

数字电子技术基础习题及答案

数字电子技术基础习题及答案

数字电子技术基础习题及答案..(总33页)--本页仅作为文档封面,使用时请直接删除即可----内页可以根据需求调整合适字体及大小--数字电子技术基础试题一、填空题 : (每空1分,共10分)1. 10 = ( ) 2 = ( ) 16 。

2 . 逻辑函数L = + A+ B+ C +D = 。

3 . 三态门输出的三种状态分别为:、和。

4 . 主从型JK触发器的特性方程= 。

5 . 用4个触发器可以存储位二进制数。

6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。

二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。

2图 12.下列几种TTL电路中,输出端可实现线与功能的电路是()。

A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。

A、通过大电阻接地(>Ω)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC34.图2所示电路为由555定时器构成的()。

A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。

图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。

图2 A、并行A/D转换器 B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。

4图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。

A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。

A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。

大学课程《数字电子技术基础》试题及答案

大学课程《数字电子技术基础》试题及答案

大学课程《数字电子技术基础》试题及答案一、填空题时序逻辑电路1.所谓时序逻辑电路是指电路的输出不仅与当时的有关,而且与电路的有关。

答:输入,历史状态2.含有触发器的数字电路属于逻辑电路。

答:时序3.计数器按照各触发器是否同时翻转分为式和式两种。

答:同步,异步4.某计数器状态转换图如图,该电路为________进制计数器。

答:55.某计数器的输出波形如图1所示,该计数器是进制计数器。

答:56. N个触发器可以构成最大计数长度(进制数)为的计数器。

答: 2N7.若要构成七进制计数器,最少用个触发器,它有个无效状态。

答: 3 18.若要构成十进制计数器,至少用个触发器,它有个无效状态。

答:4 69.串行传输的数据转换为并行传输数据时,可采用寄存器。

答:移位10.组成计数器的各个触发器的状态,能在时钟信号到达时同时翻转,它属于计数器。

答:同步11.组成计数器的各个触发器的状态,在时钟信号到达时不能同时翻转,它属于计数器。

答:异步12.两片中规模集成电路10进制计数器串联后,最大计数容量为()位。

答:10013.驱动共阳极七段数码管的译码器的输出电平为()有效。

答:低二、选择题时序逻辑电路1.时序逻辑电路中一定包含。

A、触发器B、组合逻辑电路C、移位寄存器D、译码器答:A2.在同步计数器中,各触发器状态改变时刻()。

A、相同B、不相同C、与触发器有关D、与电平相同答:A3.同步时序逻辑电路和异步时序逻辑电路比较,其差别在于后者。

A.没有触发器B. 没有统一的时钟脉冲控制C.没有稳定状态D. 输出只与内部状态有关答:B4.有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是()。

A. 1011--0110--1100--1000--0000B. 1011--0101--0010--0001--0000C. 1011--1100--1101--1110--1111D. 1011--1010--1001--1000—0111答:A Array 5.某计数器的状态转换图如右:其计数的容量为( )A.8 B. 5C. 4D. 3答:B6.同步时序逻辑电路和异步时序逻辑电路比较,其差别在于后者。

数字电子技术基础自制题库

数字电子技术基础自制题库

数字电子技术基础试卷试题1一、单项选择题(每小题1分,共15分)1.一位十六进制数可以用多少位二进制数来表示?( C )A. 1B. 2C. 4D. 16 2.以下电路中常用于总线应用的是( A )A.T S L 门B.O C 门C. 漏极开路门D.C M O S 与非门 3.以下表达式中符合逻辑运算法则的是( D )A.C ·C =C 2B.1+1=10C.0<1D.A +1=1 4.T 触发器的功能是( D )A . 翻转、置“0” B. 保持、置“1” C. 置“1”、置“0” D. 翻转、保持 5. 存储8位二进制信息要多少个触发器(D )A.2B.3C.4D.8 6.多谐振荡器可产生的波形是( B )A.正弦波B.矩形脉冲C.三角波D.锯齿波 7.一个16选一的数据选择器,其地址输入(选择控制输入)端的个 数是( C )A.1B.2C.4D.16 8.引起组合逻辑电路中竟争与冒险的原因是( C )A.逻辑关系错;B.干扰信号;C.电路延时;D.电源不稳定。

9.同步计数器和异步计数器比较,同步计数器的最显著优点是( A ) A.工作速度高 B.触发器利用率高C.电路简单D.不受时钟C P 控制10.N 个触发器可以构成能寄存多少位二进制数码的寄存器?( B ) A.N -1 B.N C.N +1 D.2N11.若用J K 触发器来实现特性方程AB Q A Q n 1n +=+,则J K 端的方程应为( B )A.J =A B ,K =B AB.J =A B ,K =B AC.J =B A +,K =A BD.J =B A ,K =A B12.一个无符号10位数字输入的D A C ,其输出电平的级数是( C )A.4B.10C.1024D.10013.要构成容量为4K ×8的RAM ,需要多少片容量为256×4的RAM ?( D )A.2B.4C.8D.3214.随机存取存储器R A M 中的内容,当电源断掉后又接通,则存储器中的内容将如何变换?( C )A.全部改变B.全部为1C.不确定D.保持不变 15.用555定时器构成单稳态触发器,其输出的脉宽为( B )A.0.7RC ;B.1.1RC ;C.1.4RC ;D.1.8RC ; 二、多项选择题(每小题1分,共5分)16.以下代码中,为无权码的是( C )( D )A. 8421BCD 码B. 5421BCD 码C. 余三码D. 格雷码 17.当三态门输出高阻状态时,以下说法正确的是( A )( B )A.用电压表测量指针不动B.相当于悬空C.电压不高不低D.测量电阻指针不动18.已知F=A B +BD+CDE+A D ,下列结果正确的是哪几个?( A )( C )A.F =D B A +B.F =D B A )(+C.F =))((D B D A ++D.F =))((D B D A ++19.欲使J K 触发器按Q n +1=Q n 工作,可使J K 触发器的输入端为以下哪几种情况?( A )( B )( D )A.J =K =0B.J =Q ,K =QC.J =Q ,K =QD.J =Q ,K =0 20.关于PROM 和PAL 的结构,以下叙述正确的是( A )( D )A.P R O M 的与阵列固定,不可编程B.P R O M 与阵列、或阵列均不可编程C.P A L 与阵列、或阵列均可编程D.P A L 的与阵列可编程 三、判断改错题(每小题2分,共10分)21. 数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。

数字电子技术考试试题

数字电子技术考试试题

数字电子技术考试试题一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系不包括以下哪一项?A. 与逻辑(AND)B. 或逻辑(OR)C. 非逻辑(NOT)D. 异或逻辑(XOR)2. 二进制数“1010”转换为十进制数是多少?A. 8B. 10C. 12D. 143. 在TTL与非门电路中,输入端悬空时相当于输入什么逻辑电平?A. 0B. 1C. 随机电平D. 不确定4. 下列哪个不是触发器的类型?A. SR触发器B. JK触发器C. D触发器D. E触发器5. 在数字电路设计中,上升时间是指什么?A. 从输出电压的0%上升到100%所需的时间B. 从输入电压的0%上升到100%所需的时间C. 从输出电压的50%上升到100%所需的时间D. 从输入电压的50%上升到100%所需的时间6. CPLD与FPGA的主要区别是什么?A. 尺寸大小B. 可编程性C. 速度D. 价格7. 一个完整的数字系统通常由哪两部分组成?A. 模拟部分和数字部分B. 软件和硬件C. 输入和输出D. 处理器和存储器8. 在数字电路中,三态逻辑输出通常用于什么目的?A. 减少功耗B. 增加速度C. 允许多个设备共享同一信号线D. 提高信号质量9. 下列哪个不是数字电路的优点?A. 高抗干扰性B. 低功耗C. 易于集成D. 易于调试10. 在数字电路中,逻辑“0”通常对应于哪个电压范围?A. 0V至0.8VB. 0V至1.5VC. 2V至5VD. 5V以上二、填空题(每题2分,共20分)11. 一个4位的二进制计数器可以表示的最大十进制数是_________。

12. 在CMOS技术中,逻辑“1”通常对应于_________伏特的电压水平。

13. 一个D触发器的两个基本输入端是_________和_________。

14. 一个上升沿触发的D触发器在时钟信号的_________时改变输出状态。

15. 布尔代数的基本运算包括_________、_________、非、与非和或非。

(完整word版)【数字电子技术基础】试题和答案

(完整word版)【数字电子技术基础】试题和答案

《数字电子技术基础》一、填空题(每空1分,共5分)1.十进制9用余3码表示为 1100 。

2. 逻辑函数Y=A (B+C ),其反函数Y =C B A +。

对偶函数Y ’= A + BC 。

3. OC 门在实际使用时必须在输出端外接 负载电阻和电源 。

4. 设计模值为30的计数器至少需要 5 级触发器。

二、选择题(每题2分,共10分)1. 逻辑函数的描述有多种,下面 B 描述是唯一的。

A.逻辑函数表达式B.卡诺图C.逻辑图D. 文字说明 2. 一只四输入与非门,使其输出为0的输入变量取值组合有 D 种。

A.15B.8C.7D.1 3. 可用来暂时存放数据的器件是 B 。

A.译码器B.寄存器C.全加器D.编码器 4. D 可用来自动产生矩形脉冲信号。

A.施密特触发器B.单稳态触发器C.T 触发器D. 多谐振荡器 5. 单稳态触发器的主要用途是 C 。

A.整形、延时、鉴幅B. 整形、鉴幅、定时C.延时、定时、整形D.延时、定时、存储三、化简题(每题5分、共10分)用卡诺图化简下列逻辑函数,要求用与或式。

⒈ D C A D C A C B A D C ABD ABC Y +++++= 解:D A D C A D C A C B A D C ABD ABC Y +=+++++=得分 评卷人 复查人得分 评卷人 复查人得分 评卷人 复查人⒉ ∑∑+=)15,14,13,12,11,10()9,8,7,6,5(d m Y解:BD BC A d m Y ++=+=∑∑)15,14,13,12,11,10()9,8,7,6,5(四、分析题(共30分)1.(本题10分)分析电路,要求给出最简的与或逻辑表达式。

解:⒈逐级写表达式并化简:(6分)C B A B A C B B A B A BC B A BC B A Y +=+⋅+=⋅⊕=+⊕=)()()(⒉列真值表:(2分)A B C Y 0 0 00 0 1 0 1 00 0 1得分 评卷人 复查人0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 0 1 1 0 0⒊逻辑功能:(2分)当C 为0时,输出Y 为两输入A 、B 异或,当C 为1时,输出Y 为A ·B 。

数字电子技术基础试题及答案汇编

数字电子技术基础试题及答案数字电子技术基础试题及答案有哪些内容呢?我们不妨一起来参考下范文吧!希望对您有所帮助!以下是小编为您搜集整理提供到的数字电子技术基础试题及答案内容,希望对您有所帮助!欢迎阅读参考学习!数字电子技术基础试题及答案一、单项选择题(每小题1分,共10分)1、以下描述一个逻辑函数的方法中,( )只能唯一表示。

A.表达式 &nbsp;B.逻辑图 &nbsp;C.真值表D.波形图2、在不影响逻辑功能的情况下,CMOS与非门的多余输入端可( )。

A.接高电平B.接低电平 &nbsp;C.悬空 &nbsp;D.通过电阻接地3、一个八位二进制减法计数器,初始状态为00000000,问经过268个输入脉冲后,此计数器的状态为( )。

A.11001111B.11110100C.11110010D.111100114、若要将一异或非门当作反相器(非门)使用,则输入端A、B端的连接方式是( )。

A.A或B中有一个接“1”B.A或B中有一个接“0”C.A和B并联使用 &nbsp;D.不能实现5、在时序电路的状态转换表中,若状态数N=3,则状态变量数最少为( &nbsp;)。

A.16B.4C.8D.26、下列几种TTL电路中,输出端可实现线与功能的门电路是( )。

A.或非门B.与非门C.异或门D.OC门7、下列几种A/D转换器中,转换速度最快的是( )。

A.并行A/D转换器 &nbsp;B.计数型A/D转换器C.逐次渐进型A/D转换器D.双积分A/D转换器8、存储容量为8K×8位的ROM存储器,其地址线为( )条。

A.8B.12C.13D.149、4个触发器构成的8421BCD码计数器,共有( )个无效状态。

A.6B.8C.10D.1210、以下哪一条不是消除竟争冒险的措施( )。

A.接入滤波电路B.利用触发器C.加入选通脉冲D.修改逻辑设计二、填空题(每空1分,共20分)1、时序逻辑电路一般由()和( )两分组成。

数字电子技术基础试题及参考答案(四)

数字电子技术基础试题(四)一、选择题(每题2分,共26分)1.将代码(10000011)8421转换为二进制数( )。

A 、(01000011)2B 、(01010011)2C 、(10000011)2D 、(000100110001)2 2.函数AB B A F +=的对偶式为( )。

A 、(B A +)()B A +• B 、B A B A +•+;C 、A B A •+B +D 、))((B A B A ++3.有符号位二进制数的原码为(11101),则对应的十进制为( )。

A 、-29 B 、+29 C 、-13 D 、+134.逻辑函数)(F E BCD BD A AC Y +++=的最简的与或式( )。

A 、AC+BD ;B 、BD A AC + C 、AC+BD 、A+BD 5.逻辑函数的F=BC B A B A ++的标准与或式为( )。

A 、∑)7,5,4,3,2(B 、∑)6,4,3,2,1(C 、∑)5,3,2,1,0(D 、∑)7,6,5,4,3(6.逻辑函数Y (A ,B ,C )=∑)5,4,2,0(的最简与或非式为( )。

A 、ABC A + B 、C A B A + C 、B A C A +D 、C B C A B A ++7.逻辑函数Y (A ,B ,C ,D )=∑)9,6,5,4,2,1(其约束条件为AB+AC=0则最简与或式为( )。

A 、D C D C CB ++ B 、DC AD C C B ++ ; C 、D C D C D C A ++ D 、C A D B B A ++ 8.下图为TTL 逻辑门,其输出Y 为( )。

A 、0B 、 1C 、B A +D 、B A •9.下图为OD 门组成的线与电路其输出Y 为( )。

A 、1B 、0C 、BD 、B A • 10.下图中触发器的次态方程Q n+1为( )。

A 、AB 、0C 、Q nD 、Q n11.RS 触发器要求状态由0 → 1其输入信号为( )。

数电试题及答案

数电试题及答案# 数字电子技术基础试题及答案## 一、选择题1. 题目:数字电路中最基本的逻辑关系是()。

- A. 与逻辑- B. 或逻辑- C. 非逻辑- D. 异或逻辑答案:AC2. 题目:在数字电路中,以下哪个不是逻辑门的类型? - A. AND门- B. OR门- C. NOT门- D. ADD门答案:D3. 题目:以下哪个是组合逻辑电路的特点?- A. 有记忆功能- B. 无记忆功能- C. 需要时钟信号- D. 需要电源答案:B## 二、填空题1. 题目:在数字电路中,一个基本的逻辑门至少需要____个输入端。

答案:22. 题目:触发器是一种具有______功能的逻辑电路。

答案:记忆3. 题目:在数字电路设计中,使用______可以减少噪声对电路的影响。

答案:滤波器## 三、简答题1. 题目:请简述什么是二进制数,并给出一个二进制数到十进制数的转换例子。

答案:二进制数是一种数制系统,它只使用两个数字:0和1。

在二进制数中,每一位的权重是2的幂次方,从右到左依次增加。

例如,二进制数1011转换为十进制数的过程如下:- 1 * 2^3 = 8- 0 * 2^2 = 0- 1 * 2^1 = 2- 1 * 2^0 = 1- 8 + 0 + 2 + 1 = 112. 题目:解释什么是同步时序逻辑电路,并简述其特点。

答案:同步时序逻辑电路是一种在统一时钟信号控制下工作的数字电路。

其特点是电路的状态转换完全依赖于时钟信号的上升沿或下降沿,这保证了电路的同步操作,减少了由于时钟偏差引起的不确定性。

## 四、计算题1. 题目:给定一个逻辑表达式 Y = A'B + AB',求当 A = 1, B = 0时,Y 的值。

答案:首先,根据给定的 A 和 B 的值,我们可以计算 A' 和 B': - A' = NOT A = NOT 1 = 0- B' = NOT B = NOT 0 = 1然后,将这些值代入逻辑表达式 Y:- Y = A'B + AB' = 0 * 0 + 1 * 1 = 0 + 1 = 1## 五、应用题1. 题目:设计一个简单的数字电路,实现一个四人投票系统,其中每个人可以投赞成票(1)或反对票(0)。

数字电子技术试题及答案

数字电子技术试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系是:A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑2. 下列哪个不是数字电路的特点:A. 抗干扰能力强B. 集成度高C. 功耗高D. 可靠性高3. 一个3输入的与门,当所有输入都为高电平时,输出为:A. 低电平B. 高电平C. 悬空D. 随机状态4. 在数字电路设计中,以下哪个不是常用的逻辑门:A. NAND门B. NOR门C. XOR门D. AND-OR-NOT门5. 一个D触发器的初始状态为0,当输入D=1时,时钟信号上升沿触发后,Q端的输出状态为:A. 0B. 1C. 保持不变D. 翻转6. 在数字电路中,计数器的主要功能是:A. 放大信号B. 存储信息C. 计数和分频D. 逻辑判断7. 下列哪个不是触发器的类型:A. SR触发器B. JK触发器C. D触发器D. 三态触发器8. 在数字电路中,一个4位二进制计数器最多可以计数到:A. 4B. 8C. 16D. 329. 一个简单的数字钟电路至少需要多少个计数器:A. 1B. 2C. 3D. 410. 在数字电路中,以下哪个不是同步计数器的特点:A. 所有触发器的时钟信号同步B. 计数速度快C. 结构复杂D. 计数精度高答案:1-5 B A B B B;6-10 C D C B C二、多项选择题(每题3分,共15分)1. 数字电路中常用的逻辑门包括:A. 与门B. 或门C. 非门D. 异或门E. 同或门2. 下列哪些是数字电路的优点:A. 集成度高B. 功耗低C. 抗干扰能力强D. 易于实现大规模集成E. 易于设计和测试3. 触发器的类型包括:A. SR触发器B. JK触发器C. D触发器D. T触发器E. 三态触发器4. 计数器的计数方式包括:A. 同步计数B. 异步计数C. 双向计数D. 递增计数E. 递减计数5. 以下哪些是数字电路设计中常用的优化方法:A. 逻辑简化B. 门电路优化C. 布局优化D. 时序优化E. 电源管理优化答案:1 ABCDE;2 ABCDE;3 ABCD;4 ABCE;5 ABCDE三、填空题(每空1分,共10分)1. 在数字电路中,最基本的逻辑关系包括______、______和非逻辑。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:(C )图。

图 12.下列几种TTL电路中,输出端可实现线与功能的电路是(D )。

A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是(D )。

A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的(A )。

A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路(C )。

图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是(A )。

A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为(C )。

图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用(C )。

A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为(D )。

A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有(C )个数据信号输出。

A、4B、6C、8D、161、在四变量卡诺图中,逻辑上不相邻的一组最小项为:(D )A、m 1 与m 3B、m 4 与m 6C、m 5 与m 13D、m 2 与m 82、 L=AB+C 的对偶式为:(B )A 、 A+BC ;B 、( A+B )C ; C 、 A+B+C ;D 、 ABC ;3、半加器和的输出端与输入端的逻辑关系是 (D )A 、 与非B 、或非C 、 与或非D 、异或4、 TTL 集成电路 74LS138 是3 / 8线译码器,译码器为输出低电平有效,若输入为 A 2A 1 A 0 =101 时,输出: 为(B )。

A . 00100000 B. 11011111 C.11110111 D. 000001005、属于组合逻辑电路的部件是(A )。

A 、编码器B 、寄存器C 、触发器D 、计数器6.存储容量为8K×8位的ROM 存储器,其地址线为(C )条。

A 、8B 、12C 、13D 、147、一个八位D/A 转换器的最小电压增量为0.01V,当输入代码为10010001时,输出电压为(C )V 。

A 、1.28B 、1.54C 、1.45D 、1.568、T 触发器中,当T=1时,触发器实现(C )功能。

A 、置1B 、置0C 、计数D 、保持9、指出下列电路中能够把串行数据变成并行数据的电路应该是(C )。

A 、JK 触发器B 、3/8线译码器C 、移位寄存器D 、十进制计数器10、只能按地址读出信息,而不能写入信息的存储器为(B )。

A 、 RAMB 、ROMC 、 PROMD 、EPROM1.以下式子中不正确的是( C )a .1•A =Ab .A +A=Ac .B A B A +=+d .1+A =12.已知B A B B A Y ++=下列结果中正确的是(C )a .Y =Ab .Y =Bc .Y =A +Bd .B A Y +=3.TTL 反相器输入为低电平时其静态输入电流为( C )a .-3mAb .+5mAc .-1mAd .-7mA4.下列说法不正确的是( C )a .集电极开路的门称为OC 门b .三态门输出端有可能出现三种状态(高阻态、高电平、低电平)c .OC 门输出端直接连接可以实现正逻辑的线或运算d 利用三态门电路可实现双向传输5.以下错误的是( B )a .数字比较器可以比较数字大小b .实现两个一位二进制数相加的电路叫全加器c .实现两个一位二进制数和来自低位的进位相加的电路叫全加器d .编码器可分为普通全加器和优先编码器6.下列描述不正确的是( A )a .触发器具有两种状态,当Q=1时触发器处于1态b .时序电路必然存在状态循环c .异步时序电路的响应速度要比同步时序电路的响应速度慢d .边沿触发器具有前沿触发和后沿触发两种方式,能有效克服同步触发器的空翻现象7.电路如下图(图中为下降沿Jk 触发器),触发器当前状态Q 3 Q 2 Q 1为“011”,请问时钟作用下,触发器下一状态为( B )a .“110”b .“100”c .“010”d .“000”8、下列描述不正确的是( A )a .时序逻辑电路某一时刻的电路状态取决于电路进入该时刻前所处的状态。

b .寄存器只能存储小量数据,存储器可存储大量数据。

c .主从JK 触发器主触发器具有一次翻转性d .上面描述至少有一个不正确9.下列描述不正确的是(B )a .EEPROM 具有数据长期保存的功能且比EPROM 使用方便b .集成二—十进制计数器和集成二进制计数器均可方便扩展。

c .将移位寄存器首尾相连可构成环形计数器d .上面描述至少有一个不正确1.将代码(10000011)8421转换为二进制数( B )。

A 、(01000011)2B 、(01010011)2C 、(10000011)2D 、(000100110001)22.函数AB B A F +=的对偶式为( A )。

A 、(B A +)()B A +• B 、B A B A +•+;C 、A B A •+B +D 、))((B A B A ++3.有符号位二进制数的原码为(11101),则对应的十进制为( C )。

A 、-29B 、+29C 、-13D 、+134.逻辑函数)(F E BCD BD A AC Y +++=的最简的与或式( B )。

A 、AC+BD ;B 、BD A AC + C 、AC+BD 、A+BD5.逻辑函数的F=BC B A B A ++的标准与或式为( A )。

A 、∑)7,5,4,3,2( B 、∑)6,4,3,2,1( C 、∑)5,3,2,1,0( D 、∑)7,6,5,4,3(6.逻辑函数Y (A ,B ,C )=∑)5,4,2,0(的最简与或非式为( A )。

A 、AB C A + B 、C A B A +C 、B A C A +D 、C B C A B A ++7.逻辑函数Y (A ,B ,C ,D )=∑)9,6,5,4,2,1(其约束条件为AB+AC=0则最简与或式为( A )。

A 、D C D C CB ++ B 、DC AD C C B ++ ;C 、D C D C D C A ++ D 、C A D B B A ++8.下图为TTL 逻辑门,其输出Y 为( A )。

A 、0B 、 1C 、B A +D 、B A • 9.下图为OD 门组成的线与电路其输出Y 为( A )。

A 、1B 、0C 、BD 、B A •10.下图中触发器的次态方程Q n+1为( A )。

A 、AB 、0C 、Q nD 、Q n11.RS 触发器要求状态由0 → 1其输入信号为( A )。

A 、RS=01B 、RS=×1C 、RS=×0D 、RS=1012.电源电压为+12V 的555定时器、组成施密特触发器,控制端开路,则该触发器的回差电压△V T 为( A )。

A 、4VB 、6VC 、8VD 、12V13.为了将三角波换为同频率的矩形波,应选用( B )。

A 、施密特触发器B 、单稳态触发器C 、多谐振器D 、计数器1. 十进制数85转换为二进制数为( D )A .1001011B .1010011C .1100101D .10101012. 二进制数11011转换为十进制数为( B )A .32B .27C .64D .1284. 8421BCD 码110011.001表示十进制为( A )A .33.2B .51.0125C .63.2D .51.25.在下列一组数中,与2)111001(相等的数是( C )A .16)34(B .(65)8C . 10)57(6.下列数码均代表十进制数6,其中按余3码编码的是( C )A .0110;B . 1100;C .10017. “异或”逻辑与以下哪种逻辑是非的关系( C )A .“与”逻辑B .“或”逻辑C . “同或”逻辑8. c b c b F +=1与c b bc F +=2两函数的关系为( C )A . 相同B .对偶C .反函数9. n 个变量,有多少个最小项( A )A .2nB .2nC .n10. 利用三极管的截止状态和什么状态实现开关电路的断开和接通( C )A .放大状态B .击穿状态C .饱和状态D . 导通状态11. TTL 门电路是采用以下什么设计的门电路(A )A .双极型三极管B .单极型MOS 管C .二极管D .三态门14.逻辑电路的分析任务是( D )A .给定功能,通过一定的步骤设计出电路B .研究电路的可靠性C .研究电路如何提高速度D .给定电路,通过一定的步骤说明电路的功能15.组合逻辑电路不含有( A )A .记忆能力的器件B .门电路和触发器C .门电路D .运算器16. 常用的一种3-8线译码器是( B )A .74148B .74138C .7448D .7415117.74138是( B )A .时序逻辑器件B .组合逻辑器件C .定时器件D .整形器件18.共阳型七段数码管各段点亮需要( C )A .高电平B .接电源C .低电平D .接公共端19. 由门电路组成的全加器是 ( B )A .时序逻辑器件B .组合逻辑器件C .脉冲逻辑器件D .以上答案都不正确20. TTL 门电路的工作电源一般是( B )A .25 vB .+5VC .3V —18V22.输入100Hz 脉冲信号,要获得10H Z 的输出脉冲信号需要用多少进制计数器实现( B )A .100进制B .10进制C . 50进制D .5进制23.时序逻辑电路设计的任务是( A )A .给定功能,通过一定的步骤设计出时序电路B .研究电路的可靠性C .研究电路如何提高速度D .给定电路,通过一定的步骤说明电路的功能24.计数器是( A )A .时序逻辑器件B .组合逻辑器件C .定时器件D .整形器件25.以下何种电路具有记忆能力( C )A .门电路B .组合逻辑电路C .时序逻辑电路D .多谐振荡电路26.时序逻辑电路一般可以分两类,即( C )A .组合逻辑电路和时序逻辑电路B .门电路和触发器C .同步型和异步型D .模拟电路和数字电路28.时序逻辑电路通常由门电路和( A )组成。

相关文档
最新文档