杭电_计算机组成原理组成样卷a卷[免费]
2021年浙江工业大学数据科学与大数据技术专业《计算机组成原理》科目期末试卷A(有答案)

2021年浙江工业大学数据科学与大数据技术专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、局部性原理是一个持久的概念,对硬件和软件系统的设计和性能都有着极大的影响。
局部性通常有两种不同的形式:时间局部性和空间局部性。
程序员是否编写出高速缓存友好的代码,就取决于这两方面的问题。
对于下面这个函数,说法正确的是()。
int sumvec(int v[N]){int i, sum=0;for(i=0;i<N;i++)sum+= v[i]eturn sum;}A.对于变量i和sum,循环体具有良好的空间局部性B.对于变量i、sum和v[N],循环体具有良好的空间局部性C.对于变量i和sum,循环体具有良好的时间局部性D.对于变量i、sum和v[N],循环体具有良好的时间局部性22、设存储器容量为32字,字长为64位。
模块数m=4,采用低位交叉方式。
存储周期T=200ns,数据总线宽度为64位,总线传输周期r=50ns。
该交叉存储器的带宽是()。
A.32×107bit/sB.8×107bit/sC.73×107bit/sD.18×107bit/s3、下列关于定点数原码一位乘算法的描述正确的是()。
I.符号位不参加运算,根据数值位的乘法运算结果确定结果的符号位II.在原码一位乘算法过程中,所有移位均是算术移位操作Ⅲ.假设两个n位数进行原码一位乘,部分积至少需要使用n位奇存器A.II,III C.只有IIIB.只有Ⅲ D.全错4、假设在网络中传送采用偶校验码,当收到的数据位为10101010时,则可以得出结论()A.传送过程中未出错B.出现偶数位错C.出现奇数位错D.未出错或出现偶数位错5、为了表示无符号十进制整数,下列哪些是合法的8421BCD码?()I.01111001 Ⅱ.11010110 Ⅲ.00001100 Ⅳ.1000010lA.I、IⅡB.Ⅱ、ⅢC.I、ⅣD.I、Ⅱ、Ⅲ6、内部总线(又称片内总线)是指()。
计算机组成原理试卷A卷

计算机组成原理试卷A 卷1、某机字长16位,其中1位表示符号位。
若用定点整数表示,则最小负整数为( )。
A )12(14-- B )12(15-- C )12(15+- D )12(14+-2、交叉存储器实质上是一种多模块存储器,它用( )方式执行多个独立的读写操作。
A 资源重复 B 资源共享 C 流水式并行 D 顺序3、某DRAM 芯片,其存储容量为2M ×16位,该芯片的地址线和数据线的数目是( )。
A 20,16 B 16,2 C 2,16 D 21,164、常用的虚拟存储系统由( )两级存储器组成,其中辅存是大容量的磁表面存储器。
A 通用寄存器-cache B cache-辅存 C 主存-辅存 D cache-主存5、用于对某个寄存器中操作数的寻址方式为( )。
A 寄存器直接B 间接C 寄存器间接D 直接 6、程序控制类的指令功能是( )。
A 进行算术运算和逻辑运算B 进行主存与CPU 之间的数据传送C 进行CPU 和I/O 设备之间的数据传送D 改变程序执行的顺序 7、在集中式总线仲裁中,( )方式响应时间最快。
A 计数器定时查询方式B 电路故障C 独立请求方式D 菊花链方式 8、某计算机字长16位,其存储容量为256MB ,若按单字编址,它的寻址范围是( )。
A 0—128MB B 0—64MB C 0—64M D 0—128M9、直接映射cache 的主要优点是实现简单。
这种方式的主要缺点是( )。
A cache 中的块数随着主存容量增大而线性增加B 它的存取时间大于其它cache 映射方式C 如果使用中的2个或多个块映射到cache 同一行,命中率则下降D 它比其他cache 映射方式价格更贵10、主存贮器和CPU 之间增加cache 的目的是( )。
A 扩大主存贮器容量B 既扩大主存贮器容量,又扩大CPU 中通用寄存器的数量C 扩大CPU 中通用寄存器的数量D 解决CPU 和主存之间的速度匹配问题11、浮点数加、减运算过程一般包括对阶、尾数运算、规格化、舍入和判溢出等步骤。
杭州电子科技大学2010组成原理试卷

杭州电子科技大学学生考试( A )卷交卷时请将试题纸与答卷纸分开交。
一、判断题:(对的打“√”,错的打“×”,每题1分,共10分)1.时序逻辑电路的输出不仅与当时的输入状态有关,而且还与前一时刻的状态有关。
2.十进制数整数-1的八位二进制反码表示为11111111。
3.8位二进制补码数11100000等于十进制数-96。
4.程序只有被存入主存储器中,才可以被CPU解释、执行。
5.串行进位加法器比并行进位加法器的速度快。
6.微程序控制器的执行速度较硬布线控制器的速度慢,而且内部结构较规整,易扩充修改7.一般根据PC从主存中所取出的是指令,而根据指令中地址码字段从主存中所取出的是数据。
8.主存是用来存放机器指令和数据的,控存则是用来存放微程序的。
9.奇校验码能检查出奇数位出错,偶校验码能检验出偶数位出错。
10.IR是用来存放指令和数据的寄存器。
二. 单选题(20分)1.数的机器码表示中,()的零的表示形式不是唯一的。
A. 原码和反码B. 反码和补码C. 补码D. 移码2.在定点二进制运算器中,减法运算一般通过来实现。
A. 原码运算的二进制减法器B. 补码运算的二进制减法器C. 原码运算的十进制加法器D. 补码运算的二进制加法器3. 在CPU中用于给主存送地址的寄存器是()。
A.地址寄存器AR B.程序计数器PC C. 指令寄存器IR D. 状态寄存器PSW4. 微程序控制器中,每一条机器指令通常需()。
A. 一条微指令来解释执行B. 一段微指令编写的微程序来解释执行C. 一条毫微指令来直接解释执行D. 一段毫微指令编写的毫微程序来直接解释执行5.一个指令周期通常由()组成。
A.若干个机器周期 B. 若干个时钟周期C.若干个工作脉冲 D. 若干个节拍6. 请从下面原码一位除法(不恢复余数法)的描述中选出描述错误的句子。
()A.符号位单独处理,绝对值参加除法运算;B.每次用余数减去|Y|,若结果的符号位为0,则够减,上商1,余数左移一位,然后通过减去;C.对N位的数相乘,要求N次部分积,并且最后一次不执行右移操作;D.根据乘数最低位判别计算部分积时是否加被乘数后右移。
2022年浙江大学软件工程专业《计算机组成原理》科目期末试卷A(有答案)

2022年浙江大学软件工程专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、连续两次启动同一存储器所需的最小时间间隔称为()。
A.存储周期B.存取时间C.存储时间D.访问周期2、假定编译器将赋值语句“x=x+3;”转换为指令“add xaddr,3”,其中xaddr是x 对应的存储单元地址。
若执行该指令的计算机采用页式虚拟存储管理方式,并配有相应的TLB,且Cache使用直写(Write Trough)方式,则完成该指令功能需要访问主存的次数至少是()。
A.0B.1C.2D.343、假定机器M的时钟频率为200MHz,程序P在机器M上的执行时间为12s。
对P优化时,将其所有乘4指令都换成了一条左移两位的指令,得到优化后的程序P。
若在M上乘法指令的CPl为102,左移指令的CPl为z,P的执行时间是P”执行时间的1.2倍,则P中的乘法指令条数为()。
A.200万B.400万C.800万D.1600万4、CPU中不包括()。
A.操作码译码器B.指令寄存器C.地址译码器D通用寄存器5、下列选项中,能缩短程序执行时间的措施是()。
1.提高CPU时钟频率Ⅱ.优化数据通路结构ll.对程序进行编译优化A.仪I、ⅡB.仅I、ⅢC.仅Ⅱ、ID.I、Ⅱ、Ⅲ6、某同步总线采用数据线和地址线复用方式,其中地址/数据线有32根,总线时钟频率为66MHz,每个时钟周期传送两次数据(上升沿和下降沿各传送一次数据),该总线的最大数据传输率(总线带宽)是()。
A.132MB/sB.264MB/sC.528MB/sD.1056MB/s7、在计数器定时查询方式下,正确的描述是()。
A.总线设备的优先级可变B.越靠近控制器的设备,优先级越高C.各设备的优先级相等D.对硬件电路故障敏感8、某计算机的指令流水线由4个功能段组成,指令流经各功能段的时间(忽略各功能段之间的缓存时间)分别为90ns,80ns、70ns和60ns,则该计算机的CPU时钟周期至少是)()。
2021年杭州师范大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)

2021年杭州师范大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、下列对RISC的描述中,正确的有()。
I.支持的寻址方式更多Ⅱ.大部分指令在一个机器周期完成Ⅲ.通用寄存器的数量多Ⅳ.指令字长不固定A. I、ⅣB.Ⅱ、ⅢC. I、Ⅱ、ⅢD. I、Ⅱ、Ⅲ、Ⅳ2、下列关于各种寻址方式获取操作数快慢的说法中,正确的是()。
I.立即寻址快于堆栈寻址Ⅱ.堆栈寻址快于寄存器寻址Ⅲ.寄存器一次间接寻址快于变址寻址Ⅳ.变址寻址快于一次间接寻址A. I、IVB.Ⅱ、ⅢC.I、Ⅲ、IVD.Ⅲ、Ⅳ3、某计算机字长为32位,按字节编址,采用小端(Litle Endian)方式存放数据。
假定有一个double型变量,其机器数表示为1122334455667788H,存放在00008040H开始的连续存储单元中,则存储单元00008046H中存放的是()。
A.22HB.33HC.66HD.77H4、在C语言程序中,以下程序段最终的f值为()。
Float f=2.5+1e10;f=f-1e10;A.2.5B.250C.0D.3.55、下列编码中,能检测出所有长度小于或等于校验位(检测位)长度的突发错的校验码是()。
A.循环冗余校验码B.海明码C.奇校验码D.偶校验码6、在对破坏性读出的存储器进行读/写操作时,为维持原存信息不变,必须辅以的操作是()。
A.刷新B.再生C.写保护D.主存校验7、有如下C语言程序段:for(k=0;k<1000;k++)a[k]=a[k]+32;若数组a及变量k均为int型,int型数据占4B,数据Cache采用直接映射方式、数据区大小为1KB,块大小位16B,该程序段执行前Cache为空,则该程序段执行过程中访问数组a的Cache缺失率约为()。
A.1.25%B.2.5%C.12.5%D.25%8、下列关于计算机操作的单位时间的关系中,正确的是()。
A.时钟周期>指令周期>CPU周期B.指令周期CPU周期>时钟周期C.CPU周期>指令周期>时钟周期D.CPU周期>时钟周期>指令周期9、在计算机系统中,作为硬件与应用软件之间的界面是()。
杭州电子科技大学计算机组成原理期末样卷(A)

组成样卷A卷杭州电子科技大学学生考试卷(A)卷一.单项选择题(20分,每题1分)1.完整的计算机系统应包括()A.运算器、存储器、控制器B.外设和主机C.主机和实用程序D.配套的硬件设备和软件系统2.计算机中CPU可以直接访问的程序和数据存放在()中。
A.硬盘B.光盘C.主存D.运算器E.控制器3.在机器数()中,零的表示形式是唯一的。
A.原码B.补码C.补码和移码D.原码和反码4.在定点二进制运算中,减法运算一般通过()来实现。
A.原码运算的二进制减法器B.补码运算的二进制减法器C.补码运算的十进制加法器D.补码运算的二进制加法器5.带有1位奇偶校验位的校验码能检测出()位错误。
A.1 B.2 C.奇数D.偶数6.下列校验码中,正确的奇校验码是()。
A.11011011 B.11010010 C.10000001 D.110110017.在浮点数编码表示中()在机器数中不出现,是隐含的。
A.基数B.符号C.尾数D.阶码8.下面哪一种不是冯•诺依曼体系结构的基本特点:()。
A.采用二进制表示数据B.采用存储程序的方式C.硬件系统由五大部件组成D.机器以存储器为中心交换数据9.8位的定点小数的补码所能表示的数据范围是()。
A.[-(1-2-8),1-2-8] B.[-1,1-2-7]C.[-1,1-2-8] D.[-(1-2-7),1-2-7] 10.存储周期是指()。
A.从存储器读写操作开始到读写操作完成为止的时间B.存储器的存取时间C.存储器的写入时间D.存储器进行连续读和写操作所允许的最短时间间隔11.下面有关交叉存储器的说法中,()是错误的。
A.交叉存储器实质上是一种模块式存储器,它能并行执行多个独立的读写操作。
B.交叉存储器的每个模块的体选信号通常是由地址总线的高位经过译码产生的。
C.交叉存储器的每个模块都有自己的MAR和MDR。
D.交叉存储器的每个模块的地址是不连续的,相邻地址的单元位于相邻的模块。
组成原理试题模拟(A)卷(精品).doc

1. 2. 某计算机字长32位,其存储容量为64MB,若按字编址,那么它的寻址范围是( A. 0-16M B. 0-16K C. 0~8M D. 0-32MB 下列数中最大的数为( )。
A. (101001) BCD B. (20) ioC. (23) 8D. (19) )3. 4. 四片74181ALU 和一片74182CLA 器件相配合,具有( A.行波进位 C.组内先行进位,组间先行进位控制存储器是计算机系统的记忆设备, A.存放程序 B.存放软件 )传递功能。
B.组内行波进位,组间先行进位D.组内先行进位,组间行波进位 主要用于( )° 5. C.存放微程序 D.存放程序和数据 ) D ・间接寻址方式 7. 对一个区域内的成批数据采用循环逐个进行处理时,常用的指令寻址方式是( A.变址寻址方式 以下的总线仲裁控制方式中,(A.计数器定时查询B.链式查询 设 x=-0. 1101,则[x ]补为(A. 1. 0011 向量计算机属于(A.SISDB.相对寻址方式C.基址寻址方式)方式对电路故障最敏感。
C.独立请求 )o B. 1. 1101 )类型计算机。
B.SIMDC. 1.0010D.自D. 1. 1110 9. A. B. C. D. C.SIMD)。
D.MIS D主存储器和CPU 之间增加cache 的目的是 扩大主存储器的容量解决CPU 和主存之间的速度匹配问题 扩大CPU 中通用寄存器的数量既扩大主存储容量又扩大CPU 通用寄存器数量A. 27HB. 9BH 13.机器指令与微指令的关系是( )oC. E5HD. 5AHB. 一条机器指令对应多条微指令D. 一个微程序对应多条机器指令计算机组成原理 模拟试题(A )卷%1. 选择题(每空1分,共15分)10. 当采用()对设备进行编址情况下,不需要专门的I/O 指令组。
A.统一编址法B.单独编址法C.两者都是D.两者都不是11. 下面有关“中断”的叙述,()是不正确的。
杭电计算机组成原理A卷

1、在CPU执行的一段时间内,Cache完成存取的次数为3900次,主存完成的存取次数为100次,已知Cache的存储周期为15ns,主存的存储周期为75ns。则Cache的命中率为(1),Cache/主存系统的平均访问时间为(2)ns,Cache/主存系统的效率为(3)。
RD(2位)
ADDR/ DATA / DISP
其中,RD为源/目的寄存器号,MOD为寻址方式码字段,指令第二字为地址、数据或偏移量;源操作数由MOD字段和指令第二字共同确定。除了HALT指令为单字指令外,其他指令均为双字指令;操作码字段解释见表1-1,MOD字段解释见表1-2,RD字段解释见表1-3。
表1-1
指令助记符
操作码
指令助记符
操作码
MOV
0000
SBB
0100
ADD
0001
JMP
1000
SUB
0010
……
……
AND
0011
HALT
1111
表1-2表1-3
MOD
寻址方式
RD
寄存器
00
立即寻址
00
R0
01
直接寻址
01
R1
10
变址寻址(SI)
10
R2
11
间接寻址
11
R3
1指令ADDR1,((40H))的功能:R1 = ((40H))+R1;指令使用间接寻址,则该指令机器码第一字节为(9)H,第二字节为(10)H。
杭州电子科技大学学生考试卷(A)卷
考试课程
计算机组成原理(甲)
考试日期
成 绩
课程号
教师号