电子科技大学数字无线电习题答案

合集下载

电子科技大学期末数字电子技术考试题a卷-参考答案

电子科技大学期末数字电子技术考试题a卷-参考答案

电子科技大学二零零九至二零一零学年第 二 学期期 末 考试数字逻辑设计及应用 课程考试题 A 卷(120分钟)考试形式:闭卷 考试日期2010年7月12日课程成绩构成:平时 20 分, 期中 20 分, 实验 0 分, 期末 60 分一、To fill your answers in the blanks (1’×25)1. If [X]10= - 110, then [X]two's-complement =[ ]2,[X]one's-complement =[ ]2. (Assumed the number system is 8-bit long) 2. Performing the following number system conversions: A. [10101100]2=[ 0 ]2421B. [1625]10=[01001 ]excess-3C. [ 1010011 ]GRAY =[10011000 ]8421BCD3. If ∑=C B A F ,,)6,3,2,1(, then F D ∑=C B A ,,( 1,4,5,6 )=C B A ,,∏(0,2,3,7 ).4. If the parameters of 74LS-series are defined as follows: V OL max = 0.5 V , V OH min = 2.7 V , V IL max = 0.8 V , V IH min = 2.0 V , then the low-state DC noise margin is 0.3V ,the high-state DC noise margin is 0.7V .5. Assigning 0 to Low and 1 to High is called positive logic. A CMOS XOR gate in positive logic is called XNOR gate in negative logic.6. A sequential circuit whose output depends on the state alone is called a Moore machine.7. To design a "001010" serial sequence generator by shift registers, the shift register should need 4 bit as least.8. If we use the simplest state assignment method for 130 sates, then we need at least8state variables.9. One state transition equation is Q*=JQ'+K'Q. If we use D flip-flop to complete the equation, the D input terminal of D flip-flop should be have the function D= JQ'+K'Q.10.Which state in Fig. 1 is ambiguous D11.A CMOS circuit is shown as Fig. 2, its logic function z= A’B’+ABFig. 1 Fig. 212.If number [A]two's-complement =01101010 and [B]one's-complement =1001, calculate [A-B]two's-complement and indicate whether or not overflow occurs.(Assumed the number system is 8-bit long)[A-B]two's-complement = 01110000, overflow no13. If a RAM’s capacity is 16K words × 8 bits, the address inputs should be 14bits; We need 8chips of 8K ⨯8 bits RAM to form a 16 K ⨯ 32 bits ROM..14. Which is the XOR gate of the following circuit A .15.There are 2n-n invalid states in an n-bit ring counter state diagram.16.An unused CMOS NOR input should be tied to logic Low level or 0 .17.The function of a DAC is translating the Digital inputs to the same value of analogoutputs.二、Complete the following truth table of taking a vote by A,B,C, when more than two of A,B,C approve a resolution, the resolution is passed; at the same time, the resolution can’t go through if A don’t agree.For A,B,C, assume 1 is indicated approval, 0 is indicated opposition. For the F,A B C F三、The circuit to the below realizes a combinational function F of four variables. Fill in the Karnaugh map of the logic function F realized by the multiplexer-based circuit. (6’)四、(A) Minimize the logic function expressionF = A·B + AC’ +B’·C+BC’+B’D+BD’+ADE(H+G) (5’)F = A·B + AC’ +B’·C+BC’+B’D+BD’ = A·(B ’C )’ +B’·C+BC’+B’D+BD’= A +B’·C+BC’+B’D+BD’+C ’D (或= A +B’·C+BC’+B’D+BD’+CD ’)= A +B’·C+BD’+C ’D (或= A + BC’+B’D +CD ’)(B) To find the minimum sum of product for F and use NAND-NAND gates to realize it (6’)),,,(Z Y X W F Π(1,3,4,6,9,11,12,14)------3分 F= X ’Z ’+XZ -----2分 =( X ’Z ’+XZ)’’=(( X ’Z ’)’(XZ)’)’ ------1分五、Realize the logic function using one chip of 74LS139 and two NAND gates.(8’)∑=)6,2(),,(C B A F ∑=)3,2,0(),,(E D C GF(A,B,C)=C’∑(1,3) ---- 3分 G(C,D,E)=C’∑(0,2,3) ----3分-六、Design a self-correcting modulo-6 counter with D flip-flops. Write out the excitation equations and output equation. Q2Q1Q0 denote the present states, Q2*Q1*Q0* denote the next states, Z denote the output. The state transition/output table is as following.(10’)Q2Q1Q0Q2*Q1*Q0*Z000 100 0100 110 0110 111 0111 011 0011 001 0001 000 1激励方程式:D2=Q0’(2分,错-2分)D1=Q2 (2分,错-2分)D0=Q1 (2分,错-2分)修改自启动:D2=Q0 +Q2Q1’(1分,错-1分)D1=Q2+Q1Q0’(1分,错-1分)D0=Q1+Q2Q0 (1分,错-1分)输出方程式:Z=Q1’Q0 (1分,错-1分)得分七、Construct a minimal state/output table for a moore sequential machine, that will detect the input sequences: x=101. If x=101 is detected, then Z=1.The input sequences DO NOT overlap one another. The states are denoted with S0~S3.(10’)For example:X:0 1 0 1 0 0 1 0 1 0 1 1 0 1 1 0 0 0 1 1 ……Z:0 0 0 1 0 0 0 0 1 0 0 0 0 1 0 0 0 0 0 0 ……state/output table八、Please write out the state/output table and the transition/output table and theexcitation/output table of this state machine.(states Q2 Q1=00~11, use the state name A~D )(10’)Transition/output table State/output table Excitation/output table(4分) (3分) (3分)评分标准:转移/输出表正确,得4分;每错一处扣0.5分,扣完4分为止;由转移/输出表得到状态/输出表正确,得3分;每错一处扣0.5分,扣完3分为止;激励/输出表正确,得3分;每错一处扣0.5分,扣完3分为止。

电子科技大学2012年数电半期考试题参考解答

电子科技大学2012年数电半期考试题参考解答

电子科技大学二零壹壹年至二零一贰学年第二学期“数字逻辑设计及应用”课程考试题(半期)(120分钟) 考试日期 2012年4月22日I. To fill the answers in the “( )” (2’ X 20=40) 1. [42.25 ]10 = ( 2A.4 )16 = ( 52.2 )8 .2. The binary two ’s complement is (1011), then its corresponding 8-bit two ’s complement is ( 11111011 ), and 8-bit one ’s complement is ( 11111010 ), and 8-bit signed-magnitude is ( 10000101 ).3. The 8421-BCD code is (10011000)8421-BCD ,then its corresponding decimal number is ( 98 ).4. The binary number code is (10101011)2, then its corresponding Gray code is ( 11111110 ).5. If F = ∏ABC (1,3,5),then its dual expression is =D F ∑ABC ( 2,4,6 ), and the complement expression of the function F is F ’=∑ABC ( 1,3,5)。

6. The range of 8-bit two ’s complement is (-128 ~ 127), and the range of 8-bit unsigned binary number is (0 ~ 255).7. If there are 2012 different states, we need at least ( 11 ) bits binary code to represent them.8. For the two ’s complement addition and subtraction operation, if [ A ] two’s -complement =11011011, and [ B] two’s -complement =10011111 , calculate [-A-B ] two’s -complement , [A-B ] two’s -complement , and indicate whether or not overflow occurs.[-A-B ] two’s -complement = [ 10000110 ], overflow: [ yes ] [A-B ] two’s -complement = [ 00111100 ], overflow: [ no ]9. The maximum LOW-state output current I OLmax for an HC-series CMOS gate driving CMOS inputs is 0.02mA, the maximum HIGH-state output current I OHmax is -0.02mA, and the maximum input current I Imax for an HC-series CMOS input in any states is A μ1±, the DC fanout at HIGH-state is ( 20 ).10. The unused CMOS NAND gate inputs should be tied to logic ( 1 ).11. The following logic diagram Fig.1 implements a function of 3-variable with a 74x138. The logicfunction can be expressed as F (A,B,C) =∏A,B,C ( 2, 3,4,5,7 ).Fig.112. The CMOS circuit is shown in Fig.2. Write the function of the circuit. ( F=(AB+C+D)’ )Fig.2II. There is only one correct answer in the following questions.(3’ X 10=30)1. What is the correct 2’s -complement representation of the decimal number -325?( A ) A) 1010111011 B) 1101000101 C) 1011010011 D) 10101001102. A 20-to-1 multiplexer need ( B ) selection control inputs at least.A) 4B) 5C) 6D) 203. In the 8-radix number system, the result of operation 721/20 is: ( B )A) 36.05B) 35.04C) 35.05D) 36.044. What is the duality logic function of the logic function: F = ∑ABC (0,3,5,7)( C )A),,(1,2,4,6)A B C ∑ B),,(0,2,4,7)A B C ∑ C),,(0,2,4,7)A B C ∏D),,(1,2,4,6)A B C ∏5. The inputs waveform A,B,C and output waveform F of a combinational circuit are shown as Fig.3. The canonical product-of-sums expression of this circuit is ( D )A)(),,2,3,5,7A B C∑B)(),,0,2,4,6A B C∑C) ,,(1,2,4,7)A B C ∏ D),,(0,3,5,6)A B C ∏Fig.36. For each of the following logic expressions, ( B ) is the hazard-free circuit.A) F=A’·B + A·C + B’·C B ) F=A’·B + A·C + B·C C) F=(A+B)·(B’+C)·(C+D) D) F=(A+B’)·(B+C)·(C’+D) 7. For the logic function )''()''(),,,(C B D C AB D C B A F '++=, the corresponding minimal sum is ( A ).A) A’+B+C’D’ B ) (A’+B+C’)(A’+B+D’) C) A’+B+B’C’D’ D ) A’+B+AC’D’8. The INVERTER and AND-OR-INVERTER circuits are shown as Fig.4 (a), (b) respectively, which conclusion below is correct? ( C )A) The delay between input and output of (a) circuit is much less than (b) circuit. B) The delay between input and output of (a) circuit is much greater than (b) circuit. C) The delay between input and output of (a) circuit is about same as (b) circuit. D) The delay relationship between circuit (a) and (b) is uncertainty.Fig.4 (a)Fig.4 (b)9. The circuit shown in Fig.5 realize a logic functin F about input variable W, X, Y . Then, the Fis:( A )A) F=,,,(0,1,3,7,9,13,14)w x y z ∑B) F=,,,(0,2,5,7,9,13,14)w x y z ∑C) F=,,,(0,1,3,7,8,12,15)w x y z ∑D) F=,,,(1,2,5,7,9,12,15)w x y z ∑Fig.510. Which of the following statements are NOT correct about logic function? ( D ) A) There are multi-expressions of a logic function ’s minimal sum. B) The canonical sum of a circuit is a sum of minterms.C) Any logic function can be expressed using a sum of minterms or a product of maxterms. D) A sum of prime implicants must be the logic function ’s minimal sum. III. Combinational Circuit Analysis And Design: [30’]1.Write the truth table and the logic function performed by the CMOS circuit in Figure 6. (7’)Fig.6Solution :Z=S ’A+SB评分标准:真值表正确 4 分, 错一个扣0.5分;表达式正确 3分。

数字无线电技术 电子科技大学 电子工程学院 严禁转载 绝密 2015期末考试

数字无线电技术 电子科技大学 电子工程学院 严禁转载 绝密  2015期末考试

其中,zBI (t)就是 I 信号,zBQ (t)就是 Q 信号。 因此,由已调信号 x(t)获得基带信号 zBI (t)、zBQ (t)后,其幅度、相位或频率 的调制信息可通过运算获得:
a (t ) = Re 2 [ z (t )] + Im 2 [ z (t )] = x 2 (t ) + H 2 [ x(t )]
电视伴音 6.5MHz/ 100kHz 滤 波 陶瓷 混 频
300MHz/ 1MHz 滤 波 晶体 本振 1 293.5MHz 本振 2 混 频
210~230MHz/ 20MHz 滤 波 功

数据 输入 19.2kbps
载波 6.5MHz
510~530MHz
(b)
发射端结构 2
基本概念: 信源数字化 信道数字化 信道软件化 → → → 无线数字通信 数字无线电 软件无线电
z (t ) = a (t )e j[ω0t +φ (t )] = a (t )e jφ (t ) ⋅ e jω0t = z B (t ) ⋅ e jω0t
ZB(t)为基带调制信号
z B (t ) = z (t ) ⋅ e − jω0t = a (t ) ⋅ e jφ (t ) ⋅ e jω0t ⋅ e − jω0t = a (t ) cos[φ (t )] + ja (t ) sin[φ (t )] = z BI (t ) + jz BQ (t )
第一讲
无线电系统与结构
一、典型的无线电应用系统 1.无线电广播、电视、电报系统 2.无线电对讲、差转系统 3.无线电移动通信系统 4.无线电导航系统(航海、航空、航天) 5.无线电探测系统(雷达:单/多基、陆/海/空/天基)
二、无线电应用系统 1.单工无线电接收机的设计 案例 1:中波调幅收音机的设计 参数: 射频频率:800kHz; 信号带宽:10kHz; 调制方式:AM。 (1) 直放式

电子科技大学2013信号与系统入学试题及参考解答

电子科技大学2013信号与系统入学试题及参考解答

电子科技大学2013年攻读硕士学位研究生入学考试试题 考试科目:836信号与系统和数字电路注:所有答案必须写在答题纸上,写在试卷或草稿纸上均无效。

1. 选择填空(15分)以下各问题中均只有一个正确答案,请选择一个正确的答案填在答题纸上,错选、多选不得分。

⑴ 已知信号()1f t 和()2f t 的波形如图1所示,且()1f t 的傅立叶变换为()1ωF j ,则信号()2f t 的傅立叶变换为:( )。

(a) ()21j F j e--ωω(b) ()21j F j e -ωω(c) ()21j F j e-ωω(d) ()21j F j eωω 图1 题(1)所示信号⑵ 已知信号()x t 的傅立叶变换收敛,且()x t 的拉普拉斯变换为有理函数,只有两个极点:121,1s s =-=,在有限的S 平面内没有零点。

则信号()x t 的时间表达式为( )。

(a) ()()22tt A A e u t e u t --- (b) ()()22t t A Ae u t e u t --+- (c) ()()22tt A A e u t e u t ---- (d) ()()22t t A Ae u t e u t ----- ⑶ 某离散时间系统的输入为[]x n ,输出为[]y n ,且系统的输入输出关系为:[][][][] 0 102 10x n y n x n x n ⎧+<⎪=⎨-+≥⎪⎩1)该系统是否是线性系统( );(a) 是 (b) 不是 (c) 不能确定 (d) 介于线性和非线性之间 2)该系统是否是时不变系统( );(a) 是 (b) 不是 (c) 不能确定 (d) 介于时变和时不变之间3)该系统是否是因果系统( );(a) 是 (b) 不是 (c) 不能确定 (d) 是反因果系统2. 判断题(15分)判断下列各问题是否正确,正确的陈述后打“∨”,错误的陈述后打“×”,并填写在答题纸上。

通信原理_电子科技大学中国大学mooc课后章节答案期末考试题库2023年

通信原理_电子科技大学中国大学mooc课后章节答案期末考试题库2023年

通信原理_电子科技大学中国大学mooc课后章节答案期末考试题库2023年1.数字传输信号的功率谱与码元传输波形有关,也与波特率有关。

参考答案:正确2.某数字基带系统总的传输特性为升余弦滚降滤波器,其带宽为10 MHz,下面哪些数据速率的二元信号通过该系统,不会产生码间干扰。

参考答案:20 Mbps_15 Mbps_10 Mbps3.匹配滤波器输出的最大信噪比与下面哪些因素有关?()参考答案:接收信号波形能量_信道噪声功率谱密度4.某带通信号,其中心频率为30 MHz,信号带宽为6 MHz,则该信号无频谱重叠的最低采样频率为()MHz。

参考答案:13.25.对典型语音信号进行PCM抽样的频率通常采用()。

参考答案:8000 Hz6.对于DPSK信号,下列说法正确的是()。

参考答案:相干检测系统性能稍优于非相干检测系统_可以解决相移键控中的“相位模糊”问题7.某八元数字基带传输系统的传输比特速率为4500 bps。

则该系统的码元速率是()。

参考答案:1500 Baud8.无码间干扰基带传输系统的传输特性是滚降系数为0.5的升余弦滚降滤波器,传输码元速率为1200 Baud。

则该系统的截止带宽为()。

参考答案:900 Hz9.当0、1码等概率出现时,下列信号中,具有多条离散谱线的信号是。

参考答案:单极性RZ信号10.角调信号接收的关键是将加载在载波相位中的消息信号转换为蕴含消息信号的幅度调制信号,之后再进行幅度调制解调。

参考答案:正确11.SSB信号通常使用相干解调法进行接收。

参考答案:正确12.日常生活中,收音机通常采用哪两种调制方式?()参考答案:AM_FM13.对DSB-SC调制与常规AM调制的差异性描述正确的是()。

参考答案:DSB-SC的调制效率比常规AM高_对于相同的调制信号,DSB-SC信号的带宽与常规AM信号相同14.系统的输出信噪比是模拟通信系统的()指标。

参考答案:可靠性15.对于调制指数为0.5的AM信号,以下说法正确的是()。

无线电培训资料及答案、.docx

无线电培训资料及答案、.docx

1,鉴相器又称为相位比较器,它输出的误差电压控制信号传送至压控振荡器,使其频率改变。

2,取样是通过取样门来的,它又是受重复频率为fO的取样脉冲所控制。

3,趋肤效应是指随着工作频率的提高,流过导线的交流电流向导体表现集中的这一现象。

4,构成计算机的两支柱是硬件系统和软件系统。

5,计算机的内存贮器又分为ROM和RAM。

6,计算机的语言常分为机器语言、汇编语言、高级语言三大类。

7,国标汉字库GB2312-80中共收集有7445个汉字和符号,是以94区(行)94位(列)的方式排列的。

8,SMT装配方式可分为单面混合装、双面混合装、完全表面装三种。

(要注意装配方式)9,用于表现安装的点胶方式有群点点胶、单点点胶、印刷涂胶三种。

10,超高频放大器的工作频率高,必须考虑分布参数的影响,它使高频放大器的输出降低,易产生自激,必须采取防震和辐射措施。

(注意自激、超高频放大器)11,锁相环是由鉴相器、环路滤波器和压控振荡器组成的闭合系统。

12,电子设备或元器件散热方式有自然散热、强制风冷、水冷和蒸发冷却。

13,常见的PC机输入设备有鼠标、键盘和摄像头、扫描仪、手写板、语音输入装置……14,可用集中参数分析的波段是米波。

(理解一下集中参数分析、米波参量,波段)15,高频放大器工作频率越高则增益变小,带宽变大。

16,正高AGC晶体管随着IC的变大卩值变小。

17,脉冲锁相环的鉴相器的误差电压UAFC二0,则有可能有同步输入脉冲、有比较脉冲、两输入脉冲频率相等。

18,根据基尔霍夫第一定律(这个定律是什么要了解),流进某个节点的电流之和恒等于流出节点的电流之和。

19,要使锁相环路从失锁状态进入锁定状态必须使固有频差小于捕捉带宽。

20,在滤波电路中,电感滤波二极管承受导通冲击电流小。

21,在单相桥式整流电路中,所用整流二极管的数量是四只。

22,为减小放大器中各变压器之产的相互干扰,应将它们的铁芯以相互垂直方式排列。

23,—个完整的计算机系统由CPU、输入设备、输出设备、存储器等组成。

电子科技大学数字无线电

电子科技大学数字无线电

信号带宽为1M赫兹,中频采样,然后正交解调,在两级抽取,抽取倍数为9,前级采用CIC滤波器,猴急采用FIR滤波器的多向结构
1)信号的中频范围为50—60Mhz ,按照带通采样率为10Mhz,求出两个可能的中频频率,并计算出一个中频频率对应的NCO数值,画出对样该中频的抗混叠滤波器的频谱图,
2)CIC滤波器的冲击响应长度为10(对应的阶数为9)给出该滤波器的系数和抽取的倍数,画出CIC滤波器的频谱图,画出展开的C滤波器图(抽取器居中)
3)FIR冲击响应的长度为18,画出FIR的多向滤波结构,注明个滤波器的系数。

(17页)
对单通道朝外差数字中频接收机,其接受信号的射频频率为fRF=108Mhz,信号中频频率为fIF=36Mhz,信号带宽为8Mhz
根据带通采样定理设计中频采样频率fs和扩展带宽bs* (信道处理带宽)
画出中频采样钱康混叠滤波器幅频示意图。

电子科技大学智慧树知到“电子信息工程”《高频电路》网课测试题答案卷3

电子科技大学智慧树知到“电子信息工程”《高频电路》网课测试题答案卷3

长风破浪会有时,直挂云帆济沧海。

住在富人区的她电子科技大学智慧树知到“电子信息工程”《高频电路》网课测试题答案(图片大小可自由调整)第1卷一.综合考核(共10题)1.若非线性器件的伏安特性幂级数表示,式中是不为零的常熟,信号u是频率为150kHz和200kHz的两个正弦波,以下哪个频率成分是不能够出现的?()A.300kHzB.50kHzC.400kHzD.100kHz2.以下哪个不属于无线通信调制的基本方式?()A.振幅调制(M)B.混合调制(MM)C.频率调制(FM)D.相位调制(PM)3.串联型石英晶振中,石英谐振器相当于()元件A.电容B.电阻C.电感D.短路线4.某调频波,其调制信号频率F=1kHz,载波频率为10.7MHz,最大频偏Δfm=10kHz,若调制信号的振幅不变,频率加倍,则此时调频波的频带宽度为()A.12kHzB.24kHzC.20kHzD.40kHz5.按照无线电波的频段划分,以下哪种不属于微波波段?()A.超短波(VSW)B.分米波(USW)C.厘米波(SSW)D.毫米波(ESW)6.高频小信号放大器的输入导纳为()。

A.B.C.D.7.高频谐振放大器中,哪些不是造成工作不稳定的主要因素?()A.集电结电容B.基极电感C.环境温度的改变会使晶体管参数发生变化D.负载阻抗过大,增益过高引起的自激振荡8.高频谐振功率放大器用于基极调幅,谐振功放的工作状态是()。

A.过压状态B.欠压状态C.临界状态D.略欠压状态9.频率为100Hz的载波被频率被5kHz的正弦信号调制,最大频偏为50kHz。

则此时FM波的带宽为()。

A.50KHzB.110KHzC.150KHzD.210KHz10.以下哪些功能模块不需要高频振荡器?()A.信号源B.载波信号C.本地振荡信号D.放大器长风破浪会有时,直挂云帆济沧海。

住在富人区的她第1卷参考答案一.综合考核1.参考答案:D2.参考答案:B3.参考答案:D4.参考答案:B5.参考答案:A6.参考答案:B7.参考答案:B8.参考答案:B9.参考答案:B10.参考答案:D。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
相关文档
最新文档